Motorola MC10E171FN, MC100E171FN, MC100E171FNR2, MC10E171FNR2 Datasheet

0 (0)
Motorola MC10E171FN, MC100E171FN, MC100E171FNR2, MC10E171FNR2 Datasheet

MOTOROLA

SEMICONDUCTOR TECHNICAL DATA

3 Bit 4:1 Multiplexer

The MC10E/100E171 contains three 4:1 multiplexers with differential outputs. Separate Select controls are provided for the leading 2:1 mux pairs (see logic symbol). The three Select inputs control which one of the four data inputs in each case is propagated to the corresponding output.

MC10E171

MC100E171

725ps Max. D to Output

Split Select

Differential Outputs

Extended 100E VEE Range of ± 4.2V to ± 5.46V

75kΩ Input Pulldown Resistors

Pinout: 28-Lead PLCC (Top View)

 

 

 

 

D1b D1a

D2d

D2c

D2b

 

D2a VCCO

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

25

 

24

 

23

 

22

 

21

 

20

 

19

 

 

 

 

 

SEL1A

 

26

 

 

 

 

 

 

 

 

 

 

 

 

 

 

18

 

 

Q2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL1B

 

27

 

 

 

 

 

 

 

 

 

 

 

 

 

 

17

 

 

Q2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL2

 

28

 

 

 

 

 

 

 

 

 

 

 

 

 

 

16

 

 

VCC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

 

 

 

 

VEE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Q1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

NC

 

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

14

 

 

Q1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

NC

 

3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

13

 

 

VCCO

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D1c

 

4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

12

 

 

Q0

 

 

 

5

 

6

 

7

 

8

 

9

 

10

 

11

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D1d

D0a

D0b

D0c

D0d

VCCO

Q0

 

 

 

* All VCC and VCCO pins are tied together on the die.

 

 

PIN NAMES

Pin

Function

 

 

D0x ± D2x

Data Inputs

SEL1A, SEL1B

First-stage Select Inputs

SEL2

Second-stage Select Input

Q0 ± Q2

True Output

Q0 ± Q2

Inverted Output

FUNCTION TABLE

Pin

State

Operation

 

 

 

SEL2

H

Output c/d data

SEL1A

H

Input d data

SEL1B

H

Input b data

 

 

 

3-BIT 4:1

MULTIPLEXER

FN SUFFIX

PLASTIC PACKAGE

CASE 776-02

LOGIC DIAGRAM

D0a

 

 

2:1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D0b

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL

 

 

 

 

 

 

 

 

 

Q0

 

 

 

 

 

 

 

 

 

 

 

 

2:1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX

 

 

 

 

 

 

D0c

 

 

 

 

2:1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL

 

 

 

 

Q0

 

 

 

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D0d

 

 

SEL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D1a

 

 

 

 

2:1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D1b

 

 

 

SEL

 

 

 

2:1

 

 

 

Q1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D1c

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Q1

 

 

 

2:1

 

 

 

SEL

 

 

 

D1d

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D2a

 

 

 

 

2:1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D2b

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL

 

 

 

2:1

 

 

 

Q2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Q2

D c

 

 

 

2:1

 

 

 

SEL

 

 

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D2d

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL1A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL1B

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

12/93

Motorola, Inc. 1996

REV 2

MC10E171 MC100E171

DC CHARACTERISTICS (VEE = VEE(min) to VEE(max); VCC = VCCO = GND)

 

 

0°C

 

 

25°C

 

 

85°C

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Symbol

Characteristic

min typ

max

min

typ

max

min

typ

max

Unit

Condition

 

 

 

 

 

 

 

 

 

 

 

 

IIH

Input HIGH Current

 

150

 

 

150

 

 

150

μA

 

IEE

Power Supply Current

 

 

 

 

 

 

 

 

mA

 

 

10E

56

67

 

56

67

 

56

67

 

 

 

100E

56

67

 

56

67

 

65

77

 

 

 

 

 

 

 

 

 

 

 

 

 

 

AC CHARACTERISTICS (VEE = VEE(min) to VEE(max); VCC = VCCO = GND)

 

 

 

0°C

 

 

25°C

 

 

85°C

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Symbol

Characteristic

min

typ

max

min

typ

max

min

typ

max

Unit

Condition

 

 

 

 

 

 

 

 

 

 

 

 

 

tPLH

Propagation Delay to Output

 

 

 

 

 

 

 

 

 

ps

 

tPHL

D

275

480

650

275

480

650

275

480

650

 

 

 

SEL1

450

650

850

450

650

850

450

650

850

 

 

 

SEL2

350

550

700

350

550

700

350

550

700

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

tSKEW

Within-Device Skew

 

 

 

 

 

 

 

 

 

ps

1

 

Dnm, Dnm to Qn

 

60

 

 

60

 

 

60

 

 

 

 

Da, Db, Dc, Dd to Q

 

40

 

 

40

 

 

40

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

tr

Rise/Fall Time

 

 

 

 

 

 

 

 

 

ps

 

tf

20 - 80%

300

475

650

300

475

650

300

475

650

 

 

1. Within-device skew is defined as identical transitions on similar paths through a device; n = 0,1,2 m = a,b,c,d.

MOTOROLA

2±2

Loading...
+ 2 hidden pages