8M x 8-Bit Dynamic RAM |
HYB 3164805AJ/AT(L) -40/-50/-60 |
|
|
(4k & 8k Refresh, EDO-Version) |
HYB 3165805AJ/AT(L) -40/-50/-60 |
|
Advanced Information
•8 388 608 words by 8-bit organization
•0 to 70 °C operating temperature
•Hyper Page Mode - EDO - operation
•Performance:
|
|
|
|
|
|
-40 |
-50 |
-60 |
|
|
|
|
|
|
|
|
|
|
|
tRAC |
|
|
|
|
access time |
40 |
50 |
60 |
ns |
RAS |
|||||||||
tCAC |
|
|
|
|
access time |
10 |
13 |
15 |
ns |
CAS |
|||||||||
tAA |
|
Access time from address |
20 |
25 |
30 |
ns |
|||
tRC |
|
Read/write cycle time |
69 |
84 |
104 |
ns |
|||
tHPC |
|
Hyper page mode (EDO) |
16 |
20 |
25 |
ns |
|||
|
|
cycle time |
|
|
|
|
|||
|
|
|
|
|
|
|
|
|
|
•Single + 3.3 V (± 0.3V) power supply
•Low power dissipation:
max. 450 active mW ( HYB 3164805AJ/AT(L)-40) max. 360 active mW ( HYB 3164805AJ/AT(L)-50) max. 324 active mW ( HYB 3164805AJ/AT(L)-60) max. 612 active mW ( HYB 3165805AJ/AT(L)-40)
max. 468 active mW ( HYB 3165805AJ/AT(L)-50) max. 432 active mW ( HYB 3165805AJ/AT(L)-60)
7.2mW standby (LVTTL)
3.24 mW standby (LVMOS)
720 μA standby for L-version
•Read, write, read-modify-write, CAS-before-RAS refresh (CBR), RAS-only refresh, hidden refresh
•Self refresh (L-version only)
•8192 refresh cycles/128 ms , 13 R/ 10C addresses (HYB 3164805AJ/AT)
4096 refresh cycles/ 64 ms , 12 R/ 11C addresses (HYB 3165805AJ/AT)
•256 msec refresh period for L-versions
• Plastic Package: P-SOJ-32-1 |
400 mil |
HYB 3164(5)805AJ |
P-TSOPII-32-1 |
400 mil |
HYB 3164(5)805AT(L) |
Semiconductor Group |
1 |
6.97 |
HYB3164(5)805AJ/AT(L)-40/-50/-60 8M x 8-DRAM
This HYB3164(5)805A is a 64 MBit dynamic RAM organized 8 388 608 by 8 bits. The device is fabricated on an advanced second generation 64Mbit 0,35μm-CMOS silicon gate process technology. The circuit and process design allow this device to achieve high performance and low power dissipation. The HYB3164(5)805A operates with a single 3.3 +/-0.3V power supply and interfaces with either LVTTL or LVCMOS levels. Multiplexed address inputs permit the HYB 3164(5)805A to be packaged in a 400mil wide SOJ-32 or TSOP-32 plastic package. These packages provide high system bit densities and are compatible with commonly used automatic testing and insertion equipment.The HYB3164(5)805ATL parts have a very low power „sleep mode“ supported by Self Refresh.
Ordering Information
Type |
Ordering |
Package |
|
Descriptions |
|
Code |
|
|
|
|
|
|
|
|
8k-refresh versions: |
|
|
|
|
|
|
|
|
|
HYB 3164805AJ-40 |
|
P-SOJ-32-1 |
400 mil |
DRAM (access time 40 ns) |
HYB 3164805AJ-50 |
|
P-SOJ-32-1 |
400 mil |
DRAM (access time 50 ns) |
HYB 3164805AJ-60 |
|
P-SOJ-32-1 |
400 mil |
DRAM (access time 60 ns) |
HYB 3164805AT-40 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 40 ns) |
HYB 3164805AT-50 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 50 ns) |
HYB 3164805AT-60 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 60 ns) |
HYB 3164805ATL-50 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 50 ns) |
HYB 3164805ATL-60 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 60 ns) |
4k-refresh versions: |
|
|
|
|
|
|
|
|
|
HYB 3165805AJ-40 |
|
P-SOJ-32-1 |
400 mil |
DRAM (access time 40 ns) |
HYB 3165805AJ-50 |
|
P-SOJ-32-1 |
400 mil |
DRAM (access time 50 ns) |
HYB 3165805AJ-60 |
|
P-SOJ-32-1 |
400 mil |
DRAM (access time 60 ns) |
HYB 3165805AT-40 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 40 ns) |
HYB 3165805AT-50 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 50 ns) |
HYB 3165805AT-60 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 60 ns) |
HYB 3165805ATL-50 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 50 ns) |
HYB 3165805ATL-60 |
|
P-TSOPII-32-1 |
400 mil |
DRAM (access time 60 ns) |
|
|
|
|
|
Semiconductor Group |
2 |
HYB3164(5)805AJ/AT(L)-40/-50/-60 8M x 8-DRAM
P-SOJ-32-1 (400 mil)
P-TSOPII-32-1 (400 mil)
O
VCC |
1 |
32 |
VSS |
||||||||
|
I/O1 |
2 |
31 |
I/O8 |
|||||||
|
I/O2 |
3 |
30 |
I/O7 |
|||||||
|
I/O3 |
4 |
29 |
I/O6 |
|||||||
|
I/O4 |
5 |
28 |
I/O5 |
|||||||
|
N.C. |
6 |
27 |
VSS |
|||||||
|
VCC |
26 |
|
|
|
|
|
||||
|
7 |
|
CAS |
|
|||||||
|
|
|
|
|
8 |
25 |
|
|
|
|
|
|
|
WE |
|
|
OE |
|
|||||
|
RAS |
|
9 |
24 |
|
A12 / N.C. * |
|||||
. |
|
|
|
||||||||
|
|
A0 |
10 |
23 |
|
|
A11 |
||||
|
|
A1 |
11 |
22 |
|
|
A10 |
||||
|
|
A2 |
12 |
21 |
|
|
A9 |
||||
|
|
A3 |
13 |
20 |
|
|
A8 |
||||
|
|
A4 |
14 |
19 |
|
|
A7 |
||||
|
|
A5 |
15 |
18 |
|
|
A6 |
||||
|
VCC |
16 |
17 |
|
VSS |
* Pin 24 is A12 for HYB 3164805AJ/AT(L) and N.C. for HYB 3165805AJ/AT(L)
Pin Configuration
Pin Names
|
A0-A12 |
Address Inputs for 8k-refresh version HYB 3164805AJ/AT(L) |
|||
|
|
|
|||
|
A0-A11 |
Address Inputs for 4k-refresh version HYB 3165805AJ/AT(L) |
|||
|
|
|
|
|
|
|
|
|
|
|
Row Address Strobe |
|
RAS |
||||
|
|
|
|
Output Enable |
|
OE |
|||||
I/O1-I/O8 |
Data Input/Output |
||||
|
|
|
|
||
|
|
|
|
|
Column Address Strobe |
CAS |
|||||
|
|
|
|||
|
|
|
|
Read/Write Input |
|
WE |
|||||
|
|
||||
Vcc |
Power Supply ( + 3.3V) |
||||
|
|
||||
Vss |
Ground |
||||
|
|
|
|
|
|
Semiconductor Group |
3 |
HYB3164(5)805AJ/AT(L)-40/-50/-60 8M x 8-DRAM
TRUTH TABLE
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
FUNCTION |
|
RAS |
|
CAS |
|
WE |
OE |
ROW |
COL |
I/O1- |
||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
ADDR |
ADDR |
I/O8 |
Standby |
|
|
H |
H - X |
|
X |
|
X |
X |
X |
High Impedance |
|||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||||
Read |
|
|
L |
|
L |
|
H |
|
L |
ROW |
COL |
Data Out |
||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||||
Early-Write |
|
|
L |
|
L |
|
L |
|
X |
ROW |
COL |
Data In |
||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||
Delayed-Write |
|
|
L |
|
L |
H - L |
|
H |
ROW |
COL |
Data In |
|||||||||
|
|
|
|
|
|
|
|
|
|
|
||||||||||
Read-Modify-Write |
|
|
L |
|
L |
H - L |
L - H |
ROW |
COL |
Data Out, Data In |
||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||
Hyper Page Mode Read |
1st Cycle |
|
L |
H - L |
|
H |
|
L |
ROW |
COL |
Data Out |
|||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
2nd Cycle |
|
L |
H - L |
|
H |
|
L |
n/a |
COL |
Data Out |
|||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||
Hyper Page Mode Write |
1st Cycle |
|
L |
H - L |
|
L |
|
X |
ROW |
COL |
Data In |
|||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
2nd Cycle |
|
L |
H - L |
|
L |
|
X |
n/a |
COL |
Data In |
|||||
|
|
|
|
|
|
|
|
|
|
|||||||||||
Hyper Page Mode RMW |
1st Cycle |
|
L |
H - L |
H - L |
L - H |
ROW |
COL |
Data Out, Data In |
|||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||
|
|
|
|
|
2st Cycle |
|
L |
H - L |
H - L |
L - H |
n/a |
COL |
Data Out, Data In |
|||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||
|
|
only refresh |
|
|
L |
|
H |
|
X |
|
X |
ROW |
n/a |
High Impedance |
||||||
RAS |
|
|
|
|
|
|||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||
|
|
-before- |
|
refresh |
|
H - L |
|
L |
|
H |
|
X |
X |
n/a |
High Impedance |
|||||
CAS |
RAS |
|
|
|
|
|||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||
Test Mode Entry |
|
H - L |
|
L |
|
L |
|
X |
X |
n/a |
High Impedance |
|||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||
Hidden Refresh |
READ |
L-H-L |
|
L |
|
H |
|
L |
ROW |
COL |
Data Out |
|||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
WRITE |
L-H-L |
|
L |
|
L |
|
X |
ROW |
COL |
Data In |
|||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||
Self Refresh |
|
H - L |
|
L |
|
H |
|
X |
X |
X |
High Impedance |
|||||||||
(L-version only) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
Semiconductor Group |
4 |
|
|
|
|
HYB3164(5)805AJ/AT(L)-40/-50/-60 |
||
|
|
|
|
|
8M x 8-DRAM |
|
|
|
|
|
I/O1 I/O2 |
I/O8 |
|
|
WE |
|
|
|
|
|
CAS . |
& |
|
Data in |
Data out |
|
|
|
|
|
|
OE |
||
|
|
|
|
Buffer |
Buffer |
|
|
|
|
|
|
||
|
|
No. 2 Clock |
|
|
8 |
|
|
|
Generator |
|
8 |
|
|
|
10 |
Column |
|
|
|
|
|
Address |
|
10 |
Column |
|
|
A0 |
|
Buffer(10) |
|
Decoder |
|
|
|
|
|
|
|||
A1 |
|
|
|
|
|
|
|
|
|
|
|
|
|
A2 |
|
|
|
|
|
|
A3 |
|
Refresh |
|
|
Sense Amplifier |
8 |
A4 |
|
Controller |
|
|
||
|
|
|
I/O Gating |
|
||
A5 |
|
|
|
|
|
|
|
|
|
|
|
|
|
A6 |
|
|
|
|
|
|
A7 |
|
Refresh |
|
|
1024 |
|
A8 |
|
Counter (13) |
|
|
|
|
|
|
|
x8 |
|
||
A9 |
|
|
|
|
|
|
|
13 |
|
|
|
|
|
A10 |
|
|
|
|
|
|
|
|
|
|
|
|
|
A11 |
|
Row |
|
Row |
Memory Array |
|
A12 |
13 |
Address |
13 |
Decoder 8192 |
8192 x 1024 x 8 |
|
|
|
Buffers(13) |
|
|
|
|
|
|
|
|
|
|
|
|
RAS |
No. 1 Clock |
|
|
|
|
|
Generator |
|
|
|
|
Block Diagram for HYB 3164805AJ/AT(L)
Semiconductor Group |
5 |
|
|
|
HYB3164(5)805AJ/AT(L)-40/-50/-60 |
||
|
|
|
|
8M x 8-DRAM |
|
|
|
|
I/O1 I/O2 |
I/O8 |
|
WE |
|
|
|
|
|
CAS . |
& |
|
Data in |
Data out |
|
|
|
|
OE |
||
|
|
|
Buffer |
Buffer |
|
|
|
|
|
||
|
No. 2 Clock |
|
|
8 |
|
|
Generator |
|
8 |
|
|
11 |
Column |
|
|
|
|
Address |
|
11 |
Column |
|
|
A0 |
Buffer(11) |
|
Decoder |
|
|
|
|
|
|||
A1 |
|
|
|
|
|
|
|
|
|
|
|
A2 |
|
|
|
|
|
A3 |
Refresh |
|
|
Sense Amplifier |
8 |
A4 |
Controller |
|
|
||
|
|
I/O Gating |
|
||
A5 |
|
|
|
|
|
|
|
|
|
|
|
A6 |
|
|
|
|
|
A7 |
Refresh |
|
|
2048 |
|
A8 |
Counter (12) |
|
|
|
|
|
|
x8 |
|
||
A9 |
|
|
|
|
|
12 |
|
|
|
|
|
A10 |
|
|
|
|
|
|
|
|
|
|
|
A11 |
Row |
|
Row |
Memory Array |
|
12 |
Address |
12 |
Decoder 4096 |
4096 x 2048 x 8 |
|
|
Buffers(12) |
|
|
|
|
|
|
|
|
|
|
RAS |
No. 1 Clock |
|
|
|
|
Generator |
|
|
|
|
Block Diagram for HYB 3165805AJ/AT(L)
Semiconductor Group |
6 |
HYB3164(5)805AJ/AT(L)-40/-50/-60 8M x 8-DRAM
Absolute Maximum Ratings |
|
Operating temperature range.............................................................................................. |
0 to 70 °C |
Storage temperature range......................................................................................... |
– 55 to 150 ° C |
Input/output voltage.................................................................................. |
-0.5 to min (Vcc+0.5,4.6) V |
Power supply voltage.................................................................................................... |
-0.5V to 4.6 V |
Power dissipation...................................................................................................................... |
1.0 W |
Data out current (short circuit).................................................................................................. |
50 mA |
Note
Stresses above those listed under „Absolute Maximum Ratings“ may cause permanent damage of the device. Exposure to absolute maximum rating conditions for extended periods may effect device reliability.
DC Characteristics
TA = 0 to 70 °C, VSS = 0 V, VCC = 3.3 V ± 0.3 V
Parameter |
Symbol |
Limit Values |
Unit |
Note |
|
|
|
|
|
|
|
|
|
min. |
max. |
|
|
|
|
|
|
|
|
Input high voltage |
VIH |
2.0 |
Vcc+0.3 |
V |
1) |
Input low voltage |
VIL |
– 0.3 |
0.8 |
V |
1) |
Output high voltage (LVTTL) |
VOH |
2.4 |
– |
V |
|
Output „H“ level voltage (Iout = -2mA) |
|
|
|
|
|
|
|
|
|
|
|
Output low voltage (LVTTL) |
VOL |
– |
0.4 |
V |
|
Output „L“level voltage (Iout = +2mA) |
|
|
|
|
|
|
|
|
|
|
|
Output high voltage (LVCMOS) |
VOH |
Vcc-0.2 |
- |
V |
|
Output „H“ level voltage (Iout = -100uA) |
|
|
|
|
|
|
|
|
|
|
|
Ouput low voltage (LVCMOS) |
VOL |
- |
0.2 |
V |
|
Output „L“ level voltage (Iout = +100uA) |
|
|
|
|
|
|
|
|
|
|
|
Input leakage current,any input |
II(L) |
– 2 |
2 |
μA |
|
(0 V < Vin < Vcc , all other pins = 0 V |
|
|
|
|
|
|
|
|
|
|
|
Output leakage current |
IO(L) |
– 2 |
2 |
μA |
|
(DO is disabled, 0 V < Vout < Vcc ) |
|
|
|
|
|
|
|
|
|
|
|
Semiconductor Group |
7 |
HYB3164(5)805AJ/AT(L)-40/-50/-60 8M x 8-DRAM
DC-Characteristics (cont’d)
TA = 0 to 70 °C, VSS = 0 V, VCC = 3.3 V ± 0.3 V
Parameter |
|
|
|
|
|
|
|
|
|
|
|
|
Symbol |
refresh |
|
version |
Unit |
Note |
|
|||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
4k row |
|
8k row |
|
|
|
|
||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||
Operating Current |
|
|
|
|
|
|
-40 ns version |
|
ICC1 |
170 |
|
125 |
|
mA |
2) 3) 4) |
|
||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-50 ns version |
|
|
|
140 |
|
100 |
|
mA |
|
|
|
|||||
- |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-60 ns version |
|
|
|
115 |
|
85 |
|
mA |
|
|
|
|||||||
|
|
|
|
|
|
|
|
|
|
|
|
address cycling: tRC = tRC min.) |
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||
(RAS, |
CAS, |
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||||||||||||
Standby Current |
(RAS=CAS= Vih) |
|
ICC2 |
2 |
|
|
2 |
|
mA |
– |
|
|||||||||||||||||||||||||||
|
|
|
|
|
RASOnlyRefreshCurrent: |
|
ICC3 |
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||
- |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-40 ns version |
|
|
|
170 |
|
125 |
|
mA |
2) 4) |
|
||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-50 ns version |
|
|
|
140 |
|
100 |
|
mA |
|
|
|
|||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-60 ns version |
|
|
|
115 |
|
85 |
|
mA |
|
|
|
|||||
(RAS cycling: CAS = VIH: tRC = tRC min.) |
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||
Hyper Page Mode (EDO) Current: |
|
ICC4 |
|
|
|
|
|
|
|
|
|
|||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-40 ns version |
|
|
|
140 |
|
140 |
|
mA |
2) 3) 4) |
|
||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-50 ns version |
|
|
|
105 |
|
105 |
|
mA |
|
|
|
|||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-60 ns version |
|
|
|
85 |
|
85 |
|
|
|
|
|
|||||
|
|
|
|
|
= VIL, |
|
|
address cycling: tHPC=tHPC min.) |
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||
(RAS |
CAS, |
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||
Standby Current |
(RAS=CAS= Vcc-0.2V) |
|
ICC5 |
900 |
|
900 |
|
μA |
– |
|
||||||||||||||||||||||||||||
Standby Current |
(L-Version) |
|
ICC5 |
200 |
|
200 |
|
μA |
– |
|
||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||
(RAS=CAS= Vcc-0.2V) |
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||||||||
|
|
|
|
|
|
|
Before |
|
|
Refresh Current |
|
ICC6 |
|
|
|
|
|
|
|
|
|
|||||||||||||||||
CAS |
RAS |
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-40 ns version |
|
|
|
170 |
|
170 |
|
mA |
2) 4) |
|
||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-50 ns version |
|
|
|
140 |
|
140 |
|
mA |
|
|
|
|||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-60 ns version |
|
|
|
115 |
|
115 |
|
|
|
|
|
|||||
|
|
|
|
|
|
cycling: tRC = tRC min.) |
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||
(RAS, |
CAS |
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||||
Self Refresh Current (L-version only) |
|
ICC7 |
400 |
|
400 |
|
μA |
|
|
|
||||||||||||||||||||||||||||
(CBR cycle with tRAS>TRASSmin, |
|
|
held low, |
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||||||||||
CAS |
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||||||||||||||
|
WE |
= Vcc-0.2V, Address and Din=Vcc-0.2V or 0.2V) |
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||
Capacitance |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||
TA = 0 to 70 °C, VCC = 3.3 V ± 0.3 V, f = 1 MHz |
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||||||||||||||
Parameter |
|
|
|
|
|
|
|
|
|
|
|
|
|
Symbol |
|
Limit Values |
|
Unit |
|
|||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
min. |
|
max. |
|
|
|
||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||||||||||||||||||
Input capacitance (A0 to A11,A12) |
|
CI1 |
|
– |
|
|
5 |
|
|
pF |
|
|||||||||||||||||||||||||||
Input capacitance |
|
|
|
|
|
|
|
|
|
|
|
CI2 |
|
– |
|
|
7 |
|
|
pF |
|
|||||||||||||||||
(RAS, |
CAS, |
WE, |
OE) |
|
|
|
||||||||||||||||||||||||||||||||
I/O capacitance (I/O1-I/O8) |
|
CIO |
|
– |
|
|
7 |
|
|
pF |
|
Semiconductor Group |
8 |
HYB3164(5)805AJ/AT(L)-40/-50/-60 8M x 8-DRAM
|
AC Characteristics 5)6) |
|
|
|
|
|
|
|
|
AC64-2E |
||||||||||||
|
TA = 0 to 70 °C, VCC = 3.3 V ± 0.3V , tT = 2 ns |
|
|
|
|
|
|
|
|
|
||||||||||||
|
|
|
|
|
|
|
|
|
|
|||||||||||||
|
|
|
|
|
|
|
|
|
|
|
||||||||||||
Parameter |
Symbol |
|
|
Limit Values |
|
Unit |
Note |
|||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- |
40 |
|
- 50 |
- 60 |
|
|
||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
min. |
max. |
min. |
max. |
min. |
max. |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||
|
Common Parameters |
|
|
|
|
|
|
|
|
|
|
|||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||
|
Random read or write cycle time |
tRC |
69 |
– |
84 |
|
– |
104 |
– |
ns |
|
|||||||||||
|
|
|
|
pulse width |
tRAS |
40 |
100k |
50 |
|
100k |
60 |
100k |
ns |
|
||||||||
RAS |
|
|||||||||||||||||||||
|
|
|
|
pulse width |
tCAS |
6 |
100k |
8 |
|
100k |
10 |
100k |
ns |
|
||||||||
|
CAS |
|
||||||||||||||||||||
|
|
|
|
precharge time |
tRP |
25 |
– |
30 |
|
– |
40 |
– |
ns |
|
||||||||
|
RAS |
|
||||||||||||||||||||
|
|
|
precharge time |
tCP |
6 |
– |
8 |
|
– |
10 |
– |
ns |
|
|||||||||
CAS |
|
|||||||||||||||||||||
Row address setup time |
tASR |
0 |
– |
0 |
|
– |
0 |
– |
ns |
|
||||||||||||
Row address hold time |
tRAH |
5 |
– |
7 |
|
– |
10 |
– |
ns |
|
||||||||||||
Column address setup time |
tASC |
0 |
– |
0 |
|
– |
0 |
– |
ns |
|
||||||||||||
Column address hold time |
tCAH |
5 |
– |
7 |
|
– |
10 |
– |
ns |
|
||||||||||||
|
|
|
to |
|
delay time |
tRCD |
9 |
30 |
11 |
|
37 |
14 |
45 |
ns |
|
|||||||
RAS |
CAS |
|
||||||||||||||||||||
|
|
|
to column address delay time |
tRAD |
7 |
20 |
9 |
|
25 |
12 |
30 |
ns |
|
|||||||||
RAS |
|
|||||||||||||||||||||
|
|
|
hold time |
tRSH |
6 |
– |
8 |
|
|
10 |
– |
ns |
|
|||||||||
RAS |
|
|
|
|||||||||||||||||||
|
|
|
hold time |
tCSH |
32 |
– |
40 |
|
|
48 |
– |
ns |
|
|||||||||
CAS |
|
|
|
|||||||||||||||||||
|
|
|
to |
|
precharge time |
tCRP |
5 |
– |
5 |
|
– |
5 |
– |
ns |
|
|||||||
CAS |
RAS |
|
||||||||||||||||||||
Transition time (rise and fall) |
tT |
1 |
50 |
1 |
|
50 |
1 |
50 |
ns |
7 |
||||||||||||
|
|
|
|
|
|
|
|
|
|
|
||||||||||||
Refresh period for 8k-refresh-version |
tREF |
– |
128 |
– |
|
128 |
– |
128 |
ms |
|
||||||||||||
Refresh period for 4k-refresh version |
tREF |
– |
64 |
– |
|
64 |
– |
64 |
ms |
|
||||||||||||
Refresh period for L-versions |
tREF |
– |
256 |
– |
|
256 |
– |
256 |
ms |
|
||||||||||||
|
Read Cycle |
|
|
|
|
|
|
|
|
|
|
|||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
||||||
|
Access time from |
|
|
|
|
|
tRAC |
– |
40 |
– |
|
50 |
– |
60 |
ns |
8, 9 |
||||||
|
RAS |
|||||||||||||||||||||
Access time from |
|
|
|
|
|
|
tCAC |
– |
10 |
– |
|
13 |
– |
15 |
ns |
8, 9 |
||||||
CAS |
||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||
Access time from column address |
tAA |
– |
20 |
– |
|
25 |
– |
30 |
ns |
8,10 |
||||||||||||
|
|
access time |
tOEA |
– |
10 |
– |
|
13 |
– |
15 |
ns |
|
||||||||||
OE |
|
|||||||||||||||||||||
Column address to |
|
|
|
lead time |
tRAL |
20 |
– |
25 |
|
– |
30 |
– |
ns |
|
||||||||
RAS |
|
|||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|||||||||||
Read command setup time |
tRCS |
0 |
– |
0 |
|
– |
0 |
– |
ns |
|
||||||||||||
Read command hold time |
tRCH |
0 |
– |
0 |
|
– |
0 |
– |
ns |
11 |
||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
Semiconductor Group |
9 |