MPC2001
1
MOTOROLA FAST SRAM
256KB Asynchronous
Secondary Cache Module for
PowerPC
The MPC2001 is designed to provide asynchronous 256KB L2 cache for the
PowerPC 60x processors. The module is configured as 32K x 64 bits in a 136
pin dual readout single inline memory module (DIMM). The module uses eight
of Motorola’s MCM6206 CMOS RAMs.
Eight write enables are provided for byte write control.
The cache is designed to interface with the PowerPC 60x bus and requires external tag.
PD0 – PD2 are reserved for density and speed identification.
The cache is plug and pin compatible with Motorola’s MPC2002 and MPC2003
BurstRAM synchronous cache modules.
• Dual Readout SIMM (DIMM) for Circuit Density
• Single 5 V ± 5% Power Supply
• All Inputs and Outputs are TTL Compatible
• Three State Outputs
• Byte Write Capability
• Decoupling Capacitors for each Fast Static RAM
• High Quality Multi–Layer FR4 PWB With Separate Power and Ground Planes
• Fast SRAM Access Times 12 ns, 15 ns
• Low Cost Asynchronous Solution for MPC105 PCI Bridge/Memory Controller Chip
BurstRAM is a trademark of Motorola.
PowerPC and PowerPC 601 are trademarks of International Business Machines Corp.
Order this document
by MPC2001/D
MOTOROLA
SEMICONDUCTOR TECHNICAL DATA
MPC2001
(Formerly MCM64AC32)
136–LEAD DIMM
CASE 1104–01
TOP VIEW
68
35
34
1
5/95
PIN ASSIGNMENT
136–LEAD DIMM
CASE 1104–01
TOP VIEW
PD0
PD1
DQ0
DQ1
V
CC
DQ4
DQ6
NC
DQ8
DQ10
V
SS
NC
V
SS
DQ14
V
CC
DQ16
DQ17
DQ19
DQ21
V
CC
NC
DQ24
DQ26
DQ28
V
SS
DQ31
NC
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
V
SS
PD2
V
CC
DQ2
DQ3
DQ5
DQ7
V
SS
DQ9
DQ11
DQ12
V
SS
DQ13
DQ15
NC
V
SS
DQ18
DQ20
DQ22
DQ23
V
SS
DQ25
DQ27
DQ29
DQ30
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
W6
DQ32
DQ33
V
SS
DQ36
DQ38
DQ39
DQ40
V
CC
DQ43
DQ45
DQ46
NC
V
SS
NC
V
SS
DQ52
DQ53
DQ55
NC
V
CC
DQ58
DQ60
DQ62
NC
A0
A2
A4
A6
A8
A10
A12
A14
V
SS
W7
E1
DQ34
DQ35
DQ37
V
CC
NC
DQ41
DQ42
DQ44
V
SS
DQ47
DQ48
DQ49
V
SS
DQ50
DQ51
DQ54
DQ56
V
SS
DQ57
DQ59
DQ61
DQ63
V
CC
A1
A3
A5
A7
ALE
A9
A11
A13
NC
W0
W2
NC
NC
E0
W1
W3
G0
NC
W4
G1
W5
V
CC
V
SS
V
SS
V
SS
PIN NAMES
A0 – A14 Address Inputs. . . . . . . . . . . . . . . . . . . . . .
W0
– W7 Byte Write. . . . . . . . . . . . . . . . . . . . . . . . . .
E0
, E1 Module Enable. . . . . . . . . . . . . . . . . . . . . . . .
G0
, G1 Module Output Enable. . . . . . . . . . . . . . . . .
DQ0 – DQ63 Cache Data Input/Output. . . . . . . . . .
PD0 – PD2 Presence Detect. . . . . . . . . . . . . . . . . .
V
CC
+ 5 V Power Supply. . . . . . . . . . . . . . . . . . . . . .
ALE Address Latch Enable. . . . . . . . . . . . . . . . . . . .
V
SS
Ground. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
NC No Connection. . . . . . . . . . . . . . . . . . . . . . . . . . .
MPC2001
2
MOTOROLA FAST SRAM
PD2 PD1 PD0
Cache
Size
Module
NC V
SS
NC 256KB MPC2001SG12
NC V
SS
V
SS
256KB MPC2001SG15