MSI MS-91C9 Schematic 1103

5
4
3
2
1
2008 09/01
MSI
D D
TYLERSBURG 24D + ICH10R Schematics
Table of Contents
C C
B B
A A
MS-91C9 REV 0A
Page
01 02 03 04 05 06 07~10 11~14 15~20
27~32 33~35 36~37 38~39 40 41 42~44 45 46 47 48 49 CPU1_VTT_POWER
51 CPU1_DDR3_POWER_ISL6312CR 52
54 55 56 57 58 CPU_SIDEBAND 59~61 61~62 Front Panel & Front USB2.0 64 65 66 67 68 69 70 71 72 73
5
Title
Cover / Table of SPEC System Block Diagram Power Delivery Block Diagram System Clock Block Diagram System SMBus Block Diagram System Reset Block Diagram CPU0 CPU1 DDR3_CHANNELA~C DDR3_CHANNELD~F21~26 Intel TYLERSBURG 24D Intel ICH10R CLOCKGEN / CLOCK BUFFER LAN INTEL 82576 Kawela Dawning DMC Structure Dawning DMC SAS LSI1064E SAS Expander & SMbus SELECT CPU0_VCORE_ISL6334CRZ CPU1_VCORE_ISL6334CRZ CPU0_VTT_POWER
CPU0_DDR3_POWER_ISL6312CR50
CPU0_&_CPU1_DDR3_VTT CPU0_&_CPU1_SFR_PLL53 CPLD
1.5V_VR & 3.3_5VDUAL IOH_1.1V
1.8VDUAL & ICH_POWER
XGI Z7 VGA
XDP0_CPU_JTAG XDP0_&_XDP1_JTAG_CKTS VHDM Connector SYSTEM_POWERGOODSEQUENCE Super IO W83627EHG / Debug LED HWM W83793 & SPI BIOS TPS2490 HOT SWAP DC-IN Power MISC_PART History & GPIO
Preliminary Spec
* Intel TYLERSBURG 24D / ICH9/10R Chipset * Intel LGA-1366 Gainstown * 8 Layer PCB (W 285mm X L 275mm) * 10 DDR3 (2 CPU / 6 Channel) * USB 2.0 (Rear x2 , Front x2) * SAS x2(channel) for Expander Slot * 1PCI Express X16 for VHDM connector * Serial Attached SCSI (2 channel) * LAN INTEL PHY 82576 Kawela * LPC SIO W83627EHG * HWM W83793 * VCORE_ISL6334CRZ + DDR3_POWER_ISL6312CR + CPU_VTT_ISL6314CRZ * PHILIP LPC2132 DMC
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Wednesday, September 17, 2008
Date:
Wednesday, September 17, 2008
Date:
4
3
2
Wednesday, September 17, 2008
01_Cover / Table of SPEC
01_Cover / Table of SPEC
01_Cover / Table of SPEC
1
Sheet of
Sheet of
Sheet of
0A
0A
0A
174
174
174
5
4
3
2
1
MS-91C1 SYSTEM BLOCK DIAGRAM
DIMM x2 Modules
D D
DIMM x1 Modules
DIMM x1
DDR3 Channel 0
DDR3 Channel 1
DDR3 Channel 2
CPU0 Intel LGA-1366 Nehalem-EP
QPI
CPU1 Intel LGA-1366 Nehalem-EP
DDR3 Channel 0
DDR3 Channel 1
DDR3 Channel 2
Modules
QPI
1066/1333MHz
Tylersburg
QPI
1066/1333MHz
PCI Express X 16
VHDM SIGNAL CONNECTOR
DIMM x2 Modules
DIMM x2 Modules
DIMM x2 Modules
24D
C C
LSI1064E SAS
PCI Express X 4
ESI BUS
SAS SLOT
USB2.0 4 Port FRONT 0/1 REAR 2/3
B B
USB 2.0
ICH9/10R
PCI Express X 4
PCI BUS
SPI
INTEL 82576 LAN
XGI Z7 VGA
SPI Flash BIOS
LPC Bus
A A
5
4
LPC SIO
W83627EHG
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, September 22, 2008
Date:
Monday, September 22, 2008
Date:
3
2
Monday, September 22, 2008
02_Block_Diagram
02_Block_Diagram
02_Block_Diagram
1
Sheet of
Sheet of
Sheet of
274
274
274
0A
0A
0A
5
4
3
2
1
1.4A
MS-91C9 POWER DELIVERY DIAGRAM
0.75V VR
DDR3_CPU0/1
MAX=4.21A
MAX=3.9AX2
D D
12V_BP
78.7 A
TPS2490
+12V MAX=77.2 A
18A
VRD11 MAX=150A
PWR Hot Plug
18A
VRD11 MAX=150A
MAX=110A
CPU0
MAX=1.2A
CPUFAN1
MAX=110A
CPU1
+5V
7.37
1.57A
2A
MAX=1.2A
PSU
2.9A
CPU_VTT
12.5A
12.5A
3.3A
2.9A
2.6A
1.1V/25A
ISL6312
1.5V
ISL6312
1.5V
CPU_VTT
1.1V/25A
ISL6545
1.1V
C C
B B
CPUFAN2
MAX=25A
CPU0
MAX=88A
CPU0_DDR3
MAX=88A
CPU0_DDR3
SAS Expand Slot
MAX=25A
CPU1
MAX=22.9A
IOH
+5VSB
+3.3V
200mA
IOH
350mA
932S421
SWITCH
9.95
MAX=396mA
1A
0.5A
309mA
200mA
2A
MAX=3A
3.3VSB REG
P3VSB
1.5V VR
MAX=1.5A
P5V_AUX
SWITCH
ICH10
9DB803
Super IO
MEZZ CARD
1.32A+1.05A
4.9A
PWM PWR Reg
ISL6539
2.6A
2.3A
+5V
+3.3V
1.2V Linear REG
TYP/MAX=0.2A/1A
LSI 1064 SAS chip
MAX=1.94A
IOH+1.8_IOH
1.54A
P1V5
MAX=6.01A
+3.3VDUAL
P1V2_SAS
LSI 1064 SAS chip
ICH10
SATA Connector
MAX=1~1.5A
USB X 2 PORT
50mA
309mA
150mA
1.5A
200mA
150mA
334mA
477mA
2.84A
1.26V
0.7A
1.8V
0.9A
2.5V_DUAL 3A
Mezz Card
LAN
ICH10
CLK 9FGP202
MEZZ
BMC
SYSTEM
1A
1.8V_DUAL
1.21A
TYP/MAX=1.55A/1.85A
12V_SB_BP
A A
2 A
TPS2490
PWR Hot Plug
5
12V_SBY max=3.3A
PWM PWR Reg
4
ISL6545
+5VSB
+5VSB
3
MAX=20mA
1A+1A
BIOS POST Decode
1.8V REG
0.2A
1.5A
MSI
MSI
CPU0/1
2
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Date:
Date:
548mA
1.0V
1.8V
1.7A
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
Thursday, October 16, 2008
Thursday, October 16, 2008
Thursday, October 16, 2008
LAN
MS-91C9
MS-91C9
MS-91C9
03_POWER_MAP
03_POWER_MAP
03_POWER_MAP
1
Sheet of
Sheet of
Sheet of
0A
0A
0A
374
374
374
5
91C9 CLOCK Block
4
3
2
1
D D
C C
14.3181MHZ
B B
ICS932
CK410B+
133M
100M33M
48M14M
CLK_133M_CPU0
CLK_133M_CPU1
CLK_133M_IOH_CSI0
CLK_133M_IOH_CSI1
CLK_100M_ICH_ESI CLK_100M_ICH_SATA
CLK_100M_DB800
PCLK_ICH
CLK_33M_BMC
PCLK_SIO
LPC_PCLK
48M_BUF
CPU0 CPU1
IOH
ICH
DB803
ICH
BMC SIO
DEBUG LED
CY23S05
CLK_USB_ICH
SIO_48M
HWM_48M
0XDC
ICH SIO HMW
DB803
(100M)
CLK_100M_IOH_PE0CLK
CLK_100M_IOH_PE1CLK
CLK_100M_LAN
CLK_100M_5
CLK_100M_6
SAS_100CLK
IOH
82576 LAN
VHDM
LSI1064E SAS
ICH_14M
ICH
0XD2
A A
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-91C9
MS-91C9
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
B
B
B
Date:
Tuesday, November 04, 2008
Date:
Tuesday, November 04, 2008
Date:
5
4
3
2
Tuesday, November 04, 2008
MS-91C9
04_CLK_MAP
04_CLK_MAP
04_CLK_MAP
Sheet of
Sheet of
Sheet of
1
0A
0A
0A
474
474
474
5
4
3
2
1
MS-91C9 SMBus Block Diagram
D D
2
2
Potentiometer
ISL90728
ISL90727
CPU0_DDR3_VREF
CPU1_DDR3_VREF
PCA9545
SCL0 SDA0
SCL1 SDA1
+3.3V_DUAL
ICH10R
SMBDATA
ICH10_SMBCLK/DAT
2
SCL SDA
SMBCLK
C C
SCL2 SDA2
SCL3 SDA3
SCL1 SDA1
+3.3V_DUAL
2
DMC
PCA9515
B B
2
SCL SDA
+3.3V
SMB_SPD0
2
+3.3V
SMB_SPD1
2
+3.3V
SMBCLK/DAT(MAIN)
+3.3V_DUAL
SMBCLK/DAT(SLOT)
CPU0 DIMM A~C
CPU1 DIMM A~C
2
LAN 82576
2
2
2
2
CK 410B+
CK DB803
XDP1/XDP2
IOH
2
2
2
A A
5
VHDM
Super I/O
4
HWM
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Tuesday, November 04, 2008
Date:
Tuesday, November 04, 2008
Date:
3
2
Tuesday, November 04, 2008
05_SMBUS_MAP
05_SMBUS_MAP
05_SMBUS_MAP
1
Sheet of
Sheet of
Sheet of
574
574
574
0A
0A
0A
5
4
3
2
1
M_A_RESET_N
MS-91C9 Reset Block Diagram
D D
M_B_RESET_N
M_B_RESET_N
M_D_RESET_N
M_E_RESET_N
M_F_RESET_N
CPU0 CPU1
XDP0
C C
75LVC244
PCIE_RST#
SIO_RST_N
PWRGD_DMC
RTC PIN
RTC_RST#
ICH10
XDP1
HEADER
RST_PLTRST_N
RST_PCIE_CLINK_N
82576LAN
VHDM
SIO
DMC
RST_LTRESET_N
RST_RSM_N
JTAG_IOH_TRST_N
JTAG_CPU_TRST_N RST_CPU_RESET_N
IOH
B B
LSI1064E SAS
PCIRST_ICH10#
BMC VGA Function
A A
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Wednesday, September 17, 2008
Date:
Wednesday, September 17, 2008
Date:
5
4
3
2
Wednesday, September 17, 2008
06_RESET_MAP
06_RESET_MAP
06_RESET_MAP
1
Sheet of
Sheet of
Sheet of
674
674
674
0A
0A
0A
5
CPU0A
CPU0A
CSI_CPU0_IOH_CLK_DP<27> CSI_CPU0_IOH_CLK_DN<27> CSI_IOH_CPU0_CLK_DP<27> CSI_IOH_CPU0_CLK_DN<27>
D D
C C
B B
A A
CSI_CPU0_IOH_CLK_DP CSI_CPU0_IOH_CLK_DN CSI_IOH_CPU0_CLK_DP CSI_IOH_CPU0_CLK_DN
CSI_CPU0_CMP0
CSI_CPU0_IOH_DN0 CSI_CPU0_IOH_DN1 CSI_CPU0_IOH_DN2 CSI_CPU0_IOH_DN3 CSI_CPU0_IOH_DN4 CSI_CPU0_IOH_DN5 CSI_CPU0_IOH_DN6 CSI_CPU0_IOH_DN7 CSI_CPU0_IOH_DN8 CSI_CPU0_IOH_DN9 CSI_CPU0_IOH_DN10 CSI_CPU0_IOH_DN11 CSI_CPU0_IOH_DN12 CSI_CPU0_IOH_DN13 CSI_CPU0_IOH_DN14 CSI_CPU0_IOH_DN15 CSI_CPU0_IOH_DN16 CSI_CPU0_IOH_DN17 CSI_CPU0_IOH_DN18 CSI_CPU0_IOH_DN19
CSI_CPU0_IOH_DP0 CSI_CPU0_IOH_DP1 CSI_CPU0_IOH_DP2 CSI_CPU0_IOH_DP3 CSI_CPU0_IOH_DP4 CSI_CPU0_IOH_DP5 CSI_CPU0_IOH_DP6 CSI_CPU0_IOH_DP7 CSI_CPU0_IOH_DP8 CSI_CPU0_IOH_DP9 CSI_CPU0_IOH_DP10 CSI_CPU0_IOH_DP11 CSI_CPU0_IOH_DP12 CSI_CPU0_IOH_DP13 CSI_CPU0_IOH_DP14 CSI_CPU0_IOH_DP15 CSI_CPU0_IOH_DP16 CSI_CPU0_IOH_DP17 CSI_CPU0_IOH_DP18 CSI_CPU0_IOH_DP19
CSI_IOH_CPU0_DN19 CSI_IOH_CPU0_DN18 CSI_IOH_CPU0_DN17 CSI_IOH_CPU0_DN16 CSI_IOH_CPU0_DN15 CSI_IOH_CPU0_DN14 CSI_IOH_CPU0_DN13 CSI_IOH_CPU0_DN12 CSI_IOH_CPU0_DN11 CSI_IOH_CPU0_DN10 CSI_IOH_CPU0_DN9 CSI_IOH_CPU0_DN8 CSI_IOH_CPU0_DN7 CSI_IOH_CPU0_DN6 CSI_IOH_CPU0_DN5 CSI_IOH_CPU0_DN4 CSI_IOH_CPU0_DN3 CSI_IOH_CPU0_DN2 CSI_IOH_CPU0_DN1 CSI_IOH_CPU0_DN0
CSI_IOH_CPU0_DP19 CSI_IOH_CPU0_DP18 CSI_IOH_CPU0_DP17 CSI_IOH_CPU0_DP16 CSI_IOH_CPU0_DP15 CSI_IOH_CPU0_DP14 CSI_IOH_CPU0_DP13 CSI_IOH_CPU0_DP12 CSI_IOH_CPU0_DP11 CSI_IOH_CPU0_DP10 CSI_IOH_CPU0_DP9 CSI_IOH_CPU0_DP8 CSI_IOH_CPU0_DP7 CSI_IOH_CPU0_DP6 CSI_IOH_CPU0_DP5 CSI_IOH_CPU0_DP4 CSI_IOH_CPU0_DP3 CSI_IOH_CPU0_DP2 CSI_IOH_CPU0_DP1 CSI_IOH_CPU0_DP0
CSI_CPU0_IOH_DP[19..0]<27> CSI_CPU0_IOH_DN[19..0]<27> CSI_IOH_CPU0_DP[19..0]<27> CSI_IOH_CPU0_DN[19..0]<27>
AG42
CSI0_CLKTX_DP
AF42
CSI0_CLKTX_DN
AR41
CSI0_CLKRX_DP
AR42
CSI0_CLKRX_DN
AL43
CSI0_COMP
AE40
CSI0_DTX_DP<19>
AD38
CSI0_DTX_DP<18>
AB39
CSI0_DTX_DP<17>
AC39
CSI0_DTX_DP<16>
AC41
CSI0_DTX_DP<15>
AD40
CSI0_DTX_DP<14>
AC43
CSI0_DTX_DP<13>
AD42
CSI0_DTX_DP<12>
AE42
CSI0_DTX_DP<11>
AF43
CSI0_DTX_DP<10>
AG40
CSI0_DTX_DP<9>
AJ43
CSI0_DTX_DP<8>
AK42
CSI0_DTX_DP<7>
AH41
CSI0_DTX_DP<6>
AK40
CSI0_DTX_DP<5>
AH40
CSI0_DTX_DP<4>
AJ38
CSI0_DTX_DP<3>
AK37
CSI0_DTX_DP<2>
AF39
CSI0_DTX_DP<1>
AG38
CSI0_DTX_DP<0>
AF40
CSI0_DTX_DN<19>
AE38
CSI0_DTX_DN<18>
AB38
CSI0_DTX_DN<17>
AC38
CSI0_DTX_DN<16>
AC40
CSI0_DTX_DN<15>
AD39
CSI0_DTX_DN<14>
AB43
CSI0_DTX_DN<13>
AC42
CSI0_DTX_DN<12>
AE41
CSI0_DTX_DN<11>
AE43
CSI0_DTX_DN<10>
AG41
CSI0_DTX_DN<9>
AH43
CSI0_DTX_DN<8>
AJ42
CSI0_DTX_DN<7>
AH42
CSI0_DTX_DN<6>
AK41
CSI0_DTX_DN<5>
AJ40
CSI0_DTX_DN<4>
AJ39
CSI0_DTX_DN<3>
AK38
CSI0_DTX_DN<2>
AG39
CSI0_DTX_DN<1>
AH38
CSI0_DTX_DN<0>
AP38
CSI0_DRX_DP<19>
AN39
CSI0_DRX_DP<18>
AP41
CSI0_DRX_DP<17>
AM42
CSI0_DRX_DP<16>
AN40
CSI0_DRX_DP<15>
AN43
CSI0_DRX_DP<14>
AP42
CSI0_DRX_DP<13>
AT40
CSI0_DRX_DP<12>
AT43
CSI0_DRX_DP<11>
AU42
CSI0_DRX_DP<10>
AU40
CSI0_DRX_DP<9>
AW40
CSI0_DRX_DP<8>
AU39
CSI0_DRX_DP<7>
BA38
CSI0_DRX_DP<6>
AW37
CSI0_DRX_DP<5>
BA36
CSI0_DRX_DP<4>
AW36
CSI0_DRX_DP<3>
AV36
CSI0_DRX_DP<2>
AU38
CSI0_DRX_DP<1>
AT37
CSI0_DRX_DP<0>
AR38
CSI0_DRX_DN<19>
AP39
CSI0_DRX_DN<18>
AP40
CSI0_DRX_DN<17>
AM41
CSI0_DRX_DN<16>
AM40
CSI0_DRX_DN<15>
AM43
CSI0_DRX_DN<14>
AN42
CSI0_DRX_DN<13>
AR40
CSI0_DRX_DN<12>
AR43
CSI0_DRX_DN<11>
AT42
CSI0_DRX_DN<10>
AU41
CSI0_DRX_DN<9>
AV40
CSI0_DRX_DN<8>
AT39
CSI0_DRX_DN<7>
AY38
CSI0_DRX_DN<6>
AW38
CSI0_DRX_DN<5>
BA37
CSI0_DRX_DN<4>
AY36
CSI0_DRX_DN<3>
AV37
CSI0_DRX_DN<2>
AV38
CSI0_DRX_DN<1>
AU37
CSI0_DRX_DN<0>
CSI_CPU0_IOH_DP[19..0] CSI_CPU0_IOH_DN[19..0] CSI_IOH_CPU0_DP[19..0] CSI_IOH_CPU0_DN[19..0]
Gainstown
Gainstown
1/10
1/10
Gainstown
Gainstown
4
CSI1_CLKTX_DP CSI1_CLKTX_DN CS1_CLKRX_DP
CSI1_CLKRX_DN
CSI1_COMP
CSI1_DTX_DP<19> CSI1_DTX_DP<18> CSI1_DTX_DP<17> CSI1_DTX_DP<16> CSI1_DTX_DP<15> CSI1_DTX_DP<14> CSI1_DTX_DP<13> CSI1_DTX_DP<12> CSI1_DTX_DP<11> CSI1_DTX_DP<10>
CSI1_DTX_DP<9> CSI1_DTX_DP<8> CSI1_DTX_DP<7> CSI1_DTX_DP<6> CSI1_DTX_DP<5> CSI1_DTX_DP<4> CSI1_DTX_DP<3> CSI1_DTX_DP<2> CSI1_DTX_DP<1> CSI1_DTX_DP<0>
CSI1_DTX_DN<19> CSI1_DTX_DN<18> CSI1_DTX_DN<17> CSI1_DTX_DN<16> CSI1_DTX_DN<15> CSI1_DTX_DN<14> CSI1_DTX_DN<13> CSI1_DTX_DN<12> CSI1_DTX_DN<11> CSI1_DTX_DN<10>
CSI1_DTX_DN<9> CSI1_DTX_DN<8> CSI1_DTX_DN<7> CSI1_DTX_DN<6> CSI1_DTX_DN<5> CSI1_DTX_DN<4> CSI1_DTX_DN<3> CSI1_DTX_DN<2> CSI1_DTX_DN<1> CSI1_DTX_DN<0>
CSI1_DRX_DP<19> CSI1_DRX_DP<18> CSI1_DRX_DP<17> CSI1_DRX_DP<16> CSI1_DRX_DP<15> CSI1_DRX_DP<14> CSI1_DRX_DP<13> CSI1_DRX_DP<12> CSI1_DRX_DP<11> CSI1_DRX_DP<10>
CSI1_DRX_DP<9> CSI1_DRX_DP<8> CSI1_DRX_DP<7> CSI1_DRX_DP<6> CSI1_DRX_DP<5> CSI1_DRX_DP<4> CSI1_DRX_DP<3> CSI1_DRX_DP<2> CSI1_DRX_DP<1> CSI1_DRX_DP<0>
CS1_DRX_DN<19> CSI1_DRX_DN<18> CSI1_DRX_DN<17> CSI1_DRX_DN<16> CSI1_DRX_DN<15> CSI1_DRX_DN<14> CSI1_DRX_DN<13> CSI1_DRX_DN<12> CSI1_DRX_DN<11> CSI1_DRX_DN<10>
CSI1_DRX_DN<9> CSI1_DRX_DN<8> CSI1_DRX_DN<7> CSI1_DRX_DN<6> CSI1_DRX_DN<5> CSI1_DRX_DN<4> CSI1_DRX_DN<3> CSI1_DRX_DN<2> CSI1_DRX_DN<1> CSI1_DRX_DN<0>
CSI_CPU0_CPU1_DP[19..0] CSI_CPU0_CPU1_DN[19..0]
CSI_CPU1_CPU0_DN[19..0]
CSI_CPU1_CPU0_DP[19..0]
CSI_CPU0_CPU1_CLK_DP
AF6
CSI_CPU0_CPU1_CLK_DN
AE6
CSI_CPU1_CPU0_CLK_DN
AT6
CSI_CPU1_CPU0_CLK_DP
AR6
CSI_CPU0_CMP1
AL6
CSI_CPU0_CPU1_DP19
AC8
CSI_CPU0_CPU1_DP18
AD5
CSI_CPU0_CPU1_DP17
AD6
CSI_CPU0_CPU1_DP16
AB6
CSI_CPU0_CPU1_DP15
AC4
CSI_CPU0_CPU1_DP14
AE3
CSI_CPU0_CPU1_DP13
AC3
CSI_CPU0_CPU1_DP12
AD2
CSI_CPU0_CPU1_DP11
AE1
CSI_CPU0_CPU1_DP10
AF2
CSI_CPU0_CPU1_DP9
AH2
CSI_CPU0_CPU1_DP8
AH3
CSI_CPU0_CPU1_DP7
AK1
CSI_CPU0_CPU1_DP6
AJ3
CSI_CPU0_CPU1_DP5
AG7
CSI_CPU0_CPU1_DP4
AJ4
CSI_CPU0_CPU1_DP3
AK6
CSI_CPU0_CPU1_DP2
AH6
CSI_CPU0_CPU1_DP1
AJ8
CSI_CPU0_CPU1_DP0
AG8
CSI_CPU0_CPU1_DN19
AD8
CSI_CPU0_CPU1_DN18
AE5
CSI_CPU0_CPU1_DN17
AD7
CSI_CPU0_CPU1_DN16
AC6
CSI_CPU0_CPU1_DN15
AD4
CSI_CPU0_CPU1_DN14
AE4
CSI_CPU0_CPU1_DN13
AB3
CSI_CPU0_CPU1_DN12
AD3
CSI_CPU0_CPU1_DN11
AD1
CSI_CPU0_CPU1_DN10
AF3
CSI_CPU0_CPU1_DN9
AG2
CSI_CPU0_CPU1_DN8
AH4
CSI_CPU0_CPU1_DN7
AJ1
CSI_CPU0_CPU1_DN6
AJ2
CSI_CPU0_CPU1_DN5
AG6
CSI_CPU0_CPU1_DN4
AK4
CSI_CPU0_CPU1_DN3
AK5
CSI_CPU0_CPU1_DN2
AJ6
CSI_CPU0_CPU1_DN1
AJ7
CSI_CPU0_CPU1_DN0
AH8
CSI_CPU1_CPU0_DN0
AM8
CSI_CPU1_CPU0_DN1
AM6
CSI_CPU1_CPU0_DN2
AN5
CSI_CPU1_CPU0_DN3
AM4
CSI_CPU1_CPU0_DN4
AP3
CSI_CPU1_CPU0_DN5
AM2
CSI_CPU1_CPU0_DN6
AN1
CSI_CPU1_CPU0_DN7
AP2
CSI_CPU1_CPU0_DN8
AR4
CSI_CPU1_CPU0_DN9
AT1
CSI_CPU1_CPU0_DN10
AT3
CSI_CPU1_CPU0_DN11
AU4
CSI_CPU1_CPU0_DN12
AW4
CSI_CPU1_CPU0_DN13
AU7
CSI_CPU1_CPU0_DN14
AY6
CSI_CPU1_CPU0_DN15
BA7
CSI_CPU1_CPU0_DN16
AV5
CSI_CPU1_CPU0_DN17
AY8
CSI_CPU1_CPU0_DN18
AV7
CSI_CPU1_CPU0_DN19
AU8
CSI_CPU1_CPU0_DP0
AL8
CSI_CPU1_CPU0_DP1
AM7
CSI_CPU1_CPU0_DP2
AN6
CSI_CPU1_CPU0_DP3
AN4
CSI_CPU1_CPU0_DP4
AP4
CSI_CPU1_CPU0_DP5
AM3
CSI_CPU1_CPU0_DP6
AM1
CSI_CPU1_CPU0_DP7
AN2
CSI_CPU1_CPU0_DP8
AR5
CSI_CPU1_CPU0_DP9
AR1
CSI_CPU1_CPU0_DP10
AT2
CSI_CPU1_CPU0_DP11
AU3
CSI_CPU1_CPU0_DP12
AW3
CSI_CPU1_CPU0_DP13
AU6
CSI_CPU1_CPU0_DP14
AY5
CSI_CPU1_CPU0_DP15
BA6
CSI_CPU1_CPU0_DP16
AW5
CSI_CPU1_CPU0_DP17
BA8
CSI_CPU1_CPU0_DP18
AW7
CSI_CPU1_CPU0_DP19
AV8
CSI_CPU0_CPU1_DP[19..0] <11> CSI_CPU0_CPU1_DN[19..0] <11> CSI_CPU1_CPU0_DN[19..0] <11>
CSI_CPU1_CPU0_DP[19..0] <11>
3
CSI_CPU0_CPU1_CLK_DP <11> CSI_CPU0_CPU1_CLK_DN <11>
CSI_CPU1_CPU0_CLK_DN <11>
CSI_CPU1_CPU0_CLK_DP <11>
CSI_CPU0_CMP1 <9>CSI_CPU0_CMP0<9>
+3.3V +12V
C748 0.1u_0402C748 0.1u_0402
M_A_PAR_ERR_N1<16> M_A_PAR_ERR_N0<15>
EMI
2
CPU0B
CPU0B
Gainstown
M_A_DQ63 M_A_DQ62 M_A_DQ61 M_A_DQ60 M_A_DQ59 M_A_DQ58 M_A_DQ57 M_A_DQ56 M_A_DQ55 M_A_DQ54 M_A_DQ53 M_A_DQ52 M_A_DQ51 M_A_DQ50 M_A_DQ49 M_A_DQ48 M_A_DQ47 M_A_DQ46 M_A_DQ45 M_A_DQ44 M_A_DQ43 M_A_DQ42 M_A_DQ41 M_A_DQ40 M_A_DQ39 M_A_DQ38 M_A_DQ37 M_A_DQ36 M_A_DQ35 M_A_DQ34 M_A_DQ33 M_A_DQ32 M_A_DQ31 M_A_DQ30 M_A_DQ29 M_A_DQ28 M_A_DQ27 M_A_DQ26 M_A_DQ25 M_A_DQ24 M_A_DQ23 M_A_DQ22 M_A_DQ21 M_A_DQ20 M_A_DQ19 M_A_DQ18 M_A_DQ17 M_A_DQ16 M_A_DQ15 M_A_DQ14 M_A_DQ13 M_A_DQ12 M_A_DQ11 M_A_DQ10 M_A_DQ9 M_A_DQ8 M_A_DQ7 M_A_DQ6 M_A_DQ5 M_A_DQ4 M_A_DQ3 M_A_DQ2 M_A_DQ1 M_A_DQ0
M_A_ECC7 M_A_ECC6 M_A_ECC5 M_A_ECC4 M_A_ECC3 M_A_ECC2 M_A_ECC1 M_A_ECC0
M_A_MA_PAR<15,16>
M_A_ODT3<16> M_A_ODT2<16> M_A_ODT1<15> M_A_ODT0<15>
M_A_MA_PAR
M_A_PAR_ERR_N1 M_A_PAR_ERR_N0
M_A_ODT3 M_A_ODT2 M_A_ODT1 M_A_ODT0
W4
DDR0_DQ<63>
V4
DDR0_DQ<62>
U3
DDR0_DQ<61>
U1
DDR0_DQ<60>
Y3
DDR0_DQ<59>
Y2
DDR0_DQ<58>
V1
DDR0_DQ<57>
U4
DDR0_DQ<56>
T3
DDR0_DQ<55>
R4
DDR0_DQ<54>
N3
DDR0_DQ<53>
M3
DDR0_DQ<52>
T2
DDR0_DQ<51>
T1
DDR0_DQ<50>
N2
DDR0_DQ<49>
N1
DDR0_DQ<48>
L2
DDR0_DQ<47>
L3
DDR0_DQ<46>
H3
DDR0_DQ<45>
G1
DDR0_DQ<44>
M1
DDR0_DQ<43>
L1
DDR0_DQ<42>
H1
DDR0_DQ<41>
H2
DDR0_DQ<40>
F2
DDR0_DQ<39>
F3
DDR0_DQ<38>
C6
DDR0_DQ<37>
B6
DDR0_DQ<36>
G3
DDR0_DQ<35>
F1
DDR0_DQ<34>
C4
DDR0_DQ<33>
B5
DDR0_DQ<32>
B38
DDR0_DQ<31>
C38
DDR0_DQ<30>
D42
DDR0_DQ<29>
D41
DDR0_DQ<28>
D37
DDR0_DQ<27>
A38
DDR0_DQ<26>
C41
DDR0_DQ<25>
D40
DDR0_DQ<24>
F42
DDR0_DQ<23>
F43
DDR0_DQ<22>
J41
DDR0_DQ<21>
J42
DDR0_DQ<20>
E43
DDR0_DQ<19>
E42
DDR0_DQ<18>
H43
DDR0_DQ<17>
H41
DDR0_DQ<16>
L42
DDR0_DQ<15>
L43
DDR0_DQ<14>
P41
DDR0_DQ<13>
P42
DDR0_DQ<12>
K43
DDR0_DQ<11>
K42
DDR0_DQ<10>
N43
DDR0_DQ<9>
N41
DDR0_DQ<8>
T42
DDR0_DQ<7>
U41
DDR0_DQ<6>
W42
DDR0_DQ<5>
W40
DDR0_DQ<4>
R42
DDR0_DQ<3>
R43
DDR0_DQ<2>
V41
DDR0_DQ<1>
W41
DDR0_DQ<0>
C34
DDR0_ECC<7>
B34
DDR0_ECC<6>
A37
DDR0_ECC<5>
C37
DDR0_ECC<4>
C33
DDR0_ECC<3>
F32
DDR0_ECC<2>
A36
DDR0_ECC<1>
C36
DDR0_ECC<0>
B20
DDR0_MA_PAR
A27
DDR0_PAR_ERR_N<2>
B28
DDR0_PAR_ERR_N<1>
D25
DDR0_PAR_ERR_N<0>
C7
DDR0_ODT<3>
B11
DDR0_ODT<2>
C9
DDR0_ODT<1>
F12
DDR0_ODT<0>
M_A_DQ[63..0]<15,16> M_A_ECC[7..0]<15,16>
Gainstown
DDR0_CS_N7_DDR_ODT<5> DDR0_CS_N6_DDR_ODT<4>
2/10
2/10
Gainstown
Gainstown
M_A_DQ[63..0] M_A_ECC[7..0]
DDR0_DQS_P<17> DDR0_DQS_P<16> DDR0_DQS_P<15> DDR0_DQS_P<14> DDR0_DQS_P<13> DDR0_DQS_P<12> DDR0_DQS_P<11> DDR0_DQS_P<10>
DDR0_DQS_P<9> DDR0_DQS_P<8> DDR0_DQS_P<7> DDR0_DQS_P<6> DDR0_DQS_P<5> DDR0_DQS_P<4> DDR0_DQS_P<3> DDR0_DQS_P<2> DDR0_DQS_P<1> DDR0_DQS_P<0>
DDR0_DQS_N<17> DDR0_DQS_N<16> DDR0_DQS_N<15> DDR0_DQS_N<14> DDR0_DQS_N<13> DDR0_DQS_N<12> DDR0_DQS_N<11> DDR0_DQS_N<10>
DDR0_DQS_N<9> DDR0_DQS_N<8> DDR0_DQS_N<7> DDR0_DQS_N<6> DDR0_DQS_N<5> DDR0_DQS_N<4> DDR0_DQS_N<3> DDR0_DQS_N<2> DDR0_DQS_N<1> DDR0_DQS_N<0>
DDR0_MA<15> DDR0_MA<14> DDR0_MA<13> DDR0_MA<12> DDR0_MA<11> DDR0_MA<10>
DDR0_MA<9> DDR0_MA<8> DDR0_MA<7> DDR0_MA<6> DDR0_MA<5> DDR0_MA<4> DDR0_MA<3> DDR0_MA<2> DDR0_MA<1> DDR0_MA<0>
DDR0_BA<2> DDR0_BA<1> DDR0_BA<0>
DDR0_CLK_P<3> DDR0_CLK_P<2> DDR0_CLK_P<1> DDR0_CLK_P<0>
DDR0_CLK_N<3> DDR0_CLK_N<2> DDR0_CLK_N<1> DDR0_CLK_N<0>
DDR0_CS_N<5> DDR0_CS_N<4> DDR0_CS_N<3> DDR0_CS_N<2> DDR0_CS_N<1> DDR0_CS_N<0>
DDR0_CKE<3> DDR0_CKE<2> DDR0_CKE<1> DDR0_CKE<0>
DDR0_WE_N DDR0_RAS_N DDR0_CAS_N
DDR0_RESET_N
B36 V2 P2 J2 D5 D39 H42 N42 V43 D34 W2 R2 K2 E3 B39 F41 L41 T43
B35 V3 P1 J1 D4 C39 G43 M43 V42 D35 W1 R3 K3 E4 B40 G41 M41 U43
B29 A28 A10 B26 A26 B19 C26 B25 A25 C24 B24 B23 D24 C23 B21 A20
C28 A16 B16
E20 F18 D19 J19
E19 E18 C19 K19
B8 C11 A7 B15 B9 C13 B10 G15
B31 B30 A30 C29
B13 A15 C12
D32
M_A_DQS_DP17 M_A_DQS_DP16 M_A_DQS_DP15 M_A_DQS_DP14 M_A_DQS_DP13 M_A_DQS_DP12 M_A_DQS_DP11 M_A_DQS_DP10 M_A_DQS_DP9 M_A_DQS_DP8 M_A_DQS_DP7 M_A_DQS_DP6 M_A_DQS_DP5 M_A_DQS_DP4 M_A_DQS_DP3 M_A_DQS_DP2 M_A_DQS_DP1 M_A_DQS_DP0
M_A_DQS_DN17 M_A_DQS_DN16 M_A_DQS_DN15 M_A_DQS_DN14 M_A_DQS_DN13 M_A_DQS_DN12 M_A_DQS_DN11 M_A_DQS_DN10 M_A_DQS_DN9 M_A_DQS_DN8 M_A_DQS_DN7 M_A_DQS_DN6 M_A_DQS_DN5 M_A_DQS_DN4 M_A_DQS_DN3 M_A_DQS_DN2 M_A_DQS_DN1 M_A_DQS_DN0
M_A_MA15 M_A_MA14 M_A_MA13 M_A_MA12 M_A_MA11 M_A_MA10 M_A_MA9 M_A_MA8 M_A_MA7 M_A_MA6 M_A_MA5 M_A_MA4 M_A_MA3 M_A_MA2 M_A_MA1 M_A_MA0
M_A_BA2 M_A_BA1 M_A_BA0
M_A_CK_DP3 M_A_CK_DP2 M_A_CK_DP1 M_A_CK_DP0
M_A_CK_DN3 M_A_CK_DN2 M_A_CK_DN1 M_A_CK_DN0
M_A_CS_N7 M_A_CS_N6 M_A_CS_N5 M_A_CS_N4 M_A_CS_N3 M_A_CS_N2 M_A_CS_N1 M_A_CS_N0
M_A_CKE3 M_A_CKE2 M_A_CKE1 M_A_CKE0
M_A_WE_N M_A_RAS_N M_A_CAS_N
M_A_RESET_N
1
M_A_DQS_DP[17..0] <15,16>
M_A_DQS_DN[17..0] <15,16>
M_A_MA[15..0] <15,16>
M_A_BA[2..0] <15,16>
M_A_CK_DP3 <16> M_A_CK_DP2 <15> M_A_CK_DP1 <16> M_A_CK_DP0 <15>
M_A_CK_DN3 <16> M_A_CK_DN2 <15> M_A_CK_DN1 <16> M_A_CK_DN0 <15>
M_A_CS_N7 <16> M_A_CS_N6 <16> M_A_CS_N5 <16> M_A_CS_N4 <16> M_A_CS_N3 <15> M_A_CS_N2 <15> M_A_CS_N1 <15> M_A_CS_N0 <15>
M_A_CKE3 <16> M_A_CKE2 <15> M_A_CKE1 <16> M_A_CKE0 <15>
M_A_WE_N <15,16> M_A_RAS_N <15,16> M_A_CAS_N <15,16>
M_A_RESET_N <15,16>
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
5
4
3
2
Monday, November 03, 2008
07_CPU0(1/4) CSI / DDR3_A
07_CPU0(1/4) CSI / DDR3_A
07_CPU0(1/4) CSI / DDR3_A
1
Sheet of
Sheet of
Sheet of
0A
0A
0A
774
774
774
5
CPU0C
CPU0C
Gainstown
M_B_DQ63 M_B_DQ62 M_B_DQ61 M_B_DQ60 M_B_DQ59
D D
C C
B B
M_B_MA_PAR<17>
M_B_PAR_ERR_N0<17>
M_B_ODT1<17> M_B_ODT0<17>
A A
M_B_DQ58 M_B_DQ57 M_B_DQ56 M_B_DQ55 M_B_DQ54 M_B_DQ53 M_B_DQ52 M_B_DQ51 M_B_DQ50 M_B_DQ49 M_B_DQ48 M_B_DQ47 M_B_DQ46 M_B_DQ45 M_B_DQ44 M_B_DQ43 M_B_DQ42 M_B_DQ41 M_B_DQ40 M_B_DQ39 M_B_DQ38 M_B_DQ37 M_B_DQ36 M_B_DQ35 M_B_DQ34 M_B_DQ33 M_B_DQ32 M_B_DQ31 M_B_DQ30 M_B_DQ29 M_B_DQ28 M_B_DQ27 M_B_DQ26 M_B_DQ25 M_B_DQ24 M_B_DQ23 M_B_DQ22 M_B_DQ21 M_B_DQ20 M_B_DQ19 M_B_DQ18 M_B_DQ17 M_B_DQ16 M_B_DQ15 M_B_DQ14 M_B_DQ13 M_B_DQ12 M_B_DQ11 M_B_DQ10 M_B_DQ9 M_B_DQ8 M_B_DQ7 M_B_DQ6 M_B_DQ5 M_B_DQ4 M_B_DQ3 M_B_DQ2 M_B_DQ1 M_B_DQ0
M_B_ECC7 M_B_ECC6 M_B_ECC5 M_B_ECC4 M_B_ECC3 M_B_ECC2 M_B_ECC1 M_B_ECC0
M_B_MA_PAR
M_B_PAR_ERR_N0
M_B_ODT1 M_B_ODT0
W9
DDR1_DQ<63>
AA7
DDR1_DQ<62>
W5
DDR1_DQ<61>
V9
DDR1_DQ<60>
W10
DDR1_DQ<59>
Y10
DDR1_DQ<58>
W7
DDR1_DQ<57>
W6
DDR1_DQ<56>
R7
DDR1_DQ<55>
R8
DDR1_DQ<54>
M6
DDR1_DQ<53>
J4
DDR1_DQ<52>
T5
DDR1_DQ<51>
R5
DDR1_DQ<50>
K5
DDR1_DQ<49>
K4
DDR1_DQ<48>
J5
DDR1_DQ<47>
G5
DDR1_DQ<46>
H9
DDR1_DQ<45>
G9
DDR1_DQ<44>
H4
DDR1_DQ<43>
G4
DDR1_DQ<42>
J6
DDR1_DQ<41>
H8
DDR1_DQ<40>
F6
DDR1_DQ<39>
D6
DDR1_DQ<38>
G8
DDR1_DQ<37>
F10
DDR1_DQ<36>
F5
DDR1_DQ<35>
E5
DDR1_DQ<34>
E8
DDR1_DQ<33>
E9
DDR1_DQ<32>
K30
DDR1_DQ<31>
L32
DDR1_DQ<30>
H34
DDR1_DQ<29>
J34
DDR1_DQ<28>
J32
DDR1_DQ<27>
K32
DDR1_DQ<26>
L33
DDR1_DQ<25>
H33
DDR1_DQ<24>
H36
DDR1_DQ<23>
J36
DDR1_DQ<22>
M36
DDR1_DQ<21>
N34
DDR1_DQ<20>
J35
DDR1_DQ<19>
K35
DDR1_DQ<18>
M34
DDR1_DQ<17>
M35
DDR1_DQ<16>
N38
DDR1_DQ<15>
N37
DDR1_DQ<14>
R35
DDR1_DQ<13>
R34
DDR1_DQ<12>
N39
DDR1_DQ<11>
P39
DDR1_DQ<10>
P35
DDR1_DQ<9>
P34
DDR1_DQ<8>
Y39
DDR1_DQ<7>
Y40
DDR1_DQ<6>
AB36
DDR1_DQ<5>
AA35
DDR1_DQ<4>
Y34
DDR1_DQ<3>
Y35
DDR1_DQ<2>
AA36
DDR1_DQ<1>
AA37
DDR1_DQ<0>
G35
DDR1_ECC<7>
E34
DDR1_ECC<6>
F37
DDR1_ECC<5>
E37
DDR1_ECC<4>
G36
DDR1_ECC<3>
E33
DDR1_ECC<2>
F36
DDR1_ECC<1>
D36
DDR1_ECC<0>
D20
DDR1_MA_PAR
F25
DDR1_PAR_ERR_N<2>
E25
DDR1_PAR_ERR_N<1>
C22
DDR1_PAR_ERR_N<0>
F11
DDR1_ODT<3>
D14
DDR1_ODT<2>
C8
DDR1_ODT<1>
D11
DDR1_ODT<0>
Gainstown
DDR1_CS_N7_DDR_ODT<5> DDR1_CS_N6_DDR_ODT<4>
3/10
3/10
Gainstown
Gainstown
4
DDR1_DQS_P<17> DDR1_DQS_P<16> DDR1_DQS_P<15> DDR1_DQS_P<14> DDR1_DQS_P<13> DDR1_DQS_P<12> DDR1_DQS_P<11> DDR1_DQS_P<10>
DDR1_DQS_P<9> DDR1_DQS_P<8> DDR1_DQS_P<7> DDR1_DQS_P<6> DDR1_DQS_P<5> DDR1_DQS_P<4> DDR1_DQS_P<3> DDR1_DQS_P<2> DDR1_DQS_P<1> DDR1_DQS_P<0>
DDR1_DQS_N<17> DDR1_DQS_N<16> DDR1_DQS_N<15> DDR1_DQS_N<14> DDR1_DQS_N<13> DDR1_DQS_N<12> DDR1_DQS_N<11> DDR1_DQS_N<10>
DDR1_DQS_N<9> DDR1_DQS_N<8> DDR1_DQS_N<7> DDR1_DQS_N<6> DDR1_DQS_N<5> DDR1_DQS_N<4> DDR1_DQS_N<3> DDR1_DQS_N<2> DDR1_DQS_N<1> DDR1_DQS_N<0>
DDR0_MA<15> DDR0_MA<14> DDR0_MA<13> DDR0_MA<12> DDR1_MA<11> DDR1_MA<10>
DDR1_MA<9> DDR1_MA<8> DDR1_MA<7> DDR1_MA<6> DDR1_MA<5> DDR1_MA<4> DDR1_MA<3> DDR1_MA<2> DDR1_MA<1> DDR1_MA<0>
DDR1_BA<2> DDR1_BA<1> DDR1_BA<0>
DDR1_CLK_P<3> DDR1_CLK_P<2> DDR1_CLK_P<1> DDR1_CLK_P<0>
DDR1_CLK_N<3> DDR1_CLK_N<2> DDR1_CLK_N<1> DDR1_CLK_N<0>
DDR1_CS_N<5> DDR1_CS_N<4> DDR1_CS_N<3> DDR1_CS_N<2> DDR1_CS_N<1> DDR1_CS_N<0>
DDR1_CKE<3> DDR1_CKE<2> DDR1_CKE<1> DDR1_CKE<0>
DDR1_WE_N DDR1_RAS_N DDR1_CAS_N
DDR1_RESET_N
F35 Y4 M5 H7 F8 K34 L37 P36 AA40 G33 Y8 L6 H6 E7 L30 L35 R38 Y38
E35 Y5 M4 J7 F7 K33 K37 P37 AA41 G34 Y9 L5 G6 D7 L31 L36 R37 Y37
F26 H26 B14 E24 E23 H14 G24 E22 D22 J27 F22 K28 L28 J17 J16 J14
H27 K13 C18
H18 K18 G19 C21
H19 L18 G20 D21
E12 C14 E10 C17 E13 E15 A8 D12
C27 D27 E27 H28
G13 G14 E14
D29
M_B_DQS_DP17 M_B_DQS_DP16 M_B_DQS_DP15 M_B_DQS_DP14 M_B_DQS_DP13 M_B_DQS_DP12 M_B_DQS_DP11 M_B_DQS_DP10 M_B_DQS_DP9 M_B_DQS_DP8 M_B_DQS_DP7 M_B_DQS_DP6 M_B_DQS_DP5 M_B_DQS_DP4 M_B_DQS_DP3 M_B_DQS_DP2 M_B_DQS_DP1 M_B_DQS_DP0
M_B_DQS_DN17 M_B_DQS_DN16 M_B_DQS_DN15 M_B_DQS_DN14 M_B_DQS_DN13 M_B_DQS_DN12 M_B_DQS_DN11 M_B_DQS_DN10 M_B_DQS_DN9 M_B_DQS_DN8 M_B_DQS_DN7 M_B_DQS_DN6 M_B_DQS_DN5 M_B_DQS_DN4 M_B_DQS_DN3 M_B_DQS_DN2 M_B_DQS_DN1 M_B_DQS_DN0
M_B_MA15 M_B_MA14 M_B_MA13 M_B_MA12 M_B_MA11 M_B_MA10 M_B_MA9 M_B_MA8 M_B_MA7 M_B_MA6 M_B_MA5 M_B_MA4 M_B_MA3 M_B_MA2 M_B_MA1 M_B_MA0
M_B_BA2 M_B_BA1 M_B_BA0
M_B_CK_DP2 M_B_CK_DP0
M_B_CK_DN2 M_B_CK_DN0
M_B_CS_N3 M_B_CS_N2 M_B_CS_N1 M_B_CS_N0
M_B_CKE2 M_B_CKE0 M_B_WE_N
M_B_RAS_N M_B_CAS_N
M_B_RESET_N
M_B_DQS_DP[17..0] <17>
M_B_DQS_DN[17..0] <17>
M_B_MA[15..0] <17>
M_B_BA[2..0] <17>
M_B_CK_DP2 <17> M_B_CK_DP0 <17>
M_B_CK_DN2 <17> M_B_CK_DN0 <17>
M_B_CS_N3 <17> M_B_CS_N2 <17> M_B_CS_N1 <17> M_B_CS_N0 <17>
M_B_CKE2 <17> M_B_CKE0 <17> M_B_WE_N <17>
M_B_RAS_N <17> M_B_CAS_N <17>
M_B_RESET_N <17>
M_B_DQ[63..0]<17> M_B_ECC[7..0]<17> M_C_DQ[63..0]<19> M_C_ECC[7..0]<19>
3
M_C_PAR_ERR_N0<19>
M_B_DQ[63..0] M_B_ECC[7..0] M_C_DQ[63..0] M_C_ECC[7..0]
2
CPU0D
CPU0D
Gainstown
M_C_DQ63 M_C_DQ62 M_C_DQ61 M_C_DQ60 M_C_DQ59 M_C_DQ58 M_C_DQ57 M_C_DQ56 M_C_DQ55 M_C_DQ54 M_C_DQ53 M_C_DQ52 M_C_DQ51 M_C_DQ50 M_C_DQ49 M_C_DQ48 M_C_DQ47 M_C_DQ46 M_C_DQ45 M_C_DQ44 M_C_DQ43 M_C_DQ42 M_C_DQ41 M_C_DQ40 M_C_DQ39 M_C_DQ38 M_C_DQ37 M_C_DQ36 M_C_DQ35 M_C_DQ34 M_C_DQ33 M_C_DQ32 M_C_DQ31 M_C_DQ30 M_C_DQ29 M_C_DQ28 M_C_DQ27 M_C_DQ26 M_C_DQ25 M_C_DQ24 M_C_DQ23 M_C_DQ22 M_C_DQ21 M_C_DQ20 M_C_DQ19 M_C_DQ18 M_C_DQ17 M_C_DQ16 M_C_DQ15 M_C_DQ14 M_C_DQ13
M_C_DQ11 M_C_DQ10 M_C_DQ9 M_C_DQ8 M_C_DQ7 M_C_DQ6 M_C_DQ5 M_C_DQ4 M_C_DQ3 M_C_DQ2 M_C_DQ1 M_C_DQ0
M_C_ECC7 M_C_ECC6 M_C_ECC5 M_C_ECC4 M_C_ECC3 M_C_ECC2 M_C_ECC1 M_C_ECC0
M_C_MA_PAR<19>
M_C_ODT1<19> M_C_ODT0<19>
M_C_MA_PAR
M_C_PAR_ERR_N0
M_C_ODT1 M_C_ODT0
U9
DDR2_DQ<63>
V8
DDR2_DQ<62>
T7
DDR2_DQ<61>
T6
DDR2_DQ<60>
U10
DDR2_DQ<59>
T10
DDR2_DQ<58>
U6
DDR2_DQ<57>
U5
DDR2_DQ<56>
R9
DDR2_DQ<55>
R10
DDR2_DQ<54>
N7
DDR2_DQ<53>
N8
DDR2_DQ<52>
P10
DDR2_DQ<51>
P9
DDR2_DQ<50>
N6
DDR2_DQ<49>
P7
DDR2_DQ<48>
M8
DDR2_DQ<47>
L8
DDR2_DQ<46>
M10
DDR2_DQ<45>
L11
DDR2_DQ<44>
N9
DDR2_DQ<43>
M9
DDR2_DQ<42>
K10
DDR2_DQ<41>
L10
DDR2_DQ<40>
L12
DDR2_DQ<39>
H12
DDR2_DQ<38>
G10
DDR2_DQ<37>
G11
DDR2_DQ<36>
L13
DDR2_DQ<35>
H13
DDR2_DQ<34>
J12
DDR2_DQ<33>
K12
DDR2_DQ<32>
E38
DDR2_DQ<31>
F38
DDR2_DQ<30>
G39
DDR2_DQ<29>
H39
DDR2_DQ<28>
H37
DDR2_DQ<27>
J37
DDR2_DQ<26>
F40
DDR2_DQ<25>
G40
DDR2_DQ<24>
K38
DDR2_DQ<23>
L40
DDR2_DQ<22>
N36
DDR2_DQ<21>
P40
DDR2_DQ<20>
J39
DDR2_DQ<19>
J40
DDR2_DQ<18>
M40
DDR2_DQ<17>
M39
DDR2_DQ<16>
R40
DDR2_DQ<15>
T41
DDR2_DQ<14>
V39
DDR2_DQ<13>
W39
DDR2_DQ<12>
T36
DDR2_DQ<11>
R39
DDR2_DQ<10>
U39
DDR2_DQ<9>
U38
DDR2_DQ<8>
V38
DDR2_DQ<7>
V37
DDR2_DQ<6>
V34
DDR2_DQ<5>
U34
DDR2_DQ<4>
U36
DDR2_DQ<3>
V36
DDR2_DQ<2>
W35
DDR2_DQ<1>
W34
DDR2_DQ<0>
F30
DDR2_ECC<7>
F31
DDR2_ECC<6>
J30
DDR2_ECC<5>
J31
DDR2_ECC<4>
E30
DDR2_ECC<3>
E29
DDR2_ECC<2>
F33
DDR2_ECC<1>
H32
DDR2_ECC<0>
B18
DDR2_MA_PAR
F23
DDR2_PAR_ERR_N<2>
J25
DDR2_PAR_ERR_N<1>
F21
DDR2_PAR_ERR_N<0>
D10
DDR2_ODT<3>
D15
DDR2_ODT<2>
F13
DDR2_ODT<1>
L16
DDR2_ODT<0>
Gainstown
DDR2_CS_N7_DDR2_ODT<5> DDR2_CS_N6_DDR2_ODT<4>
4/10
4/10
Gainstown
Gainstown
DDR1_DQS_P<17> DDR1_DQS_P<16> DDR1_DQS_P<15> DDR1_DQS_P<14> DDR1_DQS_P<13> DDR1_DQS_P<12> DDR2_DQS_P<11> DDR2_DQS_P<10>
DDR2_DQS_P<9> DDR2_DQS_P<8> DDR2_DQS_P<7> DDR2_DQS_P<6> DDR2_DQS_P<5> DDR2_DQS_P<4> DDR2_DQS_P<3> DDR2_DQS_P<2> DDR2_DQS_P<1> DDR2_DQS_P<0>
DDR2_DQS_N<17> DDR2_DQS_N<16> DDR2_DQS_N<15> DDR2_DQS_N<14> DDR2_DQS_N<13> DDR2_DQS_N<12> DDR2_DQS_N<11> DDR2_DQS_N<10>
DDR2_DQS_N<9> DDR2_DQS_N<8> DDR2_DQS_N<7> DDR2_DQS_N<6> DDR2_DQS_N<5> DDR2_DQS_N<4> DDR2_DQS_N<3> DDR2_DQS_N<2> DDR2_DQS_N<1> DDR2_DQS_N<0>
DDR0_MA<15> DDR0_MA<14> DDR0_MA<13> DDR0_MA<12> DDR2_MA<11> DDR2_MA<10>
DDR2_MA<9> DDR2_MA<8> DDR2_MA<7> DDR2_MA<6> DDR2_MA<5> DDR2_MA<4> DDR2_MA<3> DDR2_MA<2> DDR2_MA<1> DDR2_MA<0>
DDR2_BA<2> DDR2_BA<1> DDR2_BA<0>
DDR2_CLK_P<3> DDR2_CLK_P<2> DDR2_CLK_P<1> DDR2_CLK_P<0>
DDR2_CLK_N<3> DDR2_CLK_N<2> DDR2_CLK_N<1> DDR2_CLK_N<0>
DDR2_CS_N<5> DDR2_CS_N<4> DDR2_CS_N<3> DDR2_CS_N<2> DDR2_CS_N<1> DDR2_CS_N<0>
DDR2_CKE<3> DDR2_CKE<2> DDR2_CKE<1> DDR2_CKE<0>
DDR2_WE_N DDR2_RAS_N DDR2_CAS_N
DDR2_RESET_N
H31 V6 N4 K9 H11 H38 M38 U40 U35 G29 U8 P6 L7 J10 E39 K40 T37 W37
G31 V7 P4 K8 J11 G38 L38 T40 T35 G30 T8 P5 K7 J9 E40 K39 T38 W36
G25 H24 F15 G23 H23 H17 H22 L25 J24 K22 K23 F20 J20 G18 K17 A18
L26 F17 A17
L22 H21 L20 J22
L21 G21 K20 J21
J15 L17 D9 E17 H16 D16 K14 G16
L27 D26 G26 J26
C16 D17 F16
E32
M_C_DQS_DP17 M_C_DQS_DP16 M_C_DQS_DP15 M_C_DQS_DP14 M_C_DQS_DP13 M_C_DQS_DP12 M_C_DQS_DP11 M_C_DQS_DP10 M_C_DQS_DP9 M_C_DQS_DP8 M_C_DQS_DP7 M_C_DQS_DP6 M_C_DQS_DP5 M_C_DQS_DP4 M_C_DQS_DP3 M_C_DQS_DP2 M_C_DQS_DP1 M_C_DQS_DP0
M_C_DQS_DN17 M_C_DQS_DN16 M_C_DQS_DN15 M_C_DQS_DN14 M_C_DQS_DN13 M_C_DQS_DN12 M_C_DQS_DN11 M_C_DQS_DN10 M_C_DQS_DN9 M_C_DQS_DN8 M_C_DQS_DN7 M_C_DQS_DN6 M_C_DQS_DN5 M_C_DQS_DN4 M_C_DQS_DN3 M_C_DQS_DN2 M_C_DQS_DN1 M_C_DQS_DN0
M_C_MA15 M_C_MA14 M_C_MA13 M_C_MA12 M_C_MA11 M_C_MA10 M_C_MA9 M_C_MA8 M_C_MA7 M_C_MA6 M_C_MA5 M_C_MA4 M_C_MA3 M_C_MA2M_C_DQ12 M_C_MA1 M_C_MA0
M_C_BA2 M_C_BA1 M_C_BA0
M_C_CK_DP2 M_C_CK_DP0
M_C_CK_DN2 M_C_CK_DN0
M_C_CS_N3 M_C_CS_N2 M_C_CS_N1 M_C_CS_N0
M_C_CKE2 M_C_CKE0 M_C_WE_N
M_C_RAS_N M_C_CAS_N
M_C_RESET_N
M_C_DQS_DP[17..0] <19>
M_C_DQS_DN[17..0] <19>
M_C_MA[15..0] <19>
M_C_BA[2..0] <19>
M_C_CK_DP2 <19> M_C_CK_DP0 <19>
M_C_CK_DN2 <19> M_C_CK_DN0 <19>
M_C_CS_N3 <19> M_C_CS_N2 <19> M_C_CS_N1 <19> M_C_CS_N0 <19>
M_C_CKE2 <19> M_C_CKE0 <19> M_C_WE_N <19>
M_C_RAS_N <19> M_C_CAS_N <19>
M_C_RESET_N <19>
1
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
5
4
3
2
Monday, November 03, 2008
08_CPU0(2/4) DDR3_B & C
08_CPU0(2/4) DDR3_B & C
08_CPU0(2/4) DDR3_B & C
1
Sheet of
Sheet of
Sheet of
0A
0A
0A
874
874
874
5
4
3
2
1
CSI_CPU0_THERMTRIP_N
D D
RST_CPU_RESET_N<13,28,65>
CSI_CATERR_N<13,58>
CSI_CPU0_THERMTRIP_N<58>
CSI_CPU0_PRCHT_N<58>
CSI_CPU0_SKTOCC_N<54,67>
IRQ_CPU0_RDIMM_EVENT_N<15,16,17,19,33>
PECI_CPU<13,33,69>
CLK_133M_CPU0_DP<36>
CLK_133M_CPU0_DN<36> CLK_133M_CPU0_ITP_DP<64> CLK_133M_CPU0_ITP_DN<64>
PWRGD_CPU_GTL<13,34,65>
PWRGD_CPU0_VDD_GTL<53> VID_CPU0[7..0]<46,69>
C C
CPU0_VTT_VID<48>
FM_CPU0_PSI_N<46>
VR_CPU0_IOUT<46>
VSENSE_DIE_CPU0_P<46> VSENSE_DIE_CPU0_N<46>
VSENSE_DIE_CPU0_VTT_P<48> VSENSE_DIE_CPU0_VTT_N<48>
XDP_CPU0_PRDY_N<65>
XDP_CPU0_PREQ_N<65>
XDP_CPU0_MBP_N[7..0]<64>
B B
JTAG_CPU_TRST_N<13,65>
JTAG_CPU_TCLK<13,65>
JTAG_CPU_TMS<13,65> JTAG_CPU0_TDI<65> JTAG_CPU0_TDO<65>
close to CPU0
RST_CPU_RESET_N CSI_CATERR_N CSI_CPU0_THERMTRIP_N CSI_CPU0_PRCHT_N CSI_CPU0_SKTOCC_N IRQ_CPU0_RDIMM_EVENT_N CSI_CPU0_CMPSTH
M_CPU0_DDR_COMP[2] M_CPU0_DDR_COMP[1] M_CPU0_DDR_COMP[0]
PECI_CPU FM_PECI_CPU0_ID
CLK_133M_CPU0_DP CLK_133M_CPU0_DN CLK_133M_CPU0_ITP_DP CLK_133M_CPU0_ITP_DN
PWRGD_CPU0_VDD_GTL PWRGD_CPU0_VTT_GTL
VID_CPU0[7..0]
CPU0_VTT_VID FM_CPU0_PSI_N
P1V5_DDR3_VREF_CPU0 PV_VTT_VREF_CPU0
VR_CPU0_IOUT VSENSE_DIE_CPU0_P
VSENSE_DIE_CPU0_N VSENSE_DIE_CPU0_VTT_P
VSENSE_DIE_CPU0_VTT_N
XDP_CPU0_PRDY_N XDP_CPU0_PREQ_N
JTAG_CPU_TRST_N JTAG_CPU_TCLK JTAG_CPU_TMS JTAG_CPU0_TDI JTAG_CPU0_TDO
R585 100RSTR585 100RST
R1188 0R_BR1188 0R_B
VID_CPU07 VID_CPU06 VID_CPU05 VID_CPU04 VID_CPU03 VID_CPU02 VID_CPU01 VID_CPU00
XDP_CPU0_MBP_N7 XDP_CPU0_MBP_N6 XDP_CPU0_MBP_N5 XDP_CPU0_MBP_N4 XDP_CPU0_MBP_N3 XDP_CPU0_MBP_N2 XDP_CPU0_MBP_N1 XDP_CPU0_MBP_N0
+1.1V_CPU0
AL39
AC37 AG37 AG35 AG36
AB5
AB41
AC1
Y7
AA8
AH36 AK35
AJ35 AH35
AA5 AA4
AR7 AA6
AB35
AN8 AP8
AP9 AN10 AM10
AN9
AL9
AL10
AV6
AP7
L23
AJ37
AK8
AR9
AR8 AE36
AE37 AF10
B41
C42
E2 D2 C3 D1
B4 C2
A5
B3
AH9 AH10 AG10
AJ9
AJ10
RESET_N CAT_ERR_N THERMTRIP_N PROCHOT_N SKTOCC_N DDR_THERM_N COMP0
DDR_COMP<2> DDR_COMP<1> DDR_COMP<0>
PECI PECI_ID
BCLK_DP BCLK_DN BCLK_ITP_DP BCLK_ITP_DN
VCCPWRGOOD VDDPWRGOOD VTTPWRGOOD
VID<7> VID<6> VID5_CSC<2> VID4_CSC<1> VID3_CSC<0> VID2_MSID<2> VID1_MSID<1> VID0_MSID<0> VTT_VID PSI_N
DDR_VREF GTLREF
ISENSE VCC_SENSE
VSS_SENSE VTTD_SENSE
VSS_SENSE_VTTD DBR_N
PRDY_N PREQ_N
BPM_N<7> BPM_N<6> BPM_N<5> BPM_N<4> BPM_N<3> BPM_N<2> BPM_N<1> BPM_N<0>
TRST_N TCK TMS TDI TDO
CPU0E
CPU0E
Gainstown
Gainstown
5/10
5/10
Gainstown
Gainstown
RSVD<66> RSVD<65> RSVD<64> RSVD<63> RSVD<62> RSVD<61> RSVD<60> RSVD<59> RSVD<58> RSVD<57> RSVD<56> RSVD<55> RSVD<54> RSVD<53> RSVD<52> RSVD<51> RSVD<50> RSVD<49> RSVD<48> RSVD<47> RSVD<46> RSVD<45> RSVD<44> RSVD<43> RSVD<42> RSVD<41> RSVD<40> RSVD<39> RSVD<38> RSVD<37> RSVD<36> RSVD<35> RSVD<34>
RSVD<32> RSVD<31> RSVD<30> RSVD<29> RSVD<28> RSVD<27> RSVD<26> RSVD<25> RSVD<24> RSVD<23> RSVD<22> RSVD<21> RSVD<20> RSVD<19>
RSVD<17> RSVD<16> RSVD<15> RSVD<14> RSVD<13> RSVD<12> RSVD<11> RSVD<10>
RSVD<9> RSVD<8> RSVD<7> RSVD<6> RSVD<5> RSVD<4> RSVD<3> RSVD<2> RSVD<1> RSVD<0>
B33 F27 K25 K27 D30 K29 J29 G28 H29 E28 F28 A31 C32 C31 D31 AL3 AL38 AG1 AF1 AK7 AT5 AT4 V11 U11 A40 AL4 AL5 AL41 AL40 K24 AK36 K15 L15
AU2 BA40 AY40 AW41 AY41 AW42 AV43 AV42 AV1 AY3 AW2 AV2 AY4 BA4
AF4 AF7 AG4 AG5 AH5 AK2 AM36 AM38 AN36 AN38 AR36 AR37 AT36 AV3 AV35 AW39 AY35 AY39
+1.1V_CPU0
CPU0_VTT_VID2
XDP_CPU_TAPPWRGD
R1179 X_1KST_BR1179 X_1KST_B
CPU0_VTT_VID1
R1178
R1178 1KST_B
1KST_B
CPU0_VTT_VID2 <48>
CPU0_VTT_VID1 <48>
PWRGD_CPU0_VTT<36,48,52,54,56>
XDP_CPU_TAPPWRGD <13,65>
+1.1V_CPU0
+5V
R581
R581 1KST
1KST
G
DS
Q61
Q61 2N7002
PWRGD_CPU0_VTT
R582 4.7K_0402R582 4.7K_0402
+3.3VDUAL
R595 4.7K_0402R595 4.7K_0402
R1154 21RST_BR1154 21RST_B R592 21RSTR592 21RST R584 49.9RST_0402R584 49.9RST_0402 R1155 130RST_BR1155 130RST_B R1152 24.9RST_BR1152 24.9RST_B R1147 100RST_BR1147 100RST_B
+1.5V_DDR3_CPU0 +1.1V_CPU0
R1124
R1124 X_100RST_B
X_100RST_B
C1135
C1135
R1144
R1144
X_0.1u_0402_B
X_0.1u_0402_B
X_100RST_B
X_100RST_B
+1.1V_CPU0
2N7002
G
CSI_CPU0_SKTOCC_N
CSI_CPU0_CMP1 CSI_CPU0_CMP0 CSI_CPU0_CMPSTH M_CPU0_DDR_COMP[2] M_CPU0_DDR_COMP[1] M_CPU0_DDR_COMP[0]
+1.1V_CPU0
R587
R587 100R
100R
PWRGD_CPU0_VTT_GTL
DS
Q60
Q60 2N7002
2N7002
CSI_CPU0_CMP1 <7> CSI_CPU0_CMP0 <7>
R871
R871 X_1KST
X_1KST
FM_CPU0_PSI_NP1V5_DDR3_VREF_CPU0
R879
R879 X_1KST
X_1KST
R589
R589 X_100RST
+1.1V_CPU0
RST_CPU_RESET_N
CSI_CATERR_N
A A
5
R593 X_49.9RSTR593 X_49.9RST R596 75R_0402R596 75R_0402
C603
C603
0.1u_0402
0.1u_0402
4
FM_PECI_CPU0_ID
+1.1V_CPU0
R590
R590 X_49.9RST
X_49.9RST
R591
R591
49.9RST
49.9RST
3
X_100RST
R588
R588 X_100RST
X_100RST
PV_VTT_VREF_CPU0
C605
C605 X_0.1u_0402
X_0.1u_0402
2
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
09_CPU0(3/4) XDP / VID
09_CPU0(3/4) XDP / VID
09_CPU0(3/4) XDP / VID
1
Sheet of
Sheet of
Sheet of
974
974
974
0A
0A
0A
5
+1.5V_DDR3_CPU0 +1.1V_CPU0
CPU0F
A14
VDDQ<44>
A19
VDDQ<43>
A24
VDDQ<42>
A29
VDDQ<41>
A9
VDDQ<40>
B12
VDDQ<39>
B17
VDDQ<38>
B22
VDDQ<37>
B27
VDDQ<36>
D13
M17 M27
U33 W33
B32 C10
C15 C20 C25 C30
D18 D23 D28 E11 E16 E21 E26 E31 F14 F19 F24 G17 G22 G27 H15 H20 H25 J18 J23 J28 K16 K21 K26 L14 L19 L24
V33
B7
VDDQ<35> VDDQ<34> VDDQ<33> VDDQ<32> VDDQ<31> VDDQ<30> VDDQ<29> VDDQ<28> VDDQ<27> VDDQ<26> VDDQ<25> VDDQ<24> VDDQ<23> VDDQ<22> VDDQ<21> VDDQ<20> VDDQ<19> VDDQ<18> VDDQ<17> VDDQ<16> VDDQ<15> VDDQ<14> VDDQ<13> VDDQ<12> VDDQ<11> VDDQ<10> VDDQ<9> VDDQ<8> VDDQ<7> VDDQ<6> VDDQ<5> VDDQ<4> VDDQ<3> VDDQ<2> VDDQ<1> VDDQ<0>
VCCPLL<2> VCCPLL<1> VCCPLL<0>
D D
C C
+1.8V_CPU0_PLL
B B
A A
CPU0F
Gainstown
Gainstown
6/10
6/10
Gainstown
Gainstown
PV_VCCP_CPU0 PV_VCCP_CPU0
AH11
VCC<209>
AH33
VCC<208>
AJ11
VCC<207>
AJ33
VCC<206>
AK11
VCC<205>
AK12
VCC<204>
AK13
VCC<203>
AK15
VCC<202>
AK16
VCC<201>
AK18
VCC<200>
AK19
VCC<199>
AK21
VCC<198>
AK24
VCC<197>
AK25
VCC<196>
AK27
VCC<195>
AK28
VCC<194>
AK30
VCC<193>
AK31
VCC<192>
AK33
VCC<191>
AL12
VCC<190>
AL13
VCC<189>
AL15
VCC<188>
AL16
VCC<187>
AL18
VCC<186>
AL19
VCC<185>
AL21
VCC<184>
AL24
VCC<183>
AL25
VCC<182>
AL27
VCC<181>
AL28
VCC<180>
AL30
VCC<179>
AL31
VCC<178>
AL33
VCC<177>
AL34
VCC<176>
AM12
VCC<175>
AM13
VCC<174>
AM15
VCC<173>
AM16
VCC<172>
AM18
VCC<171>
AM19
VCC<170>
AM21
VCC<169>
AM24
VCC<168>
AM25
VCC<167>
AM27
VCC<166>
AM28
VCC<165>
AM30
VCC<164>
AM31
VCC<163>
AM33
VCC<162>
AM34
VCC<161>
AN12
VCC<160>
AN13
VCC<159>
AN15
VCC<158>
AN16
VCC<157>
5
AF37
VTTD<25>
AA10
VTTD<24>
AA11
VTTD<23>
AA33
VTTD<22>
AB10
VTTD<21>
AB11
VTTD<20>
AB33
VTTD<19>
AB34
VTTD<18>
AB8
VTTD<17>
AB9
VTTD<16>
AC10
VTTD<15>
AC11
VTTD<14>
AC33
VTTD<13>
AC34
VTTD<12>
AC35
VTTD<11>
AD34
VTTD<10>
AD35
VTTD<9>
AD36
VTTD<8>
AD9
VTTD<7>
AE34
VTTD<6>
AE35
VTTD<5>
AE8
VTTD<4>
AE9
VTTD<3>
AF36
VTTD<2>
AF8
VTTD<1>
AF9
VTTD<0>
AG34
VTTA<7>
AF34
VTTA<6>
AF33
VTTA<5>
AF11
VTTA<4>
AE33
VTTA<3>
AE11
VTTA<2>
AE10
VTTA<1>
AD10
VTTA<0>
Gainstown
Gainstown
7/10
7/10
Gainstown
Gainstown
PV_VCCP_CPU0 PV_VCCP_CPU0
CPU0G
CPU0G
4
AT28 AT30 AT31 AT33 AT34
AT9 AU10 AU12 AU13 AU15 AU16 AU18 AU19 AU21 AU24 AU25 AU27 AU28 AU30 AU31 AU33 AU34
AU9 AV10 AV12 AV13 AV15 AV16 AV18 AV19 AV21 AV24 AV25 AV27 AV28 AV30 AV31 AV33 AV34
AV9
AW10 AW12 AW13 AW15 AW16 AW18 AW19 AW21 AW24 AW25 AW27 AW28
VCC<156> VCC<155> VCC<154> VCC<153> VCC<152> VCC<151> VCC<150> VCC<149> VCC<148> VCC<147> VCC<146> VCC<145> VCC<144> VCC<143> VCC<142> VCC<141> VCC<140> VCC<139> VCC<138> VCC<137> VCC<136> VCC<135> VCC<134> VCC<133> VCC<132> VCC<131> VCC<130> VCC<129> VCC<128> VCC<127> VCC<126> VCC<125> VCC<124> VCC<123> VCC<122> VCC<121> VCC<120> VCC<119> VCC<118> VCC<117> VCC<116> VCC<115> VCC<114> VCC<113> VCC<112> VCC<111> VCC<110> VCC<109> VCC<108> VCC<107> VCC<106> VCC<105> VCC<104>
4
VCC<103> VCC<102> VCC<101> VCC<100> VCC<99> VCC<98> VCC<97> VCC<96> VCC<95> VCC<94> VCC<93> VCC<92> VCC<91> VCC<90> VCC<89> VCC<88> VCC<87> VCC<86> VCC<85> VCC<84> VCC<83> VCC<82> VCC<81> VCC<80> VCC<79> VCC<78> VCC<77> VCC<76> VCC<75> VCC<74> VCC<73> VCC<72> VCC<71> VCC<70> VCC<69> VCC<68> VCC<67> VCC<66> VCC<65> VCC<64> VCC<63> VCC<62> VCC<61> VCC<60> VCC<59> VCC<58> VCC<57> VCC<56> VCC<55> VCC<54> VCC<53> VCC<52>
AN18 AN19 AN21 AN24 AN25 AN27 AN28 AN30 AN31 AN33 AN34 AP12 AP13 AP15 AP16 AP18 AP19 AP21 AP24 AP25 AP27 AP28 AP30 AP31 AP33 AP34 AR10 AR12 AR13 AR15 AR16 AR18 AR19 AR21 AR24 AR25 AR27 AR28 AR30 AR31 AR33 AR34 AT10 AT12 AT13 AT15 AT16 AT18 AT19 AT21 AT24 AT25 AT27
CPU0H
CPU0H
Gainstown
Gainstown
8/10
8/10
Gainstown
Gainstown
3
AW30
VCC<51>
AW31
VCC<50>
AW33
VCC<49>
AW34
VCC<48>
AW9
VCC<47>
AY10
VCC<46>
AY12
VCC<45>
AY13
VCC<44>
AY15
VCC<43>
AY16
VCC<42>
AY18
VCC<41>
AY19
VCC<40>
AY21
VCC<39>
AY24
VCC<38>
AY25
VCC<37>
AY27
VCC<36>
AY28
VCC<35>
AY30
VCC<34>
AY31
VCC<33>
AY33
VCC<32>
AY34
VCC<31>
AY9
VCC<30>
BA10
VCC<29>
BA12
VCC<28>
BA13
VCC<27>
BA15
VCC<26>
BA16
VCC<25>
BA18
VCC<24>
BA19
VCC<23>
BA24
VCC<22>
BA25
VCC<21>
BA27
VCC<20>
BA28
VCC<19>
BA30
VCC<18>
BA9
VCC<17>
M11
VCC<16>
M13
VCC<15>
M15
VCC<14>
M19
VCC<13>
M21
VCC<12>
M23
VCC<11>
M25
VCC<10>
M29
VCC<9>
M31
VCC<8>
M33
VCC<7>
N11
VCC<6>
N33
VCC<5>
R11
VCC<4>
R33
VCC<3>
T11
VCC<2>
T33
VCC<1>
W11
VCC<0>
+1.1V_CPU0
+1.8V_CPU0_PLL +1.5V_DDR3_CPU0
9 0805 10 UF CAPS AND 2 0805 22UF CAPS AND 1 1206 47UF FOR VTTA
C1193
C1193 10u_0805_B
10u_0805_B
C657
C657
10u_0805
10u_0805
C672
C672 10u_0805
10u_0805
C704
C704 22u_0805
22u_0805
3
Y6 Y41 Y36 Y33 Y11
Y1
W8 W43 W38
W3
V5 V40 V35 V10
U7 U42 U37
U2
T9
T4 T39 T34
R6 R41 R36
R1
P8 P43 P38 P33
P3 P11
N5 N40 N35 N10
M7 M42 M37 M32 M30 M28 M26 M24 M22 M20
M2 M18 M16 M14 M12
L9
L4 L39 L34 L29
K6 K41 K36 K31 K11
K1
J8 J43 J38 J33
J3 J13
H5 H40 H35 H30 H10
G7 G42 G37 G32
G2 G12
C1183
C1183 10u_0805_B
10u_0805_B
C693
C693 22u_0805
22u_0805
VSS<309> VSS<308> VSS<307> VSS<306> VSS<305> VSS<304> VSS<303> VSS<302> VSS<301> VSS<300> VSS<299> VSS<298> VSS<297> VSS<296> VSS<295> VSS<294> VSS<293> VSS<292> VSS<291> VSS<290> VSS<289> VSS<288> VSS<287> VSS<286> VSS<285> VSS<284> VSS<283> VSS<282> VSS<281> VSS<280> VSS<279> VSS<278> VSS<277> VSS<276> VSS<275> VSS<274> VSS<273> VSS<272> VSS<271> VSS<270> VSS<269> VSS<268> VSS<267> VSS<266> VSS<265> VSS<264> VSS<263> VSS<262> VSS<261> VSS<260> VSS<259> VSS<258> VSS<257> VSS<256> VSS<255> VSS<254> VSS<253> VSS<252> VSS<251> VSS<250> VSS<249> VSS<248> VSS<247> VSS<246> VSS<245> VSS<244> VSS<243> VSS<242> VSS<241> VSS<240> VSS<239> VSS<238> VSS<237> VSS<236> VSS<235> VSS<234> VSS<233> VSS<232> VSS<231>
Gainstown
Gainstown
9/10
9/10
Gainstown
Gainstown
C1153
C1153 10u_0805_B
10u_0805_B
C680
C680 22u_0805
22u_0805
CPU0I
CPU0I
C1137
C1137 10u_0805_B
10u_0805_B
C1176
C1176 22u_0805
22u_0805
VSS<230> VSS<229> VSS<228> VSS<227> VSS<226> VSS<225> VSS<224> VSS<223> VSS<222> VSS<221> VSS<220> VSS<219> VSS<218> VSS<217> VSS<216> VSS<215> VSS<214> VSS<213> VSS<212> VSS<211> VSS<210> VSS<209> VSS<208> VSS<207> VSS<206> VSS<205> VSS<204> VSS<203> VSS<202> VSS<201> VSS<200> VSS<199> VSS<198> VSS<197> VSS<196> VSS<195> VSS<194> VSS<193> VSS<192> VSS<191> VSS<190> VSS<189> VSS<188> VSS<187> VSS<186> VSS<185> VSS<184> VSS<183> VSS<182> VSS<181> VSS<180> VSS<179> VSS<178> VSS<177> VSS<176> VSS<175> VSS<174> VSS<173> VSS<172> VSS<171> VSS<170> VSS<169> VSS<168> VSS<167> VSS<166> VSS<165> VSS<164> VSS<163> VSS<162> VSS<161> VSS<160> VSS<159> VSS<158> VSS<157> VSS<156> VSS<155> VSS<154> VSS<153>
C1717
C1717 10u_0805_B
10u_0805_B
C1164
C1164 22u_0805
22u_0805
2
F9 F4 F39 F34 F29 E6 E41 E36 E1 D8 D43 D38 D33 D3 C5 C43 C40 C35 BA5 BA39 BA35 BA3 BA29 BA26 BA20 BA17 BA14 BA11 B42 B37 B2 AY7 AY42 AY37 AY32 AY29 AY26 AY23 AY22 AY20 AY2 AY17 AY14 AY11 AW8 AW6 AW35 AW32 AW29 AW26 AW23 AW22 AW20 AW17 AW14 AW11 AW1 AV41 AV4 AV39 AV32 AV29 AV26 AV23 AV22 AV20 AV17 AV14 AV11 AU5 AU43 AU36 AU35 AU32 AU29 AU26 AU23 AU22
C1718
C1718 10u_0805_B
10u_0805_B
C1168
C1168 22u_0805
22u_0805
2
C1719
C1719 10u_0805_B
10u_0805_B
AU20 AU17 AU14 AU11
AT41 AT38 AT35 AT32 AT29 AT26 AT23 AT22 AT20 AT17 AT14 AT11 AR39 AR35 AR32
AR29 AR26 AR23 AR22 AR20
AR17 AR14 AR11
AP43 AP37 AP36 AP35 AP32 AP29 AP26 AP23 AP22 AP20 AP17 AP14 AP11 AP10
AN41 AN37 AN35 AN32
AN29 AN26 AN23 AN22 AN20 AN17 AN14 AN11
AM39 AM37 AM35 AM32 AM29 AM26 AM23 AM22 AM20 AM17 AM14 AM11
AU1 AT8 AT7
AR3
AR2
AP6 AP5
AP1 AN7
AN3
AM9 AM5
AL7
1
CPU0J
VSS<152> VSS<151> VSS<150> VSS<149> VSS<148> VSS<147> VSS<146> VSS<145> VSS<144> VSS<143> VSS<142> VSS<141> VSS<140> VSS<139> VSS<138> VSS<137> VSS<136> VSS<135> VSS<134> VSS<133> VSS<132> VSS<131> VSS<130> VSS<129> VSS<128> VSS<127> VSS<126> VSS<125> VSS<124> VSS<123> VSS<122> VSS<121> VSS<120> VSS<119> VSS<118> VSS<117> VSS<116> VSS<115> VSS<114> VSS<113> VSS<112> VSS<111> VSS<110> VSS<109> VSS<108> VSS<107> VSS<106> VSS<105> VSS<104> VSS<103> VSS<102> VSS<101> VSS<100> VSS<99> VSS<98> VSS<97> VSS<96> VSS<95> VSS<94> VSS<93> VSS<92> VSS<91> VSS<90> VSS<89> VSS<88> VSS<87> VSS<86> VSS<85> VSS<84> VSS<83> VSS<82> VSS<81> VSS<80> VSS<79> VSS<78> VSS<77> VSS<76> VSS<75>
C717
C717 22u_0805
22u_0805
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Date:
Date:
Date:
CPU0J
Gainstown
Gainstown
10/10
10/10
Gainstown
Gainstown
C649
C1142
C1142 22u_0805_B
22u_0805_B
Custom
Custom
Custom
Monday, November 03, 2008
Monday, November 03, 2008
Monday, November 03, 2008
C649 47u_1206
47u_1206
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
10_CPU0 (4/4) POWER / GND
10_CPU0 (4/4) POWER / GND
10_CPU0 (4/4) POWER / GND
1
VSS<74> VSS<73> VSS<72> VSS<71> VSS<70> VSS<69> VSS<68> VSS<67> VSS<66> VSS<65> VSS<64> VSS<63> VSS<62> VSS<61> VSS<60> VSS<59> VSS<58> VSS<57> VSS<56> VSS<55> VSS<54> VSS<53> VSS<52> VSS<51> VSS<50> VSS<49> VSS<48> VSS<47> VSS<46> VSS<45> VSS<44> VSS<43> VSS<42> VSS<41> VSS<40> VSS<39> VSS<38> VSS<37> VSS<36> VSS<35> VSS<34> VSS<33> VSS<32> VSS<31> VSS<30> VSS<29> VSS<28> VSS<27> VSS<26> VSS<25> VSS<24> VSS<23> VSS<22> VSS<21> VSS<20> VSS<19> VSS<18> VSS<17> VSS<16> VSS<15> VSS<14> VSS<13> VSS<12> VSS<11> VSS<10>
VSS<9> VSS<8> VSS<7> VSS<6> VSS<5> VSS<4> VSS<3> VSS<2> VSS<1> VSS<0>
C1720
C1720 47u_1206
47u_1206
Sheet of
Sheet of
Sheet of
AL42 AL37 AL36 AL35 AL32 AL29 AL26 AL23 AL22 AL20 AL2 AL17 AL14 AL11 AL1 AK9 AK43 AK39 AK34 AK32 AK3 AK29 AK26 AK23 AK22 AK20 AK17 AK14 AK10 AJ5 AJ41 AJ36 AJ34 AH7 AH39 AH37 AH34 AH1 AG9 AG43 AG33 AG3 AG11 AF5 AF41 AF38 AF35 AE7 AE39 AE2 AD43 AD41 AD37 AD33 AD11 AC9 AC7 AC5 AC36 AC2 AB7 AB42 AB40 AB4 AB37 AA9 AA39 AA38 AA34 AA3 A6 A41 A4 A39 A35
10 74
10 74
10 74
0A
0A
0A
5
CSI_CPU1_IOH_CLK_DP<27> CSI_CPU1_IOH_CLK_DN<27> CSI_IOH_CPU1_CLK_DP<27> CSI_IOH_CPU1_CLK_DN<27>
D D
C C
B B
A A
CSI_CPU1_CMP0<13> CSI_CPU1_CMP1 <13>
CSI_CPU1_IOH_CLK_DP CSI_CPU1_IOH_CLK_DN CSI_IOH_CPU1_CLK_DP CSI_IOH_CPU1_CLK_DN
CSI_CPU1_CMP0
CSI_CPU1_IOH_DN0 CSI_CPU1_IOH_DN1 CSI_CPU1_IOH_DN2 CSI_CPU1_IOH_DN3 CSI_CPU1_IOH_DN4 CSI_CPU1_IOH_DN5 CSI_CPU1_IOH_DN6 CSI_CPU1_IOH_DN7 CSI_CPU1_IOH_DN8 CSI_CPU1_IOH_DN9 CSI_CPU1_IOH_DN10 CSI_CPU1_IOH_DN11 CSI_CPU1_IOH_DN12 CSI_CPU1_IOH_DN13 CSI_CPU1_IOH_DN14 CSI_CPU1_IOH_DN15 CSI_CPU1_IOH_DN16 CSI_CPU1_IOH_DN17 CSI_CPU1_IOH_DN18 CSI_CPU1_IOH_DN19
CSI_CPU1_IOH_DP0 CSI_CPU1_IOH_DP1 CSI_CPU1_IOH_DP2 CSI_CPU1_IOH_DP3 CSI_CPU1_IOH_DP4 CSI_CPU1_IOH_DP5 CSI_CPU1_IOH_DP6 CSI_CPU1_IOH_DP7 CSI_CPU1_IOH_DP8 CSI_CPU1_IOH_DP9 CSI_CPU1_IOH_DP10 CSI_CPU1_IOH_DP11 CSI_CPU1_IOH_DP12 CSI_CPU1_IOH_DP13 CSI_CPU1_IOH_DP14 CSI_CPU1_IOH_DP15 CSI_CPU1_IOH_DP16 CSI_CPU1_IOH_DP17 CSI_CPU1_IOH_DP18 CSI_CPU1_IOH_DP19
CSI_IOH_CPU1_DN19 CSI_IOH_CPU1_DN18 CSI_IOH_CPU1_DN17 CSI_IOH_CPU1_DN16 CSI_IOH_CPU1_DN15 CSI_IOH_CPU1_DN14 CSI_IOH_CPU1_DN13 CSI_IOH_CPU1_DN12 CSI_IOH_CPU1_DN11 CSI_IOH_CPU1_DN10 CSI_IOH_CPU1_DN9 CSI_IOH_CPU1_DN8 CSI_IOH_CPU1_DN7 CSI_IOH_CPU1_DN6 CSI_IOH_CPU1_DN5 CSI_IOH_CPU1_DN4 CSI_IOH_CPU1_DN3 CSI_IOH_CPU1_DN2 CSI_IOH_CPU1_DP1 CSI_IOH_CPU1_DN0
CSI_IOH_CPU1_DP19 CSI_IOH_CPU1_DP18 CSI_IOH_CPU1_DP17 CSI_IOH_CPU1_DP16 CSI_IOH_CPU1_DP15 CSI_IOH_CPU1_DP14 CSI_IOH_CPU1_DP13 CSI_IOH_CPU1_DP12 CSI_IOH_CPU1_DP11 CSI_IOH_CPU1_DP10 CSI_IOH_CPU1_DP9 CSI_IOH_CPU1_DP8 CSI_IOH_CPU1_DP7 CSI_IOH_CPU1_DP6 CSI_IOH_CPU1_DP5 CSI_IOH_CPU1_DP4 CSI_IOH_CPU1_DP3 CSI_IOH_CPU1_DP2 CSI_IOH_CPU1_DN1 CSI_IOH_CPU1_DP0
CSI_CPU1_IOH_DP[19..0]<27>
CSI_CPU1_IOH_DN[19..0]<27>
CSI_IOH_CPU1_DP[19..0]<27>
CSI_IOH_CPU1_DN[19..0]<27>
AG42
CSI0_CLKTX_DP
AF42
CSI0_CLKTX_DN
AR41
CSI0_CLKRX_DP
AR42
CSI0_CLKRX_DN
AL43
CSI0_COMP
AE40
CSI0_DTX_DP<19>
AD38
CSI0_DTX_DP<18>
AB39
CSI0_DTX_DP<17>
AC39
CSI0_DTX_DP<16>
AC41
CSI0_DTX_DP<15>
AD40
CSI0_DTX_DP<14>
AC43
CSI0_DTX_DP<13>
AD42
CSI0_DTX_DP<12>
AE42
CSI0_DTX_DP<11>
AF43
CSI0_DTX_DP<10>
AG40
CSI0_DTX_DP<9>
AJ43
CSI0_DTX_DP<8>
AK42
CSI0_DTX_DP<7>
AH41
CSI0_DTX_DP<6>
AK40
CSI0_DTX_DP<5>
AH40
CSI0_DTX_DP<4>
AJ38
CSI0_DTX_DP<3>
AK37
CSI0_DTX_DP<2>
AF39
CSI0_DTX_DP<1>
AG38
CSI0_DTX_DP<0>
AF40
CSI0_DTX_DN<19>
AE38
CSI0_DTX_DN<18>
AB38
CSI0_DTX_DN<17>
AC38
CSI0_DTX_DN<16>
AC40
CSI0_DTX_DN<15>
AD39
CSI0_DTX_DN<14>
AB43
CSI0_DTX_DN<13>
AC42
CSI0_DTX_DN<12>
AE41
CSI0_DTX_DN<11>
AE43
CSI0_DTX_DN<10>
AG41
CSI0_DTX_DN<9>
AH43
CSI0_DTX_DN<8>
AJ42
CSI0_DTX_DN<7>
AH42
CSI0_DTX_DN<6>
AK41
CSI0_DTX_DN<5>
AJ40
CSI0_DTX_DN<4>
AJ39
CSI0_DTX_DN<3>
AK38
CSI0_DTX_DN<2>
AG39
CSI0_DTX_DN<1>
AH38
CSI0_DTX_DN<0>
AP38
CSI0_DRX_DP<19>
AN39
CSI0_DRX_DP<18>
AP41
CSI0_DRX_DP<17>
AM42
CSI0_DRX_DP<16>
AN40
CSI0_DRX_DP<15>
AN43
CSI0_DRX_DP<14>
AP42
CSI0_DRX_DP<13>
AT40
CSI0_DRX_DP<12>
AT43
CSI0_DRX_DP<11>
AU42
CSI0_DRX_DP<10>
AU40
CSI0_DRX_DP<9>
AW40
CSI0_DRX_DP<8>
AU39
CSI0_DRX_DP<7>
BA38
CSI0_DRX_DP<6>
AW37
CSI0_DRX_DP<5>
BA36
CSI0_DRX_DP<4>
AW36
CSI0_DRX_DP<3>
AV36
CSI0_DRX_DP<2>
AU38
CSI0_DRX_DP<1>
AT37
CSI0_DRX_DP<0>
AR38
CSI0_DRX_DN<19>
AP39
CSI0_DRX_DN<18>
AP40
CSI0_DRX_DN<17>
AM41
CSI0_DRX_DN<16>
AM40
CSI0_DRX_DN<15>
AM43
CSI0_DRX_DN<14>
AN42
CSI0_DRX_DN<13>
AR40
CSI0_DRX_DN<12>
AR43
CSI0_DRX_DN<11>
AT42
CSI0_DRX_DN<10>
AU41
CSI0_DRX_DN<9>
AV40
CSI0_DRX_DN<8>
AT39
CSI0_DRX_DN<7>
AY38
CSI0_DRX_DN<6>
AW38
CSI0_DRX_DN<5>
BA37
CSI0_DRX_DN<4>
AY36
CSI0_DRX_DN<3>
AV37
CSI0_DRX_DN<2>
AV38
CSI0_DRX_DN<1>
AU37
CSI0_DRX_DN<0>
CSI_CPU1_IOH_DP[19..0] CSI_CPU1_IOH_DN[19..0] CSI_IOH_CPU1_DP[19..0] CSI_IOH_CPU1_DN[19..0]
4
CPU1A
CPU1A
Gainstown
Gainstown
1/10
1/10
Gainstown
Gainstown
CSI_CPU0_CPU1_DP[19..0] CSI_CPU0_CPU1_DN[19..0] CSI_CPU1_CPU0_DN[19..0]
CSI_CPU1_CPU0_DP[19..0]
CSI1_CLKTX_DP CSI1_CLKTX_DN
CS1_CLKRX_DP
CSI1_CLKRX_DN
CSI1_COMP
CSI1_DTX_DP<19> CSI1_DTX_DP<18> CSI1_DTX_DP<17> CSI1_DTX_DP<16> CSI1_DTX_DP<15> CSI1_DTX_DP<14> CSI1_DTX_DP<13> CSI1_DTX_DP<12> CSI1_DTX_DP<11> CSI1_DTX_DP<10>
CSI1_DTX_DP<9> CSI1_DTX_DP<8> CSI1_DTX_DP<7> CSI1_DTX_DP<6> CSI1_DTX_DP<5> CSI1_DTX_DP<4> CSI1_DTX_DP<3> CSI1_DTX_DP<2> CSI1_DTX_DP<1> CSI1_DTX_DP<0>
CSI1_DTX_DN<19> CSI1_DTX_DN<18> CSI1_DTX_DN<17> CSI1_DTX_DN<16> CSI1_DTX_DN<15> CSI1_DTX_DN<14> CSI1_DTX_DN<13> CSI1_DTX_DN<12> CSI1_DTX_DN<11> CSI1_DTX_DN<10>
CSI1_DTX_DN<9> CSI1_DTX_DN<8> CSI1_DTX_DN<7> CSI1_DTX_DN<6> CSI1_DTX_DN<5> CSI1_DTX_DN<4> CSI1_DTX_DN<3> CSI1_DTX_DN<2> CSI1_DTX_DN<1> CSI1_DTX_DN<0>
CSI1_DRX_DP<19> CSI1_DRX_DP<18> CSI1_DRX_DP<17> CSI1_DRX_DP<16> CSI1_DRX_DP<15> CSI1_DRX_DP<14> CSI1_DRX_DP<13> CSI1_DRX_DP<12> CSI1_DRX_DP<11> CSI1_DRX_DP<10>
CSI1_DRX_DP<9> CSI1_DRX_DP<8> CSI1_DRX_DP<7> CSI1_DRX_DP<6> CSI1_DRX_DP<5> CSI1_DRX_DP<4> CSI1_DRX_DP<3> CSI1_DRX_DP<2> CSI1_DRX_DP<1> CSI1_DRX_DP<0>
CS1_DRX_DN<19> CSI1_DRX_DN<18> CSI1_DRX_DN<17> CSI1_DRX_DN<16> CSI1_DRX_DN<15> CSI1_DRX_DN<14> CSI1_DRX_DN<13> CSI1_DRX_DN<12> CSI1_DRX_DN<11> CSI1_DRX_DN<10>
CSI1_DRX_DN<9> CSI1_DRX_DN<8> CSI1_DRX_DN<7> CSI1_DRX_DN<6> CSI1_DRX_DN<5> CSI1_DRX_DN<4> CSI1_DRX_DN<3> CSI1_DRX_DN<2> CSI1_DRX_DN<1> CSI1_DRX_DN<0>
CSI_CPU1_CPU0_CLK_DP
AF6
CSI_CPU1_CPU0_CLK_DN
AE6
CSI_CPU0_CPU1_CLK_DN
AT6
CSI_CPU0_CPU1_CLK_DP
AR6
CSI_CPU1_CMP1
AL6
CSI_CPU1_CPU0_DN19
AC8
CSI_CPU1_CPU0_DN18
AD5
CSI_CPU1_CPU0_DN17
AD6
CSI_CPU1_CPU0_DN16
AB6
CSI_CPU1_CPU0_DN15
AC4
CSI_CPU1_CPU0_DN14
AE3
CSI_CPU1_CPU0_DN13
AC3
CSI_CPU1_CPU0_DN12
AD2
CSI_CPU1_CPU0_DN11
AE1
CSI_CPU1_CPU0_DN10
AF2
CSI_CPU1_CPU0_DN9
AH2
CSI_CPU1_CPU0_DN8
AH3
CSI_CPU1_CPU0_DN7
AK1
CSI_CPU1_CPU0_DN6
AJ3
CSI_CPU1_CPU0_DN5
AG7
CSI_CPU1_CPU0_DN4
AJ4
CSI_CPU1_CPU0_DN3
AK6
CSI_CPU1_CPU0_DN2
AH6
CSI_CPU1_CPU0_DN1
AJ8
CSI_CPU1_CPU0_DN0
AG8
CSI_CPU1_CPU0_DP19
AD8
CSI_CPU1_CPU0_DP18
AE5
CSI_CPU1_CPU0_DP17
AD7
CSI_CPU1_CPU0_DP16
AC6
CSI_CPU1_CPU0_DP15
AD4
CSI_CPU1_CPU0_DP14
AE4
CSI_CPU1_CPU0_DP13
AB3
CSI_CPU1_CPU0_DP12
AD3
CSI_CPU1_CPU0_DP11
AD1
CSI_CPU1_CPU0_DP10
AF3
CSI_CPU1_CPU0_DP9
AG2
CSI_CPU1_CPU0_DP8
AH4
CSI_CPU1_CPU0_DP7
AJ1
CSI_CPU1_CPU0_DP6
AJ2
CSI_CPU1_CPU0_DP5
AG6
CSI_CPU1_CPU0_DP4
AK4
CSI_CPU1_CPU0_DP3
AK5
CSI_CPU1_CPU0_DP2
AJ6
CSI_CPU1_CPU0_DP1
AJ7
CSI_CPU1_CPU0_DP0
AH8
CSI_CPU0_CPU1_DP0
AM8
CSI_CPU0_CPU1_DP1
AM6
CSI_CPU0_CPU1_DP2
AN5
CSI_CPU0_CPU1_DP3
AM4
CSI_CPU0_CPU1_DP4
AP3
CSI_CPU0_CPU1_DP5
AM2
CSI_CPU0_CPU1_DP6
AN1
CSI_CPU0_CPU1_DP7
AP2
CSI_CPU0_CPU1_DP8
AR4
CSI_CPU0_CPU1_DP9
AT1
CSI_CPU0_CPU1_DP10
AT3
CSI_CPU0_CPU1_DP11
AU4
CSI_CPU0_CPU1_DP12
AW4
CSI_CPU0_CPU1_DP13
AU7
CSI_CPU0_CPU1_DP14
AY6
CSI_CPU0_CPU1_DP15
BA7
CSI_CPU0_CPU1_DP16
AV5
CSI_CPU0_CPU1_DP17
AY8
CSI_CPU0_CPU1_DP18
AV7
CSI_CPU0_CPU1_DP19
AU8
CSI_CPU0_CPU1_DN0
AL8
CSI_CPU0_CPU1_DN1
AM7
CSI_CPU0_CPU1_DN2
AN6
CSI_CPU0_CPU1_DN3
AN4
CSI_CPU0_CPU1_DN4
AP4
CSI_CPU0_CPU1_DN5
AM3
CSI_CPU0_CPU1_DN6
AM1
CSI_CPU0_CPU1_DN7
AN2
CSI_CPU0_CPU1_DN8
AR5
CSI_CPU0_CPU1_DN9
AR1
CSI_CPU0_CPU1_DN10
AT2
CSI_CPU0_CPU1_DN11
AU3
CSI_CPU0_CPU1_DN12
AW3
CSI_CPU0_CPU1_DN13
AU6
CSI_CPU0_CPU1_DN14
AY5
CSI_CPU0_CPU1_DN15
BA6
CSI_CPU0_CPU1_DN16
AW5
CSI_CPU0_CPU1_DN17
BA8
CSI_CPU0_CPU1_DN18
AW7
CSI_CPU0_CPU1_DN19
AV8
CSI_CPU0_CPU1_DP[19..0] <7> CSI_CPU0_CPU1_DN[19..0] <7>
CSI_CPU1_CPU0_DN[19..0] <7>
CSI_CPU1_CPU0_DP[19..0] <7>
3
CSI_CPU1_CPU0_CLK_DP <7>
CSI_CPU1_CPU0_CLK_DN <7>
CSI_CPU0_CPU1_CLK_DN <7> CSI_CPU0_CPU1_CLK_DP <7>
M_D_MA_PAR<21,22>
M_D_PAR_ERR_N1<22> M_D_PAR_ERR_N0<21>
M_D_ODT3<22> M_D_ODT2<22> M_D_ODT1<21> M_D_ODT0<21>
M_D_DQ[63..0]<21,22> M_D_ECC[7..0]<21,22>
M_D_DQ63 M_D_DQ62 M_D_DQ61 M_D_DQ60 M_D_DQ59 M_D_DQ58 M_D_DQ57 M_D_DQ56 M_D_DQ55 M_D_DQ54 M_D_DQ53 M_D_DQ52 M_D_DQ51 M_D_DQ50 M_D_DQ49 M_D_DQ48 M_D_DQ47 M_D_DQ46 M_D_DQ45 M_D_DQ44 M_D_DQ43 M_D_DQ42 M_D_DQ41 M_D_DQ40 M_D_DQ39 M_D_DQ38 M_D_DQ37 M_D_DQ36 M_D_DQ35 M_D_DQ34 M_D_DQ33 M_D_DQ32 M_D_DQ31 M_D_DQ30 M_D_DQ29 M_D_DQ28 M_D_DQ27 M_D_DQ26 M_D_DQ25 M_D_DQ24 M_D_DQ23 M_D_DQ22 M_D_DQ21 M_D_DQ20 M_D_DQ19 M_D_DQ18 M_D_DQ17 M_D_DQ16 M_D_DQ15 M_D_DQ14 M_D_DQ13 M_D_DQ12 M_D_DQ11 M_D_DQ10 M_D_DQ9 M_D_DQ8 M_D_DQ7 M_D_DQ6 M_D_DQ5 M_D_DQ4 M_D_DQ3 M_D_DQ2 M_D_DQ1 M_D_DQ0
M_D_ECC7 M_D_ECC6 M_D_ECC5 M_D_ECC4 M_D_ECC3 M_D_ECC2 M_D_ECC1 M_D_ECC0
M_D_MA_PAR
M_D_PAR_ERR_N1 M_D_PAR_ERR_N0
M_D_ODT3 M_D_ODT2 M_D_ODT1 M_D_ODT0
M_D_DQ[63..0] M_D_ECC[7..0]
W4
DDR0_DQ<63>
V4
DDR0_DQ<62>
U3
DDR0_DQ<61>
U1
DDR0_DQ<60>
Y3
DDR0_DQ<59>
Y2
DDR0_DQ<58>
V1
DDR0_DQ<57>
U4
DDR0_DQ<56>
T3
DDR0_DQ<55>
R4
DDR0_DQ<54>
N3
DDR0_DQ<53>
M3
DDR0_DQ<52>
T2
DDR0_DQ<51>
T1
DDR0_DQ<50>
N2
DDR0_DQ<49>
N1
DDR0_DQ<48>
L2
DDR0_DQ<47>
L3
DDR0_DQ<46>
H3
DDR0_DQ<45>
G1
DDR0_DQ<44>
M1
DDR0_DQ<43>
L1
DDR0_DQ<42>
H1
DDR0_DQ<41>
H2
DDR0_DQ<40>
F2
DDR0_DQ<39>
F3
DDR0_DQ<38>
C6
DDR0_DQ<37>
B6
DDR0_DQ<36>
G3
DDR0_DQ<35>
F1
DDR0_DQ<34>
C4
DDR0_DQ<33>
B5
DDR0_DQ<32>
B38
DDR0_DQ<31>
C38
DDR0_DQ<30>
D42
DDR0_DQ<29>
D41
DDR0_DQ<28>
D37
DDR0_DQ<27>
A38
DDR0_DQ<26>
C41
DDR0_DQ<25>
D40
DDR0_DQ<24>
F42
DDR0_DQ<23>
F43
DDR0_DQ<22>
J41
DDR0_DQ<21>
J42
DDR0_DQ<20>
E43
DDR0_DQ<19>
E42
DDR0_DQ<18>
H43
DDR0_DQ<17>
H41
DDR0_DQ<16>
L42
DDR0_DQ<15>
L43
DDR0_DQ<14>
P41
DDR0_DQ<13>
P42
DDR0_DQ<12>
K43
DDR0_DQ<11>
K42
DDR0_DQ<10>
N43
DDR0_DQ<9>
N41
DDR0_DQ<8>
T42
DDR0_DQ<7>
U41
DDR0_DQ<6>
W42
DDR0_DQ<5>
W40
DDR0_DQ<4>
R42
DDR0_DQ<3>
R43
DDR0_DQ<2>
V41
DDR0_DQ<1>
W41
DDR0_DQ<0>
C34
DDR0_ECC<7>
B34
DDR0_ECC<6>
A37
DDR0_ECC<5>
C37
DDR0_ECC<4>
C33
DDR0_ECC<3>
F32
DDR0_ECC<2>
A36
DDR0_ECC<1>
C36
DDR0_ECC<0>
B20
DDR0_MA_PAR
A27
DDR0_PAR_ERR_N<2>
B28
DDR0_PAR_ERR_N<1>
D25
DDR0_PAR_ERR_N<0>
C7
DDR0_ODT<3>
B11
DDR0_ODT<2>
C9
DDR0_ODT<1>
F12
DDR0_ODT<0>
2
CPU1B
CPU1B
Gainstown
Gainstown
DDR0_CS_N7_DDR_ODT<5> DDR0_CS_N6_DDR_ODT<4>
2/10
2/10
Gainstown
Gainstown
DDR0_DQS_P<17> DDR0_DQS_P<16> DDR0_DQS_P<15> DDR0_DQS_P<14> DDR0_DQS_P<13> DDR0_DQS_P<12> DDR0_DQS_P<11> DDR0_DQS_P<10>
DDR0_DQS_P<9> DDR0_DQS_P<8> DDR0_DQS_P<7> DDR0_DQS_P<6> DDR0_DQS_P<5> DDR0_DQS_P<4> DDR0_DQS_P<3> DDR0_DQS_P<2> DDR0_DQS_P<1> DDR0_DQS_P<0>
DDR0_DQS_N<17> DDR0_DQS_N<16> DDR0_DQS_N<15> DDR0_DQS_N<14> DDR0_DQS_N<13> DDR0_DQS_N<12> DDR0_DQS_N<11> DDR0_DQS_N<10>
DDR0_DQS_N<9> DDR0_DQS_N<8> DDR0_DQS_N<7> DDR0_DQS_N<6> DDR0_DQS_N<5> DDR0_DQS_N<4> DDR0_DQS_N<3> DDR0_DQS_N<2> DDR0_DQS_N<1> DDR0_DQS_N<0>
DDR0_MA<15> DDR0_MA<14> DDR0_MA<13> DDR0_MA<12> DDR0_MA<11> DDR0_MA<10>
DDR0_MA<9> DDR0_MA<8> DDR0_MA<7> DDR0_MA<6> DDR0_MA<5> DDR0_MA<4> DDR0_MA<3> DDR0_MA<2> DDR0_MA<1> DDR0_MA<0>
DDR0_BA<2> DDR0_BA<1> DDR0_BA<0>
DDR0_CLK_P<3> DDR0_CLK_P<2> DDR0_CLK_P<1> DDR0_CLK_P<0>
DDR0_CLK_N<3> DDR0_CLK_N<2> DDR0_CLK_N<1> DDR0_CLK_N<0>
DDR0_CS_N<5> DDR0_CS_N<4> DDR0_CS_N<3> DDR0_CS_N<2> DDR0_CS_N<1> DDR0_CS_N<0>
DDR0_CKE<3> DDR0_CKE<2> DDR0_CKE<1> DDR0_CKE<0>
DDR0_WE_N DDR0_RAS_N DDR0_CAS_N
DDR0_RESET_N
B36 V2 P2 J2 D5 D39 H42 N42 V43 D34 W2 R2 K2 E3 B39 F41 L41 T43
B35 V3 P1 J1 D4 C39 G43 M43 V42 D35 W1 R3 K3 E4 B40 G41 M41 U43
B29 A28 A10 B26 A26 B19 C26 B25 A25 C24 B24 B23 D24 C23 B21 A20
C28 A16 B16
E20 F18 D19 J19
E19 E18 C19 K19
B8 C11 A7 B15 B9 C13 B10 G15
B31 B30 A30 C29
B13 A15 C12
D32
M_D_DQS_DP17 M_D_DQS_DP16 M_D_DQS_DP15 M_D_DQS_DP14 M_D_DQS_DP13 M_D_DQS_DP12 M_D_DQS_DP11 M_D_DQS_DP10 M_D_DQS_DP9 M_D_DQS_DP8 M_D_DQS_DP7 M_D_DQS_DP6 M_D_DQS_DP5 M_D_DQS_DP4 M_D_DQS_DP3 M_D_DQS_DP2 M_D_DQS_DP1 M_D_DQS_DP0
M_D_DQS_DN17 M_D_DQS_DN16 M_D_DQS_DN15 M_D_DQS_DN14 M_D_DQS_DN13 M_D_DQS_DN12 M_D_DQS_DN11 M_D_DQS_DN10 M_D_DQS_DN9 M_D_DQS_DN8 M_D_DQS_DN7 M_D_DQS_DN6 M_D_DQS_DN5 M_D_DQS_DN4 M_D_DQS_DN3 M_D_DQS_DN2 M_D_DQS_DN1 M_D_DQS_DN0
M_D_MA15 M_D_MA14 M_D_MA13 M_D_MA12 M_D_MA11 M_D_MA10 M_D_MA9 M_D_MA8 M_D_MA7 M_D_MA6 M_D_MA5 M_D_MA4 M_D_MA3 M_D_MA2 M_D_MA1 M_D_MA0
M_D_BA2 M_D_BA1 M_D_BA0
M_D_CK_DP3 M_D_CK_DP2 M_D_CK_DP1 M_D_CK_DP0
M_D_CK_DN3 M_D_CK_DN2 M_D_CK_DN1 M_D_CK_DN0
M_D_CS_N7 M_D_CS_N6 M_D_CS_N5 M_D_CS_N4 M_D_CS_N3 M_D_CS_N2 M_D_CS_N1 M_D_CS_N0
M_D_CKE3 M_D_CKE2 M_D_CKE1 M_D_CKE0
M_D_WE_N M_D_RAS_N M_D_CAS_N
M_D_RESET_N
1
M_D_DQS_DP[17..0] <21,22>
M_D_DQS_DN[17..0] <21,22>
M_D_MA[15..0] <21,22>
M_D_BA[2..0] <21,22>
M_D_CK_DP3 <22> M_D_CK_DP2 <21> M_D_CK_DP1 <22> M_D_CK_DP0 <21>
M_D_CK_DN3 <22> M_D_CK_DN2 <21> M_D_CK_DN1 <22> M_D_CK_DN0 <21>
M_D_CS_N7 <22> M_D_CS_N6 <22> M_D_CS_N5 <22> M_D_CS_N4 <22> M_D_CS_N3 <21> M_D_CS_N2 <21> M_D_CS_N1 <21> M_D_CS_N0 <21>
M_D_CKE3 <22> M_D_CKE2 <21> M_D_CKE1 <22> M_D_CKE0 <21>
M_D_WE_N <21,22> M_D_RAS_N <21,22> M_D_CAS_N <21,22>
M_D_RESET_N <21,22>
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
5
4
3
2
Monday, November 03, 2008
11_CPU1(1/4) CSI / DDR3_D
11_CPU1(1/4) CSI / DDR3_D
11_CPU1(1/4) CSI / DDR3_D
1
Sheet of
Sheet of
Sheet of
11 74
11 74
11 74
0A
0A
0A
5
CPU1C
CPU1C
Gainstown
M_E_DQ63 M_E_DQ62 M_E_DQ61 M_E_DQ60
D D
C C
B B
M_E_MA_PAR<23,24>
M_E_PAR_ERR_N1<24> M_E_PAR_ERR_N0<23>
M_E_ODT3<24> M_E_ODT2<24> M_E_ODT1<23> M_E_ODT0<23>
A A
M_E_DQ59 M_E_DQ58 M_E_DQ57 M_E_DQ56 M_E_DQ55 M_E_DQ54 M_E_DQ53 M_E_DQ52 M_E_DQ51 M_E_DQ50 M_E_DQ49 M_E_DQ48 M_E_DQ47 M_E_DQ46 M_E_DQ45 M_E_DQ44 M_E_DQ43 M_E_DQ42 M_E_DQ41 M_E_DQ40 M_E_DQ39 M_E_DQ38 M_E_DQ37 M_E_DQ36 M_E_DQ35 M_E_DQ34 M_E_DQ33 M_E_DQ32 M_E_DQ31 M_E_DQ30 M_E_DQ29 M_E_DQ28 M_E_DQ27 M_E_DQ26 M_E_DQ25 M_E_DQ24 M_E_DQ23 M_E_DQ22 M_E_DQ21 M_E_DQ20 M_E_DQ19 M_E_DQ18 M_E_DQ17 M_E_DQ16 M_E_DQ15 M_E_DQ14 M_E_DQ13 M_E_DQ12 M_E_DQ11 M_E_DQ10 M_E_DQ9 M_E_DQ8 M_E_DQ7 M_E_DQ6 M_E_DQ5 M_E_DQ4 M_E_DQ3 M_E_DQ2 M_E_DQ1 M_E_DQ0
M_E_ECC7 M_E_ECC6 M_E_ECC5 M_E_ECC4 M_E_ECC3 M_E_ECC2 M_E_ECC1 M_E_ECC0
M_E_MA_PAR
M_E_PAR_ERR_N1 M_E_PAR_ERR_N0
M_E_ODT3 M_E_ODT2 M_E_ODT1 M_E_ODT0
W9
DDR1_DQ<63>
AA7
DDR1_DQ<62>
W5
DDR1_DQ<61>
V9
DDR1_DQ<60>
W10
DDR1_DQ<59>
Y10
DDR1_DQ<58>
W7
DDR1_DQ<57>
W6
DDR1_DQ<56>
R7
DDR1_DQ<55>
R8
DDR1_DQ<54>
M6
DDR1_DQ<53>
J4
DDR1_DQ<52>
T5
DDR1_DQ<51>
R5
DDR1_DQ<50>
K5
DDR1_DQ<49>
K4
DDR1_DQ<48>
J5
DDR1_DQ<47>
G5
DDR1_DQ<46>
H9
DDR1_DQ<45>
G9
DDR1_DQ<44>
H4
DDR1_DQ<43>
G4
DDR1_DQ<42>
J6
DDR1_DQ<41>
H8
DDR1_DQ<40>
F6
DDR1_DQ<39>
D6
DDR1_DQ<38>
G8
DDR1_DQ<37>
F10
DDR1_DQ<36>
F5
DDR1_DQ<35>
E5
DDR1_DQ<34>
E8
DDR1_DQ<33>
E9
DDR1_DQ<32>
K30
DDR1_DQ<31>
L32
DDR1_DQ<30>
H34
DDR1_DQ<29>
J34
DDR1_DQ<28>
J32
DDR1_DQ<27>
K32
DDR1_DQ<26>
L33
DDR1_DQ<25>
H33
DDR1_DQ<24>
H36
DDR1_DQ<23>
J36
DDR1_DQ<22>
M36
DDR1_DQ<21>
N34
DDR1_DQ<20>
J35
DDR1_DQ<19>
K35
DDR1_DQ<18>
M34
DDR1_DQ<17>
M35
DDR1_DQ<16>
N38
DDR1_DQ<15>
N37
DDR1_DQ<14>
R35
DDR1_DQ<13>
R34
DDR1_DQ<12>
N39
DDR1_DQ<11>
P39
DDR1_DQ<10>
P35
DDR1_DQ<9>
P34
DDR1_DQ<8>
Y39
DDR1_DQ<7>
Y40
DDR1_DQ<6>
AB36
DDR1_DQ<5>
AA35
DDR1_DQ<4>
Y34
DDR1_DQ<3>
Y35
DDR1_DQ<2>
AA36
DDR1_DQ<1>
AA37
DDR1_DQ<0>
G35
DDR1_ECC<7>
E34
DDR1_ECC<6>
F37
DDR1_ECC<5>
E37
DDR1_ECC<4>
G36
DDR1_ECC<3>
E33
DDR1_ECC<2>
F36
DDR1_ECC<1>
D36
DDR1_ECC<0>
D20
DDR1_MA_PAR
F25
DDR1_PAR_ERR_N<2>
E25
DDR1_PAR_ERR_N<1>
C22
DDR1_PAR_ERR_N<0>
F11
DDR1_ODT<3>
D14
DDR1_ODT<2>
C8
DDR1_ODT<1>
D11
DDR1_ODT<0>
Gainstown
DDR1_CS_N7_DDR_ODT<5> DDR1_CS_N6_DDR_ODT<4>
3/10
3/10
Gainstown
Gainstown
4
DDR1_DQS_P<17> DDR1_DQS_P<16> DDR1_DQS_P<15> DDR1_DQS_P<14> DDR1_DQS_P<13> DDR1_DQS_P<12> DDR1_DQS_P<11> DDR1_DQS_P<10>
DDR1_DQS_P<9> DDR1_DQS_P<8> DDR1_DQS_P<7> DDR1_DQS_P<6> DDR1_DQS_P<5> DDR1_DQS_P<4> DDR1_DQS_P<3> DDR1_DQS_P<2> DDR1_DQS_P<1> DDR1_DQS_P<0>
DDR1_DQS_N<17> DDR1_DQS_N<16> DDR1_DQS_N<15> DDR1_DQS_N<14> DDR1_DQS_N<13> DDR1_DQS_N<12> DDR1_DQS_N<11> DDR1_DQS_N<10>
DDR1_DQS_N<9> DDR1_DQS_N<8> DDR1_DQS_N<7> DDR1_DQS_N<6> DDR1_DQS_N<5> DDR1_DQS_N<4> DDR1_DQS_N<3> DDR1_DQS_N<2> DDR1_DQS_N<1> DDR1_DQS_N<0>
DDR0_MA<15> DDR0_MA<14> DDR0_MA<13> DDR0_MA<12> DDR1_MA<11> DDR1_MA<10>
DDR1_MA<9> DDR1_MA<8> DDR1_MA<7> DDR1_MA<6> DDR1_MA<5> DDR1_MA<4> DDR1_MA<3> DDR1_MA<2> DDR1_MA<1> DDR1_MA<0>
DDR1_BA<2> DDR1_BA<1> DDR1_BA<0>
DDR1_CLK_P<3> DDR1_CLK_P<2> DDR1_CLK_P<1> DDR1_CLK_P<0>
DDR1_CLK_N<3> DDR1_CLK_N<2> DDR1_CLK_N<1> DDR1_CLK_N<0>
DDR1_CS_N<5> DDR1_CS_N<4> DDR1_CS_N<3> DDR1_CS_N<2> DDR1_CS_N<1> DDR1_CS_N<0>
DDR1_CKE<3> DDR1_CKE<2> DDR1_CKE<1> DDR1_CKE<0>
DDR1_WE_N DDR1_RAS_N DDR1_CAS_N
DDR1_RESET_N
M_E_DQS_DP17
F35
M_E_DQS_DP16
Y4
M_E_DQS_DP15
M5
M_E_DQS_DP14
H7
M_E_DQS_DP13
F8
M_E_DQS_DP12
K34
M_E_DQS_DP11
L37
M_E_DQS_DP10
P36
M_E_DQS_DP9
AA40
M_E_DQS_DP8
G33
M_E_DQS_DP7
Y8
M_E_DQS_DP6
L6
M_E_DQS_DP5
H6
M_E_DQS_DP4
E7
M_E_DQS_DP3
L30
M_E_DQS_DP2
L35
M_E_DQS_DP1
R38
M_E_DQS_DP0
Y38
M_E_DQS_DN17
E35
M_E_DQS_DN16
Y5
M_E_DQS_DN15
M4
M_E_DQS_DN14
J7
M_E_DQS_DN13
F7
M_E_DQS_DN12
K33
M_E_DQS_DN11
K37
M_E_DQS_DN10
P37
M_E_DQS_DN9
AA41
M_E_DQS_DN8
G34
M_E_DQS_DN7
Y9
M_E_DQS_DN6
L5
M_E_DQS_DN5
G6
M_E_DQS_DN4
D7
M_E_DQS_DN3
L31
M_E_DQS_DN2
L36
M_E_DQS_DN1
R37
M_E_DQS_DN0
Y37
M_E_MA15
F26
M_E_MA14
H26
M_E_MA13
B14
M_E_MA12
E24
M_E_MA11
E23
M_E_MA10
H14
M_E_MA9
G24
M_E_MA8
E22
M_E_MA7
D22
M_E_MA6
J27
M_E_MA5
F22
M_E_MA4
K28
M_E_MA3
L28
M_E_MA2
J17
M_E_MA1
J16
M_E_MA0
J14
M_E_BA2
H27
M_E_BA1
K13
M_E_BA0
C18
M_E_CK_DP3
H18
M_E_CK_DP2
K18
M_E_CK_DP1
G19
M_E_CK_DP0
C21
M_E_CK_DN3
H19
M_E_CK_DN2
L18
M_E_CK_DN1
G20
M_E_CK_DN0
D21
M_E_CS_N7
E12
M_E_CS_N6
C14
M_E_CS_N5
E10
M_E_CS_N4
C17
M_E_CS_N3
E13
M_E_CS_N2
E15
M_E_CS_N1
A8
M_E_CS_N0
D12
M_E_CKE3
C27
M_E_CKE2
D27
M_E_CKE1
E27
M_E_CKE0
H28
M_E_WE_N
G13
M_E_RAS_N
G14
M_E_CAS_N
E14
M_E_RESET_N
D29
M_E_DQS_DP[17..0] <23,24>
M_E_DQS_DN[17..0] <23,24>
M_E_MA[15..0] <23,24>
M_E_BA[2..0] <23,24>
M_E_CK_DP3 <24> M_E_CK_DP2 <23> M_E_CK_DP1 <24> M_E_CK_DP0 <23>
M_E_CK_DN3 <24> M_E_CK_DN2 <23> M_E_CK_DN1 <24> M_E_CK_DN0 <23>
M_E_CS_N7 <24> M_E_CS_N6 <24> M_E_CS_N5 <24> M_E_CS_N4 <24> M_E_CS_N3 <23> M_E_CS_N2 <23> M_E_CS_N1 <23> M_E_CS_N0 <23>
M_E_CKE3 <24> M_E_CKE2 <23> M_E_CKE1 <24> M_E_CKE0 <23>
M_E_WE_N <23,24> M_E_RAS_N <23,24> M_E_CAS_N <23,24>
M_E_RESET_N <23,24>
M_E_DQ[63..0]<23,24> M_E_ECC[7..0]<23,24> M_F_DQ[63..0]<25,26> M_F_ECC[7..0]<25,26>
3
M_E_DQ[63..0] M_E_ECC[7..0] M_F_DQ[63..0] M_F_ECC[7..0]
2
CPU1D
CPU1D
Gainstown
M_F_DQ63 M_F_DQ62 M_F_DQ61 M_F_DQ60 M_F_DQ59 M_F_DQ58 M_F_DQ57 M_F_DQ56 M_F_DQ55 M_F_DQ54 M_F_DQ53 M_F_DQ52 M_F_DQ51 M_F_DQ50 M_F_DQ49 M_F_DQ48 M_F_DQ47 M_F_DQ46 M_F_DQ45 M_F_DQ44 M_F_DQ43 M_F_DQ42 M_F_DQ41 M_F_DQ40 M_F_DQ39 M_F_DQ38 M_F_DQ37 M_F_DQ36 M_F_DQ35 M_F_DQ34 M_F_DQ33 M_F_DQ32 M_F_DQ31 M_F_DQ30 M_F_DQ29 M_F_DQ28 M_F_DQ27 M_F_DQ26 M_F_DQ25 M_F_DQ24 M_F_DQ23 M_F_DQ22 M_F_DQ21 M_F_DQ20 M_F_DQ19 M_F_DQ18 M_F_DQ17 M_F_DQ16 M_F_DQ15 M_F_DQ14 M_F_DQ13 M_F_DQ12 M_F_DQ11 M_F_DQ10 M_F_DQ9 M_F_DQ8 M_F_DQ7 M_F_DQ6 M_F_DQ5 M_F_DQ4 M_F_DQ3 M_F_DQ2 M_F_DQ1 M_F_DQ0
M_F_ECC7 M_F_ECC6 M_F_ECC5 M_F_ECC4 M_F_ECC3 M_F_ECC2 M_F_ECC1 M_F_ECC0
M_F_MA_PAR<25,26>
M_F_PAR_ERR_N1<26> M_F_PAR_ERR_N0<25>
M_F_ODT3<26> M_F_ODT2<26> M_F_ODT1<25> M_F_ODT0<25>
M_F_MA_PAR
M_F_PAR_ERR_N1 M_F_PAR_ERR_N0
M_F_ODT3 M_F_ODT2 M_F_ODT1 M_F_ODT0
U9
DDR2_DQ<63>
V8
DDR2_DQ<62>
T7
DDR2_DQ<61>
T6
DDR2_DQ<60>
U10
DDR2_DQ<59>
T10
DDR2_DQ<58>
U6
DDR2_DQ<57>
U5
DDR2_DQ<56>
R9
DDR2_DQ<55>
R10
DDR2_DQ<54>
N7
DDR2_DQ<53>
N8
DDR2_DQ<52>
P10
DDR2_DQ<51>
P9
DDR2_DQ<50>
N6
DDR2_DQ<49>
P7
DDR2_DQ<48>
M8
DDR2_DQ<47>
L8
DDR2_DQ<46>
M10
DDR2_DQ<45>
L11
DDR2_DQ<44>
N9
DDR2_DQ<43>
M9
DDR2_DQ<42>
K10
DDR2_DQ<41>
L10
DDR2_DQ<40>
L12
DDR2_DQ<39>
H12
DDR2_DQ<38>
G10
DDR2_DQ<37>
G11
DDR2_DQ<36>
L13
DDR2_DQ<35>
H13
DDR2_DQ<34>
J12
DDR2_DQ<33>
K12
DDR2_DQ<32>
E38
DDR2_DQ<31>
F38
DDR2_DQ<30>
G39
DDR2_DQ<29>
H39
DDR2_DQ<28>
H37
DDR2_DQ<27>
J37
DDR2_DQ<26>
F40
DDR2_DQ<25>
G40
DDR2_DQ<24>
K38
DDR2_DQ<23>
L40
DDR2_DQ<22>
N36
DDR2_DQ<21>
P40
DDR2_DQ<20>
J39
DDR2_DQ<19>
J40
DDR2_DQ<18>
M40
DDR2_DQ<17>
M39
DDR2_DQ<16>
R40
DDR2_DQ<15>
T41
DDR2_DQ<14>
V39
DDR2_DQ<13>
W39
DDR2_DQ<12>
T36
DDR2_DQ<11>
R39
DDR2_DQ<10>
U39
DDR2_DQ<9>
U38
DDR2_DQ<8>
V38
DDR2_DQ<7>
V37
DDR2_DQ<6>
V34
DDR2_DQ<5>
U34
DDR2_DQ<4>
U36
DDR2_DQ<3>
V36
DDR2_DQ<2>
W35
DDR2_DQ<1>
W34
DDR2_DQ<0>
F30
DDR2_ECC<7>
F31
DDR2_ECC<6>
J30
DDR2_ECC<5>
J31
DDR2_ECC<4>
E30
DDR2_ECC<3>
E29
DDR2_ECC<2>
F33
DDR2_ECC<1>
H32
DDR2_ECC<0>
B18
DDR2_MA_PAR
F23
DDR2_PAR_ERR_N<2>
J25
DDR2_PAR_ERR_N<1>
F21
DDR2_PAR_ERR_N<0>
D10
DDR2_ODT<3>
D15
DDR2_ODT<2>
F13
DDR2_ODT<1>
L16
DDR2_ODT<0>
Gainstown
DDR2_CS_N7_DDR2_ODT<5> DDR2_CS_N6_DDR2_ODT<4>
4/10
4/10
Gainstown
Gainstown
DDR1_DQS_P<17> DDR1_DQS_P<16> DDR1_DQS_P<15> DDR1_DQS_P<14> DDR1_DQS_P<13> DDR1_DQS_P<12> DDR2_DQS_P<11> DDR2_DQS_P<10>
DDR2_DQS_P<9> DDR2_DQS_P<8> DDR2_DQS_P<7> DDR2_DQS_P<6> DDR2_DQS_P<5> DDR2_DQS_P<4> DDR2_DQS_P<3> DDR2_DQS_P<2> DDR2_DQS_P<1> DDR2_DQS_P<0>
DDR2_DQS_N<17> DDR2_DQS_N<16> DDR2_DQS_N<15> DDR2_DQS_N<14> DDR2_DQS_N<13> DDR2_DQS_N<12> DDR2_DQS_N<11> DDR2_DQS_N<10>
DDR2_DQS_N<9> DDR2_DQS_N<8> DDR2_DQS_N<7> DDR2_DQS_N<6> DDR2_DQS_N<5> DDR2_DQS_N<4> DDR2_DQS_N<3> DDR2_DQS_N<2> DDR2_DQS_N<1> DDR2_DQS_N<0>
DDR0_MA<15> DDR0_MA<14> DDR0_MA<13> DDR0_MA<12> DDR2_MA<11> DDR2_MA<10>
DDR2_MA<9> DDR2_MA<8> DDR2_MA<7> DDR2_MA<6> DDR2_MA<5> DDR2_MA<4> DDR2_MA<3> DDR2_MA<2> DDR2_MA<1> DDR2_MA<0>
DDR2_BA<2> DDR2_BA<1> DDR2_BA<0>
DDR2_CLK_P<3> DDR2_CLK_P<2> DDR2_CLK_P<1> DDR2_CLK_P<0>
DDR2_CLK_N<3> DDR2_CLK_N<2> DDR2_CLK_N<1> DDR2_CLK_N<0>
DDR2_CS_N<5> DDR2_CS_N<4> DDR2_CS_N<3> DDR2_CS_N<2> DDR2_CS_N<1> DDR2_CS_N<0>
DDR2_CKE<3> DDR2_CKE<2> DDR2_CKE<1> DDR2_CKE<0>
DDR2_WE_N DDR2_RAS_N DDR2_CAS_N
DDR2_RESET_N
M_F_DQS_DP17
H31
M_F_DQS_DP16
V6
M_F_DQS_DP15
N4
M_F_DQS_DP14
K9
M_F_DQS_DP13
H11
M_F_DQS_DP12
H38
M_F_DQS_DP11
M38
M_F_DQS_DP10
U40
M_F_DQS_DP9
U35
M_F_DQS_DP8
G29
M_F_DQS_DP7
U8
M_F_DQS_DP6
P6
M_F_DQS_DP5
L7
M_F_DQS_DP4
J10
M_F_DQS_DP3
E39
M_F_DQS_DP2
K40
M_F_DQS_DP1
T37
M_F_DQS_DP0
W37
M_F_DQS_DN17
G31
M_F_DQS_DN16
V7
M_F_DQS_DN15
P4
M_F_DQS_DN14
K8
M_F_DQS_DN13
J11
M_F_DQS_DN12
G38
M_F_DQS_DN11
L38
M_F_DQS_DN10
T40
M_F_DQS_DN9
T35
M_F_DQS_DN8
G30
M_F_DQS_DN7
T8
M_F_DQS_DN6
P5
M_F_DQS_DN5
K7
M_F_DQS_DN4
J9
M_F_DQS_DN3
E40
M_F_DQS_DN2
K39
M_F_DQS_DN1
T38
M_F_DQS_DN0
W36
M_F_MA15
G25
M_F_MA14
H24
M_F_MA13
F15
M_F_MA12
G23
M_F_MA11
H23
M_F_MA10
H17
M_F_MA9
H22
M_F_MA8
L25
M_F_MA7
J24
M_F_MA6
K22
M_F_MA5
K23
M_F_MA4
F20
M_F_MA3
J20
M_F_MA2
G18
M_F_MA1
K17
M_F_MA0
A18
M_F_BA2
L26
M_F_BA1
F17
M_F_BA0
A17
M_F_CK_DP3
L22
M_F_CK_DP2
H21
M_F_CK_DP1
L20
M_F_CK_DP0
J22
M_F_CK_DN3
L21
M_F_CK_DN2
G21
M_F_CK_DN1
K20
M_F_CK_DN0
J21
M_F_CS_N7
J15
M_F_CS_N6
L17
M_F_CS_N5
D9
M_F_CS_N4
E17
M_F_CS_N3
H16
M_F_CS_N2
D16
M_F_CS_N1
K14
M_F_CS_N0
G16
M_F_CKE3
L27
M_F_CKE2
D26
M_F_CKE1
G26
M_F_CKE0
J26
M_F_WE_N
C16
M_F_RAS_N
D17
M_F_CAS_N
F16
M_F_RESET_N
E32
1
M_F_DQS_DP[17..0] <25,26>
M_F_DQS_DN[17..0] <25,26>
M_F_MA[15..0] <25,26>
M_F_BA[2..0] <25,26>
M_F_CK_DP3 <26> M_F_CK_DP2 <25> M_F_CK_DP1 <26> M_F_CK_DP0 <25>
M_F_CK_DN3 <26> M_F_CK_DN2 <25> M_F_CK_DN1 <26> M_F_CK_DN0 <25>
M_F_CS_N7 <26> M_F_CS_N6 <26> M_F_CS_N5 <26> M_F_CS_N4 <26> M_F_CS_N3 <25> M_F_CS_N2 <25> M_F_CS_N1 <25> M_F_CS_N0 <25>
M_F_CKE3 <26> M_F_CKE2 <25> M_F_CKE1 <26> M_F_CKE0 <25>
M_F_WE_N <25,26> M_F_RAS_N <25,26> M_F_CAS_N <25,26>
M_F_RESET_N <25,26>
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
5
4
3
2
Monday, November 03, 2008
12_CPU1(2/4) DDR3_E & F
12_CPU1(2/4) DDR3_E & F
12_CPU1(2/4) DDR3_E & F
1
Sheet of
Sheet of
Sheet of
12 74
12 74
12 74
0A
0A
0A
5
4
3
2
1
PECI_CPU<9,33,69>
R21249.9RST R21249.9RST
VID_CPU1[7..0]
close to CPU1
R996 100RST_BR996 100RST_B
RST_CPU_RESET_N CSI_CATERR_N CSI_CPU1_THERMTRIP_N CSI_CPU1_PRCHT_N CSI_CPU1_SKTOCC_N IRQ_CPU1_RDIMM_EVENT_N CSI_CPU1_CMPSTH
M_CPU1_DDR_COMP[2] M_CPU1_DDR_COMP[1] M_CPU1_DDR_COMP[0]
PECI_CPU FM_PECI_CPU1_ID
CLK_133M_CPU1_DP CLK_133M_CPU1_DN CLK_133M_CPU1_ITP_DP CLK_133M_CPU1_ITP_DN
PWRGD_CPU1_GTL PWRGD_CPU1_VDD_GTL PWRGD_CPU1_VTT_GTL
VID_CPU17 VID_CPU16 VID_CPU15 VID_CPU14 VID_CPU13 VID_CPU12 VID_CPU11
VID_CPU10 CPU1_VTT_VID FM_CPU1_PSI_N
P1V5_DDR3_VREF_CPU1 PV_VTT_VREF_CPU1
VR_CPU1_IOUT VSENSE_DIE_CPU1_P
VSENSE_DIE_CPU1_N VSENSE_DIE_CPU1_VTT_P
VSENSE_DIE_CPU1_VTT_N
XDP_CPU1_PRDY_N XDP_CPU1_PREQ_N
XDP_CPU1_MBP_N7 XDP_CPU1_MBP_N6 XDP_CPU1_MBP_N5 XDP_CPU1_MBP_N4 XDP_CPU1_MBP_N3 XDP_CPU1_MBP_N2 XDP_CPU1_MBP_N1 XDP_CPU1_MBP_N0
JTAG_CPU_TRST_N JTAG_CPU_TCLK JTAG_CPU_TMS JTAG_CPU1_TDI JTAG_CPU1_TDO
+1.1V_CPU1
AL39
AC37 AG37 AG35 AG36
AB5
AB41
AC1
Y7
AA8
AH36 AK35
AJ35 AH35
AA5 AA4
AR7 AA6
AB35
AN8 AP8
AP9 AN10 AM10
AN9
AL9
AL10
AV6
AP7
L23
AJ37
AK8
AR9
AR8 AE36
AE37 AF10
B41
C42
E2 D2 C3 D1
B4 C2
A5
B3
AH9 AH10 AG10
AJ9
AJ10
RESET_N CAT_ERR_N THERMTRIP_N PROCHOT_N SKTOCC_N DDR_THERM_N COMP0
DDR_COMP<2> DDR_COMP<1> DDR_COMP<0>
PECI PECI_ID
BCLK_DP BCLK_DN BCLK_ITP_DP BCLK_ITP_DN
VCCPWRGOOD VDDPWRGOOD VTTPWRGOOD
VID<7> VID<6> VID5_CSC<2> VID4_CSC<1> VID3_CSC<0> VID2_MSID<2> VID1_MSID<1> VID0_MSID<0> VTT_VID PSI_N
DDR_VREF GTLREF
ISENSE VCC_SENSE
VSS_SENSE VTTD_SENSE
VSS_SENSE_VTTD DBR_N
PRDY_N PREQ_N
BPM_N<7> BPM_N<6> BPM_N<5> BPM_N<4> BPM_N<3> BPM_N<2> BPM_N<1> BPM_N<0>
TRST_N TCK TMS TDI TDO
CPU1E
CPU1E
Gainstown
Gainstown
5/10
5/10
Gainstown
Gainstown
RSVD<66> RSVD<65> RSVD<64> RSVD<63> RSVD<62> RSVD<61> RSVD<60> RSVD<59> RSVD<58> RSVD<57> RSVD<56> RSVD<55> RSVD<54> RSVD<53> RSVD<52> RSVD<51> RSVD<50> RSVD<49> RSVD<48> RSVD<47> RSVD<46> RSVD<45> RSVD<44> RSVD<43> RSVD<42> RSVD<41> RSVD<40> RSVD<39> RSVD<38> RSVD<37> RSVD<36> RSVD<35> RSVD<34>
RSVD<32> RSVD<31> RSVD<30> RSVD<29> RSVD<28> RSVD<27> RSVD<26> RSVD<25> RSVD<24> RSVD<23> RSVD<22> RSVD<21> RSVD<20> RSVD<19>
RSVD<17> RSVD<16> RSVD<15> RSVD<14> RSVD<13> RSVD<12> RSVD<11> RSVD<10>
RSVD<9> RSVD<8> RSVD<7> RSVD<6> RSVD<5> RSVD<4> RSVD<3> RSVD<2> RSVD<1> RSVD<0>
B33 F27 K25 K27 D30 K29 J29 G28 H29 E28 F28 A31 C32 C31 D31 AL3 AL38 AG1 AF1 AK7 AT5 AT4 V11 U11 A40 AL4 AL5 AL41 AL40 K24 AK36 K15 L15
AU2 BA40 AY40 AW41 AY41 AW42 AV43 AV42 AV1 AY3 AW2 AV2 AY4 BA4
AF4 AF7 AG4 AG5 AH5 AK2 AM36 AM38 AN36 AN38 AR36 AR37 AT36 AV3 AV35 AW39 AY35 AY39
+1.1V_CPU1
R187
R187 1KST
1KST
CPU1_VTT_VID2
XDP_CPU_TAPPWRGD
XDP_CPU_TAPPWRGD
R357 1KSTR357 1KST
CPU1_VTT_VID1
PWRGD_CPU1_VTT<49,52,54,56>
CPU1_VTT_VID2 <49>
XDP_CPU_TAPPWRGD <9,65>
+1.1V_CPU1
CPU1_VTT_VID1 <49>
PWRGD_CPU1_VTT
+3.3VDUAL
R346 4.7KR346 4.7K
R337 4.7K_0402R337 4.7K_0402 R213 21RSTR213 21RST R340 21RSTR340 21RST R339 49.9RSTR339 49.9RST R216 130RSTR216 130RST R214 24.9RSTR214 24.9RST R215 100RSTR215 100RST
+1.1V_CPU1
R343
R343 X_49.9RST
X_49.9RST
FM_PECI_CPU1_ID
R336
R336
49.9RST
49.9RST
+5V
R349
R349 1KST
1KST
G
DS
Q44
Q44 2N7002
2N7002
G
CSI_CPU1_SKTOCC_N CSI_CPU1_CMP1 CSI_CPU1_CMP0 CSI_CPU1_CMPSTH M_CPU1_DDR_COMP[2] M_CPU1_DDR_COMP[1] M_CPU1_DDR_COMP[0]
+1.1V_CPU1
R334
R334 100R
100R
PWRGD_CPU1_VTT_GTL
DS
Q43
Q43 2N7002
2N7002
+1.1V_CPU1
R938
R938 X_1KST_0402_B
X_1KST_0402_B
FM_CPU1_PSI_N
R937
R937 X_1KST_0402
X_1KST_0402
CSI_CPU1_CMP1 <11> CSI_CPU1_CMP0 <11>
CSI_CPU1_THERMTRIP_N
D D
C C
B B
RST_CPU_RESET_N<9,28,65>
CSI_CATERR_N<9,58>
CSI_CPU1_THERMTRIP_N<58>
CSI_CPU1_PRCHT_N<58>
CSI_CPU1_SKTOCC_N<54,67>
IRQ_CPU1_RDIMM_EVENT_N<21,22,23,24,25,26,33>
CLK_133M_CPU1_DP<36>
CLK_133M_CPU1_DN<36> CLK_133M_CPU1_ITP_DP<64> CLK_133M_CPU1_ITP_DN<64>
PWRGD_CPU_GTL<9,34,65>
PWRGD_CPU1_VDD_GTL<53> VID_CPU1[7..0]<47,69>
CPU1_VTT_VID<49>
FM_CPU1_PSI_N<47>
VR_CPU1_IOUT<47>
VSENSE_DIE_CPU1_P<47> VSENSE_DIE_CPU1_N<47>
VSENSE_DIE_CPU1_VTT_P<49> VSENSE_DIE_CPU1_VTT_N<49>
XDP_CPU1_PRDY_N<65>
XDP_CPU1_PREQ_N<65>
XDP_CPU1_MBP_N[7..0]<64>
JTAG_CPU_TRST_N<9,65>
JTAG_CPU_TCLK<9,65>
JTAG_CPU_TMS<9,65> JTAG_CPU1_TDI<65> JTAG_CPU1_TDO<65>
3
+1.5V_DDR3_CPU1
R961
R961 X_100R_0402_B
X_100R_0402_B
R962
R962 X_100R_0402_B
X_100R_0402_B
P1V5_DDR3_VREF_CPU1
C948
C948 X_0.1u_0402_B
X_0.1u_0402_B
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
2
Monday, November 03, 2008
13_CPU1(3/4) XDP / VID
13_CPU1(3/4) XDP / VID
13_CPU1(3/4) XDP / VID
1
Sheet of
Sheet of
Sheet of
13 74
13 74
13 74
0A
0A
0A
+1.1V_CPU1
RST_CPU_RESET_N CSI_CATERR_N
A A
5
R335 X_49.9RSTR335 X_49.9RST R342 75R_0402R342 75R_0402
C464
C464
0.1u_0402
0.1u_0402
4
+1.1V_CPU1
R344
R344 X_100R_0402
X_100R_0402
R333
R333 X_100R_0402
X_100R_0402
PV_VTT_VREF_CPU1
C463
C463 X_0.1u_0402
X_0.1u_0402
5
4
3
2
1
+1.5V_DDR3_CPU1 +1.1V_CPU1
A14
VDDQ<44>
A19
VDDQ<43>
A24
VDDQ<42>
A29
VDDQ<41>
A9
VDDQ<40>
B12
VDDQ<39>
B17
VDDQ<38>
B22
VDDQ<37>
D D
C C
+1.8V_CPU1_PLL
B B
A A
B27
VDDQ<36>
B32
VDDQ<35>
B7
VDDQ<34>
C10
VDDQ<33>
C15
VDDQ<32>
C20
VDDQ<31>
C25
VDDQ<30>
C30
VDDQ<29>
D13
VDDQ<28>
D18
VDDQ<27>
D23
VDDQ<26>
D28
VDDQ<25>
E11
VDDQ<24>
E16
VDDQ<23>
E21
VDDQ<22>
E26
VDDQ<21>
E31
VDDQ<20>
F14
VDDQ<19>
F19
VDDQ<18>
F24
VDDQ<17>
G17
VDDQ<16>
G22
VDDQ<15>
G27
VDDQ<14>
H15
VDDQ<13>
H20
VDDQ<12>
H25
VDDQ<11>
J18
VDDQ<10>
J23
VDDQ<9>
J28
VDDQ<8>
K16
VDDQ<7>
K21
VDDQ<6>
K26
VDDQ<5>
L14
VDDQ<4>
L19
VDDQ<3>
L24
VDDQ<2>
M17
VDDQ<1>
M27
VDDQ<0>
U33
VCCPLL<2>
V33
VCCPLL<1>
W33
VCCPLL<0>
PV_VCCP_CPU1 PV_VCCP_CPU1
AH11
VCC<209>
AH33
VCC<208>
AJ11
VCC<207>
AJ33
VCC<206>
AK11
VCC<205>
AK12
VCC<204>
AK13
VCC<203>
AK15
VCC<202>
AK16
VCC<201>
AK18
VCC<200>
AK19
VCC<199>
AK21
VCC<198>
AK24
VCC<197>
AK25
VCC<196>
AK27
VCC<195>
AK28
VCC<194>
AK30
VCC<193>
AK31
VCC<192>
AK33
VCC<191>
AL12
VCC<190>
AL13
VCC<189>
AL15
VCC<188>
AL16
VCC<187>
AL18
VCC<186>
AL19
VCC<185>
AL21
VCC<184>
AL24
VCC<183>
AL25
VCC<182>
AL27
VCC<181>
AL28
VCC<180>
AL30
VCC<179>
AL31
VCC<178>
AL33
VCC<177>
AL34
VCC<176>
AM12
VCC<175>
AM13
VCC<174>
AM15
VCC<173>
AM16
VCC<172>
AM18
VCC<171>
AM19
VCC<170>
AM21
VCC<169>
AM24
VCC<168>
AM25
VCC<167>
AM27
VCC<166>
AM28
VCC<165>
AM30
VCC<164>
AM31
VCC<163>
AM33
VCC<162>
AM34
VCC<161>
AN12
VCC<160>
AN13
VCC<159>
AN15
VCC<158>
AN16
VCC<157>
5
CPU1F
CPU1F
Gainstown
Gainstown
6/10
6/10
Gainstown
Gainstown
CPU1G
CPU1G
Gainstown
Gainstown
7/10
7/10
Gainstown
Gainstown
VTTD<25> VTTD<24> VTTD<23> VTTD<22> VTTD<21> VTTD<20> VTTD<19> VTTD<18> VTTD<17> VTTD<16> VTTD<15> VTTD<14> VTTD<13> VTTD<12> VTTD<11> VTTD<10>
VTTD<9> VTTD<8> VTTD<7> VTTD<6> VTTD<5> VTTD<4> VTTD<3> VTTD<2> VTTD<1> VTTD<0>
VTTA<7> VTTA<6> VTTA<5> VTTA<4> VTTA<3> VTTA<2> VTTA<1> VTTA<0>
VCC<156> VCC<155> VCC<154> VCC<153> VCC<152> VCC<151> VCC<150> VCC<149> VCC<148> VCC<147> VCC<146> VCC<145> VCC<144> VCC<143> VCC<142> VCC<141> VCC<140> VCC<139> VCC<138> VCC<137> VCC<136> VCC<135> VCC<134> VCC<133> VCC<132> VCC<131> VCC<130> VCC<129> VCC<128> VCC<127> VCC<126> VCC<125> VCC<124> VCC<123> VCC<122> VCC<121> VCC<120> VCC<119> VCC<118> VCC<117> VCC<116> VCC<115> VCC<114> VCC<113> VCC<112> VCC<111> VCC<110> VCC<109> VCC<108> VCC<107> VCC<106> VCC<105> VCC<104>
AF37 AA10 AA11 AA33 AB10 AB11 AB33 AB34 AB8 AB9 AC10 AC11 AC33 AC34 AC35 AD34 AD35 AD36 AD9 AE34 AE35 AE8 AE9 AF36 AF8 AF9
AG34 AF34 AF33 AF11 AE33 AE11 AE10 AD10
AN18 AN19 AN21 AN24 AN25 AN27 AN28 AN30 AN31 AN33 AN34 AP12 AP13 AP15 AP16 AP18 AP19 AP21 AP24 AP25 AP27 AP28 AP30 AP31 AP33 AP34 AR10 AR12 AR13 AR15 AR16 AR18 AR19 AR21 AR24 AR25 AR27 AR28 AR30 AR31 AR33 AR34 AT10 AT12 AT13 AT15 AT16 AT18 AT19 AT21 AT24 AT25 AT27
PV_VCCP_CPU1 PV_VCCP_CPU1
AT28
VCC<103>
AT30
VCC<102>
AT31
VCC<101>
AT33
VCC<100>
AT34
VCC<99>
AT9
VCC<98>
AU10
VCC<97>
AU12
VCC<96>
AU13
VCC<95>
AU15
VCC<94>
AU16
VCC<93>
AU18
VCC<92>
AU19
VCC<91>
AU21
VCC<90>
AU24
VCC<89>
AU25
VCC<88>
AU27
VCC<87>
AU28
VCC<86>
AU30
VCC<85>
AU31
VCC<84>
AU33
VCC<83>
AU34
VCC<82>
AU9
VCC<81>
AV10
VCC<80>
AV12
VCC<79>
AV13
VCC<78>
AV15
VCC<77>
AV16
VCC<76>
AV18
VCC<75>
AV19
VCC<74>
AV21
VCC<73>
AV24
VCC<72>
AV25
VCC<71>
AV27
VCC<70>
AV28
VCC<69>
AV30
VCC<68>
AV31
VCC<67>
AV33
VCC<66>
AV34
VCC<65>
AV9
VCC<64>
AW10
VCC<63>
AW12
VCC<62>
AW13
VCC<61>
AW15
VCC<60>
AW16
VCC<59>
AW18
VCC<58>
AW19
VCC<57>
AW21
VCC<56>
AW24
VCC<55>
AW25
VCC<54>
AW27
VCC<53>
AW28
VCC<52>
+1.1V_CPU1
C915
C915 10u_0805_B
10u_0805_B
+1.8V_CPU1_PLL +1.5V_DDR3_CPU1
C408
C408 10u_0805
10u_0805
4
CPU1H
CPU1H
Gainstown
Gainstown
8/10
8/10
Gainstown
Gainstown
VCC<51> VCC<50> VCC<49> VCC<48> VCC<47> VCC<46> VCC<45> VCC<44> VCC<43> VCC<42> VCC<41> VCC<40> VCC<39> VCC<38> VCC<37> VCC<36> VCC<35> VCC<34> VCC<33> VCC<32> VCC<31> VCC<30> VCC<29> VCC<28> VCC<27> VCC<26> VCC<25> VCC<24> VCC<23> VCC<22> VCC<21> VCC<20> VCC<19> VCC<18> VCC<17> VCC<16> VCC<15> VCC<14> VCC<13> VCC<12> VCC<11> VCC<10>
VCC<9> VCC<8> VCC<7> VCC<6> VCC<5> VCC<4> VCC<3> VCC<2> VCC<1> VCC<0>
AW30 AW31 AW33 AW34 AW9 AY10 AY12 AY13 AY15 AY16 AY18 AY19 AY21 AY24 AY25 AY27 AY28 AY30 AY31 AY33 AY34 AY9 BA10 BA12 BA13 BA15 BA16 BA18 BA19 BA24 BA25 BA27 BA28 BA30 BA9 M11 M13 M15 M19 M21 M23 M25 M29 M31 M33 N11 N33 R11 R33 T11 T33 W11
9 0805 10 UF CAPS AND 2 0805 22UF CAPS AND 21206 47UF FOR VTTA
C418
C335
C335 10u_0805
10u_0805
C939
C939 10u_0805_B
10u_0805_B
C367
C367 22u_0805
22u_0805
C418 10u_0805
10u_0805
C359
C359 22u_0805
22u_0805
C949
C949 10u_0805_B
10u_0805_B
C379
C379 22u_0805
22u_0805
3
Y6 Y41 Y36 Y33 Y11
Y1
W8 W43 W38
W3
V5 V40 V35 V10
U7 U42 U37
U2
T9
T4 T39 T34
R6 R41 R36
R1
P8 P43 P38 P33
P3 P11
N5 N40 N35 N10
M7 M42 M37 M32 M30 M28 M26 M24 M22 M20
M2 M18 M16 M14 M12
L9
L4 L39 L34 L29
K6
K41 K36 K31 K11
K1
J8 J43 J38 J33
J3 J13
H5 H40 H35 H30 H10
G7 G42 G37 G32
G2 G12
C916
C916 10u_0805_B
10u_0805_B
C929
C929 22u_0805
22u_0805
VSS<309> VSS<308> VSS<307> VSS<306> VSS<305> VSS<304> VSS<303> VSS<302> VSS<301> VSS<300> VSS<299> VSS<298> VSS<297> VSS<296> VSS<295> VSS<294> VSS<293> VSS<292> VSS<291> VSS<290> VSS<289> VSS<288> VSS<287> VSS<286> VSS<285> VSS<284> VSS<283> VSS<282> VSS<281> VSS<280> VSS<279> VSS<278> VSS<277> VSS<276> VSS<275> VSS<274> VSS<273> VSS<272> VSS<271> VSS<270> VSS<269> VSS<268> VSS<267> VSS<266> VSS<265> VSS<264> VSS<263> VSS<262> VSS<261> VSS<260> VSS<259> VSS<258> VSS<257> VSS<256> VSS<255> VSS<254> VSS<253> VSS<252> VSS<251> VSS<250> VSS<249> VSS<248> VSS<247> VSS<246> VSS<245> VSS<244> VSS<243> VSS<242> VSS<241> VSS<240> VSS<239> VSS<238> VSS<237> VSS<236> VSS<235> VSS<234> VSS<233> VSS<232> VSS<231>
C1721
C1721 10u_0805_B
10u_0805_B
C934
C934 22u_0805
22u_0805
CPU1I
CPU1I
Gainstown
Gainstown
9/10
9/10
Gainstown
Gainstown
C1722
C1722 10u_0805_B
10u_0805_B
C925
C925 22u_0805
22u_0805
C392
C392 22u_0805
22u_0805
VSS<230> VSS<229> VSS<228> VSS<227> VSS<226> VSS<225> VSS<224> VSS<223> VSS<222> VSS<221> VSS<220> VSS<219> VSS<218> VSS<217> VSS<216> VSS<215> VSS<214> VSS<213> VSS<212> VSS<211> VSS<210> VSS<209> VSS<208> VSS<207> VSS<206> VSS<205> VSS<204> VSS<203> VSS<202> VSS<201> VSS<200> VSS<199> VSS<198> VSS<197> VSS<196> VSS<195> VSS<194> VSS<193> VSS<192> VSS<191> VSS<190> VSS<189> VSS<188> VSS<187> VSS<186> VSS<185> VSS<184> VSS<183> VSS<182> VSS<181> VSS<180> VSS<179> VSS<178> VSS<177> VSS<176> VSS<175> VSS<174> VSS<173> VSS<172> VSS<171> VSS<170> VSS<169> VSS<168> VSS<167> VSS<166> VSS<165> VSS<164> VSS<163> VSS<162> VSS<161> VSS<160> VSS<159> VSS<158> VSS<157> VSS<156> VSS<155> VSS<154> VSS<153>
C344
C344 22u_0805
22u_0805
2
F9 F4 F39 F34 F29 E6 E41 E36 E1 D8 D43 D38 D33 D3 C5 C43 C40 C35 BA5 BA39 BA35 BA3 BA29 BA26 BA20 BA17 BA14 BA11 B42 B37 B2 AY7 AY42 AY37 AY32 AY29 AY26 AY23 AY22 AY20 AY2 AY17 AY14 AY11 AW8 AW6 AW35 AW32 AW29 AW26 AW23 AW22 AW20 AW17 AW14 AW11 AW1 AV41 AV4 AV39 AV32 AV29 AV26 AV23 AV22 AV20 AV17 AV14 AV11 AU5 AU43 AU36 AU35 AU32 AU29 AU26 AU23 AU22
C337
C337 47u_1206
47u_1206
AU20 AU17 AU14 AU11
AT41 AT38 AT35 AT32 AT29 AT26 AT23 AT22 AT20 AT17 AT14 AT11 AR39 AR35 AR32
AR29 AR26 AR23 AR22 AR20
AR17 AR14 AR11
AP43 AP37 AP36 AP35 AP32 AP29 AP26 AP23 AP22 AP20 AP17 AP14 AP11 AP10
AN41 AN37 AN35 AN32
AN29 AN26 AN23 AN22 AN20 AN17 AN14 AN11
AM39 AM37 AM35 AM32 AM29 AM26 AM23 AM22 AM20 AM17 AM14 AM11
C414
C414 47u_1206
47u_1206
CPU1J
VSS<152> VSS<151> VSS<150> VSS<149>
AU1
VSS<148>
AT8
VSS<147>
AT7
VSS<146> VSS<145> VSS<144> VSS<143> VSS<142> VSS<141> VSS<140> VSS<139> VSS<138> VSS<137> VSS<136> VSS<135> VSS<134> VSS<133> VSS<132> VSS<131>
AR3
VSS<130> VSS<129> VSS<128> VSS<127> VSS<126> VSS<125>
AR2
VSS<124> VSS<123> VSS<122> VSS<121>
AP6
VSS<120>
AP5
VSS<119> VSS<118> VSS<117> VSS<116> VSS<115> VSS<114> VSS<113> VSS<112> VSS<111> VSS<110> VSS<109> VSS<108> VSS<107> VSS<106> VSS<105>
AP1
VSS<104>
AN7
VSS<103> VSS<102> VSS<101> VSS<100> VSS<99>
AN3
VSS<98> VSS<97> VSS<96> VSS<95> VSS<94> VSS<93> VSS<92> VSS<91> VSS<90>
AM9
VSS<89>
AM5
VSS<88> VSS<87> VSS<86> VSS<85> VSS<84> VSS<83> VSS<82> VSS<81> VSS<80> VSS<79> VSS<78> VSS<77> VSS<76>
AL7
VSS<75>
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Date:
Date:
CPU1J
Gainstown
Gainstown
10/10
10/10
Gainstown
Gainstown
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
14_CPU1(4/4) POWER / GND
14_CPU1(4/4) POWER / GND
Monday, November 03, 2008
Monday, November 03, 2008
Monday, November 03, 2008
14_CPU1(4/4) POWER / GND
1
AL42
VSS<74>
AL37
VSS<73>
AL36
VSS<72>
AL35
VSS<71>
AL32
VSS<70>
AL29
VSS<69>
AL26
VSS<68>
AL23
VSS<67>
AL22
VSS<66>
AL20
VSS<65>
AL2
VSS<64>
AL17
VSS<63>
AL14
VSS<62>
AL11
VSS<61>
AL1
VSS<60>
AK9
VSS<59>
AK43
VSS<58>
AK39
VSS<57>
AK34
VSS<56>
AK32
VSS<55>
AK3
VSS<54>
AK29
VSS<53>
AK26
VSS<52>
AK23
VSS<51>
AK22
VSS<50>
AK20
VSS<49>
AK17
VSS<48>
AK14
VSS<47>
AK10
VSS<46>
AJ5
VSS<45>
AJ41
VSS<44>
AJ36
VSS<43>
AJ34
VSS<42>
AH7
VSS<41>
AH39
VSS<40>
AH37
VSS<39>
AH34
VSS<38>
AH1
VSS<37>
AG9
VSS<36>
AG43
VSS<35>
AG33
VSS<34>
AG3
VSS<33>
AG11
VSS<32>
AF5
VSS<31>
AF41
VSS<30>
AF38
VSS<29>
AF35
VSS<28>
AE7
VSS<27>
AE39
VSS<26>
AE2
VSS<25>
AD43
VSS<24>
AD41
VSS<23>
AD37
VSS<22>
AD33
VSS<21>
AD11
VSS<20>
AC9
VSS<19>
AC7
VSS<18>
AC5
VSS<17>
AC36
VSS<16>
AC2
VSS<15>
AB7
VSS<14>
AB42
VSS<13>
AB40
VSS<12>
AB4
VSS<11>
AB37
VSS<10>
AA9
VSS<9>
AA39
VSS<8>
AA38
VSS<7>
AA34
VSS<6>
AA3
VSS<5>
A6
VSS<4>
A41
VSS<3>
A4
VSS<2>
A39
VSS<1>
A35
VSS<0>
Sheet of
Sheet of
Sheet of
14 74
14 74
14 74
0A
0A
0A
5
4
3
2
1
VDD0 VDD1 VDD2 VDD3 VDD4 VDD5 VDD6 VDD7 VDD8
VDD9 VDD10 VDD11 VDD12 VDD13 VDD14 VDD15 VDD16 VDD17 VDD18 VDD19 VDD20 VDD21
VTT0 VTT1 VTT2 VTT3
NC_TEST
DDR3
DDR3
+1.5V_DDR3_CPU0
51 54 57 60 62 65 66 69 72 75 78 170 173 176 179 182 183 186 189 191 194
+0.75V_DDR3_CPU0
197
49 48 120 240
167
CPU0_DIMM2A
M_A_BA2 M_A_MA15 M_A_MA14 M_A_MA13 M_A_MA12 M_A_MA11 M_A_MA10
D D
M_A_CK_DP2<7>
M_A_CK_DN2<7>
M_A_CK_DP0<7>
M_A_CK_DN0<7>
M_A_CS_N3<7> M_A_CS_N2<7> M_A_CS_N1<7> M_A_CS_N0<7>
M_A_CKE2<7> M_A_CKE0<7>
M_A_WE_N<7,16>
M_A_RAS_N<7,16>
C C
SMB_SPD0_3V3_DAT<16,17,19,45> SMB_SPD0_3V3_CLK<16,17,19,45>
IRQ_CPU0_RDIMM_EVENT_N<9,16,17,19,33> P1V5_DDR3_CPU0_VREF_A_D<16> P1V5_DDR3_CPU0_VREF_A_A<16>
B B
M_A_CAS_N<7,16>
M_A_ODT1<7> M_A_ODT0<7>
M_A_MA_PAR<7,16>
M_A_PAR_ERR_N0<7>
M_A_RESET_N<7,16>
ADDRESS = 0XA0
SMB_SPD0_3V3_DAT SMB_SPD0_3V3_CLK IRQ_CPU0_RDIMM_EVENT_N P1V5_DDR3_CPU0_VREF_A_D P1V5_DDR3_CPU0_VREF_A_A
M_A_MA9 M_A_MA8 M_A_MA7 M_A_MA6 M_A_MA5 M_A_MA4 M_A_MA3 M_A_MA2 M_A_MA1 M_A_MA0
M_A_BA1 M_A_BA0
M_A_CK_DP2 M_A_CK_DN2 M_A_CK_DP0 M_A_CK_DN0
M_A_CS_N3 M_A_CS_N2 M_A_CS_N1 M_A_CS_N0
M_A_CKE2 M_A_CKE0
M_A_WE_N M_A_RAS_N M_A_CAS_N
M_A_ODT1 M_A_ODT0
M_A_MA_PAR M_A_PAR_ERR_N0
M_A_ECC7 M_A_ECC6 M_A_ECC5 M_A_ECC4 M_A_ECC3 M_A_ECC2 M_A_ECC1 M_A_ECC0
M_A_RESET_N
+3.3V
CPU0_DIMM2A
52 171 172 196 174
55
70 175 177
56 178
58
59 180
61 181 188
190
71
63
64 184 185
198
79
76 193
169
50
73 192
74
77 195
68
53 165
164 159 158
46
45
40
39 168 236
119 237 117 238 118 187
1
67
A16_BA2 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0
BA1 BA0
NC_CK1P NC_CK1N CK0P CK0N
CS3 CS2 CS1 CS0
CKE1 CKE0
WE_N RAS_N CAS_N
ODT1 ODT0
PAR_IN_NC ERR_OUT_NC
CB7 CB6 CB5 CB4 CB3 CB2 CB1 CB0
RESET_N VDDSPD
SA2 SA1 SA0 SDA SCL EVENT_N_NC VREFDQ VREFCA
DQ63 DQ62 DQ61 DQ60 DQ59 DQ58 DQ57 DQ56 DQ55 DQ54 DQ53 DQ52 DQ51 DQ50 DQ49 DQ48 DQ47 DQ46 DQ45 DQ44 DQ43 DQ42 DQ41 DQ40 DQ39 DQ38 DQ37 DQ36 DQ35 DQ34 DQ33 DQ32 DQ31 DQ30 DQ29 DQ28 DQ27 DQ26 DQ25 DQ24 DQ23 DQ22 DQ21 DQ20 DQ19 DQ18 DQ17 DQ16 DQ15 DQ14 DQ13 DQ12 DQ11 DQ10
DDR3
DDR3
DQ9 DQ8 DQ7 DQ6 DQ5 DQ4 DQ3 DQ2 DQ1 DQ0
M_A_DQ63
234
M_A_DQ62
233
M_A_DQ61
228
M_A_DQ60
227
M_A_DQ59
115
M_A_DQ58
114
M_A_DQ57
109
M_A_DQ56
108
M_A_DQ55
225
M_A_DQ54
224
M_A_DQ53
219
M_A_DQ52
218
M_A_DQ51
106
M_A_DQ50
105
M_A_DQ49
100
M_A_DQ48
99
M_A_DQ47
216
M_A_DQ46
215
M_A_DQ45
210
M_A_DQ44
209
M_A_DQ43
97
M_A_DQ42
96
M_A_DQ41
91
M_A_DQ40
90
M_A_DQ39
207
M_A_DQ38
206
M_A_DQ37
201
M_A_DQ36
200
M_A_DQ35
88
M_A_DQ34
87
M_A_DQ33
82
M_A_DQ32
81
M_A_DQ31
156
M_A_DQ30
155
M_A_DQ29
150
M_A_DQ28
149
M_A_DQ27
37
M_A_DQ26
36
M_A_DQ25
31
M_A_DQ24
30
M_A_DQ23
147
M_A_DQ22
146
M_A_DQ21
141
M_A_DQ20
140
M_A_DQ19
28
M_A_DQ18
27
M_A_DQ17
22
M_A_DQ16
21
M_A_DQ15
138
M_A_DQ14
137
M_A_DQ13
132
M_A_DQ12
131
M_A_DQ11
19
M_A_DQ10
18
M_A_DQ9
13
M_A_DQ8
12
M_A_DQ7
129
M_A_DQ6
128
M_A_DQ5
123
M_A_DQ4
122
M_A_DQ3
10
M_A_DQ2
9
M_A_DQ1
4
M_A_DQ0
3
CPU0_DIMM2B
CPU0_DIMM2B
DQS17P_DM8
DQS17N_NC
DQS16P_DM7
DQS16N_NC
DQS15P_DM6
DQS15N_NC
DQS14P_DM5
DQS14N_NC
DQS13P_DM4
DQS13N_NC
DQS12P_DM3
DQS12N_NC
DQS11P_DM2
DQS11N_NC
DQS10P_DM1
DQS10N_NC DQS9P_DM0
DQS9N_NC
2/3
2/3
M_A_DQS_DP[17..0] M_A_DQS_DN[17..0] M_A_DQ[63..0] M_A_ECC[7..0] M_A_MA[15..0] M_A_BA[2..0]
DQS8P DQS8N DQS7P DQS7N DQS6P DQS6N DQS5P DQS5N DQS4P DQS4N DQS3P DQS3N DQS2P DQS2N DQS1P DQS1N DQS0P DQS0N
DDR3
DDR3
M_A_DQS_DP17
161
M_A_DQS_DN17
162
M_A_DQS_DP16
230
M_A_DQS_DN16
231
M_A_DQS_DP15
221
M_A_DQS_DN15
222
M_A_DQS_DP14
212
M_A_DQS_DN14
213
M_A_DQS_DP13
203
M_A_DQS_DN13
204
M_A_DQS_DP12
152
M_A_DQS_DN12
153
M_A_DQS_DP11
143
M_A_DQS_DN11
144
M_A_DQS_DP10
134
M_A_DQS_DN10
135
M_A_DQS_DP9
125
M_A_DQS_DN9
126
M_A_DQS_DP8
43
M_A_DQS_DN8
42
M_A_DQS_DP7
112
M_A_DQS_DN7
111
M_A_DQS_DP6
103
M_A_DQS_DN6
102
M_A_DQS_DP5
94
M_A_DQS_DN5
93
M_A_DQS_DP4
85
M_A_DQS_DN4
84
M_A_DQS_DP3
34
M_A_DQS_DN3
33
M_A_DQS_DP2
25
M_A_DQS_DN2
24
M_A_DQS_DP1
16
M_A_DQS_DN1
15
M_A_DQS_DP0
7
M_A_DQS_DN0
6
M_A_DQS_DP[17..0] <7,16>
M_A_DQS_DN[17..0] <7,16> M_A_DQ[63..0] <7,16> M_A_ECC[7..0] <7,16>
M_A_MA[15..0] <7,16>
M_A_BA[2..0] <7,16>
+1.5V_DDR3_CPU0
C655
C655 10u
10u
C758
C758 10u
10u
CPU0_DIMM2C
CPU0_DIMM2C
2
VSS0
5
VSS1
8
VSS2
11
VSS3
14
VSS4
17
VSS5
20
VSS6
23
VSS7
26
VSS8
29
VSS9
32
VSS10
35
VSS11
38
VSS12
41
VSS13
44
VSS14
47
VSS15
80
VSS16
83
VSS17
86
VSS18
89
VSS19
92
VSS20
95
VSS21
98
VSS22
101
VSS23
104
VSS24
107
VSS25
110
VSS26
113
VSS27
116
VSS28
121
VSS29
124
VSS30
127
VSS31
130
VSS32
133
VSS33
136
VSS34
139
VSS35
142
VSS36
145
VSS37
148
VSS38
151
VSS39
154
VSS40
157
VSS41
160
VSS42
163
VSS43
166
VSS44
199
VSS45
202
VSS46
205
VSS47
208
VSS48
211
VSS49
214
VSS50
217
VSS51
220
VSS52
223
VSS53
226
VSS54
229
VSS55
232
VSS56
235
VSS57
239
VSS58
+1.5V_DDR3_CPU0
3/3
3/3
R498
R498 X_100RST
X_100RST
R488
R488 X_100RST
X_100RST
P1V5_DDR3_CPU0_VREF_A_D
C546
C546
0.1u_0402
0.1u_0402
+5V
U118
U118
VDD SCL SDA GND
+1.5V_DDR3_CPU0
5
RW
6
RH
R1736 12.1KR1%0402R1736 12.1KR1%0402
R1741 12.1KR1%0402R1741 12.1KR1%0402
4
C1711
C1711 C1u16X5
C1u16X5
3
+
+
2
-
-
U119A
U119A AZ358M-E1
AZ358M-E1
4 8
R1738 2.2R0402R1738 2.2R0402 R694
1
R1718
R1718 100R
100R
R1740 0R0402R1740 0R0402 R1739 0R0402R1739 0R0402 R1742 0R0402R1742 0R0402
C1713
C1713 X_C1u6.3X50402
X_C1u6.3X50402
3
P1V5_DDR3_CPU0_VREF_A_D <16> P1V5_DDR3_CPU0_VREF_B_D <17> P1V5_DDR3_CPU0_VREF_C_D <19>
2
+3.3V
C1712 C0.1u16X0402C1712 C0.1u16X0402
SMBCLK_ICH<21,34,45,66,68> SMBDAT_ICH<21,34,45,66,68>
A A
R1735 0R0402R1735 0R0402 R1737 0R0402R1737 0R0402
5
1 3 4 2
ISL90728WIE627Z-TK_SC70-6-RH
ISL90728WIE627Z-TK_SC70-6-RH
+1.5V_DDR3_CPU0
R714
R714 100RST
100RST
R694 100RST
100RST
MSI
MSI
MSI
P1V5_DDR3_CPU0_VREF_A_A
C698
C698
0.1u_0402
0.1u_0402
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
15_CPU0_DDR3_CHANNELA_DIMM1
15_CPU0_DDR3_CHANNELA_DIMM1
15_CPU0_DDR3_CHANNELA_DIMM1
1
Sheet of
Sheet of
Sheet of
15 74
15 74
15 74
0A
0A
0A
5
4
3
2
1
VDD0 VDD1 VDD2 VDD3 VDD4 VDD5 VDD6 VDD7 VDD8
VDD9 VDD10 VDD11 VDD12 VDD13 VDD14 VDD15 VDD16 VDD17 VDD18 VDD19 VDD20 VDD21
VTT0 VTT1 VTT2 VTT3
NC_TEST
DDR3
DDR3
+1.5V_DDR3_CPU0
51 54 57 60 62 65 66 69 72 75 78 170 173 176 179 182 183 186 189 191 194
+0.75V_DDR3_CPU0
197
49 48 120 240
167
CPU0_DIMM1A
D D
M_A_CK_DP3<7>
M_A_CK_DN3<7>
M_A_CK_DP1<7>
M_A_CK_DN1<7>
M_A_CS_N7<7> M_A_CS_N6<7> M_A_CS_N5<7>
C C
M_A_CS_N4<7>
M_A_CKE3<7> M_A_CKE1<7>
M_A_WE_N<7,15> M_A_RAS_N<7,15> M_A_CAS_N<7,15>
M_A_ODT3<7> M_A_ODT2<7>
M_A_MA_PAR<7,15>
M_A_PAR_ERR_N1<7>
M_A_RESET_N<7,15>
ADDRESS = 0XA2
SMB_SPD0_3V3_DAT<15,17,19,45>
B B
SMB_SPD0_3V3_CLK<15,17,19,45>
IRQ_CPU0_RDIMM_EVENT_N<9,15,17,19,33> P1V5_DDR3_CPU0_VREF_A_D<15> P1V5_DDR3_CPU0_VREF_A_A<15>
SMB_SPD0_3V3_DAT SMB_SPD0_3V3_CLK IRQ_CPU0_RDIMM_EVENT_N P1V5_DDR3_CPU0_VREF_A_D P1V5_DDR3_CPU0_VREF_A_A
M_A_BA2 M_A_MA15 M_A_MA14 M_A_MA13 M_A_MA12 M_A_MA11 M_A_MA10 M_A_MA9 M_A_MA8 M_A_MA7 M_A_MA6 M_A_MA5 M_A_MA4 M_A_MA3 M_A_MA2 M_A_MA1 M_A_MA0
M_A_BA1 M_A_BA0
M_A_CK_DP3 M_A_CK_DN3 M_A_CK_DP1 M_A_CK_DN1
M_A_CS_N7 M_A_CS_N6 M_A_CS_N5 M_A_CS_N4
M_A_CKE3 M_A_CKE1
M_A_WE_N M_A_RAS_N M_A_CAS_N
M_A_ODT3 M_A_ODT2
M_A_MA_PAR M_A_PAR_ERR_N1
M_A_ECC7 M_A_ECC6 M_A_ECC5 M_A_ECC4 M_A_ECC3 M_A_ECC2 M_A_ECC1 M_A_ECC0
M_A_RESET_N
+3.3V
CPU0_DIMM1A
52 171 172 196 174
55
70 175 177
56 178
58
59 180
61 181 188
190
71
63
64 184 185
198
79
76 193
169
50
73 192
74
77 195
68
53 165
164 159 158
46
45
40
39 168 236
119 237 117 238 118 187
1
67
A16_BA2 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0
BA1 BA0
NC_CK1P NC_CK1N CK0P CK0N
CS3 CS2 CS1 CS0
CKE1 CKE0
WE_N RAS_N CAS_N
ODT1 ODT0
PAR_IN_NC ERR_OUT_NC
CB7 CB6 CB5 CB4 CB3 CB2 CB1 CB0
RESET_N VDDSPD
SA2 SA1 SA0 SDA SCL EVENT_N_NC VREFDQ VREFCA
DQ63 DQ62 DQ61 DQ60 DQ59 DQ58 DQ57 DQ56 DQ55 DQ54 DQ53 DQ52 DQ51 DQ50 DQ49 DQ48 DQ47 DQ46 DQ45 DQ44 DQ43 DQ42 DQ41 DQ40 DQ39 DQ38 DQ37 DQ36 DQ35 DQ34 DQ33 DQ32 DQ31 DQ30 DQ29 DQ28 DQ27 DQ26 DQ25 DQ24 DQ23 DQ22 DQ21 DQ20 DQ19 DQ18 DQ17 DQ16 DQ15 DQ14 DQ13 DQ12 DQ11 DQ10
DQ9 DQ8 DQ7 DQ6 DQ5 DQ4 DQ3 DQ2 DQ1 DQ0
DDR3
DDR3
M_A_DQ63
234
M_A_DQ62
233
M_A_DQ61
228
M_A_DQ60
227
M_A_DQ59
115
M_A_DQ58
114
M_A_DQ57
109
M_A_DQ56
108
M_A_DQ55
225
M_A_DQ54
224
M_A_DQ53
219
M_A_DQ52
218
M_A_DQ51
106
M_A_DQ50
105
M_A_DQ49
100
M_A_DQ48
99
M_A_DQ47
216
M_A_DQ46
215
M_A_DQ45
210
M_A_DQ44
209
M_A_DQ43
97
M_A_DQ42
96
M_A_DQ41
91
M_A_DQ40
90
M_A_DQ39
207
M_A_DQ38
206
M_A_DQ37
201
M_A_DQ36
200
M_A_DQ35
88
M_A_DQ34
87
M_A_DQ33
82
M_A_DQ32
81
M_A_DQ31
156
M_A_DQ30
155
M_A_DQ29
150
M_A_DQ28
149
M_A_DQ27
37
M_A_DQ26
36
M_A_DQ25
31
M_A_DQ24
30
M_A_DQ23
147
M_A_DQ22
146
M_A_DQ21
141
M_A_DQ20
140
M_A_DQ19
28
M_A_DQ18
27
M_A_DQ17
22
M_A_DQ16
21
M_A_DQ15
138
M_A_DQ14
137
M_A_DQ13
132
M_A_DQ12
131
M_A_DQ11
19
M_A_DQ10
18
M_A_DQ9
13
M_A_DQ8
12
M_A_DQ7
129
M_A_DQ6
128
M_A_DQ5
123
M_A_DQ4
122
M_A_DQ3
10
M_A_DQ2
9
M_A_DQ1
4
M_A_DQ0
3
CPU0_DIMM1B
CPU0_DIMM1B
DQS17P_DM8
DQS17N_NC
DQS16P_DM7
DQS16N_NC
DQS15P_DM6
DQS15N_NC
DQS14P_DM5
DQS14N_NC
DQS13P_DM4
DQS13N_NC
DQS12P_DM3
DQS12N_NC
DQS11P_DM2
DQS11N_NC
DQS10P_DM1
DQS10N_NC DQS9P_DM0
DQS9N_NC
2/3
2/3
M_A_DQS_DP[17..0] M_A_DQS_DN[17..0] M_A_ECC[7..0]
M_A_BA[2..0]
M_A_MA[15..0] M_A_DQ[63..0]
DQS8P DQS8N DQS7P DQS7N DQS6P DQS6N DQS5P DQS5N DQS4P DQS4N DQS3P DQS3N DQS2P DQS2N DQS1P DQS1N DQS0P DQS0N
DDR3
DDR3
161 162 230 231 221 222 212 213 203 204 152 153 143 144 134 135 125 126 43 42 112 111 103 102 94 93 85 84 34 33 25 24 16 15 7 6
M_A_DQS_DP17 M_A_DQS_DN17 M_A_DQS_DP16 M_A_DQS_DN16 M_A_DQS_DP15 M_A_DQS_DN15 M_A_DQS_DP14 M_A_DQS_DN14 M_A_DQS_DP13 M_A_DQS_DN13 M_A_DQS_DP12 M_A_DQS_DN12 M_A_DQS_DP11 M_A_DQS_DN11 M_A_DQS_DP10 M_A_DQS_DN10 M_A_DQS_DP9 M_A_DQS_DN9 M_A_DQS_DP8 M_A_DQS_DN8 M_A_DQS_DP7 M_A_DQS_DN7 M_A_DQS_DP6 M_A_DQS_DN6 M_A_DQS_DP5 M_A_DQS_DN5 M_A_DQS_DP4 M_A_DQS_DN4 M_A_DQS_DP3 M_A_DQS_DN3 M_A_DQS_DP2 M_A_DQS_DN2 M_A_DQS_DP1 M_A_DQS_DN1 M_A_DQS_DP0 M_A_DQS_DN0
M_A_DQS_DP[17..0] <7,15> M_A_DQS_DN[17..0] <7,15>
M_A_ECC[7..0] <7,15>
M_A_BA[2..0] <7,15> M_A_MA[15..0] <7,15>
M_A_DQ[63..0] <7,15>
CPU0_DIMM1C
CPU0_DIMM1C
2 5 8
11 14 17 20 23 26 29 32 35 38 41 44 47 80 83 86 89 92 95
98 101 104 107 110 113 116 121 124 127 130 133 136 139 142 145 148 151 154 157 160 163 166 199 202 205 208 211 214 217 220 223 226 229 232 235 239
VSS0 VSS1 VSS2 VSS3 VSS4 VSS5 VSS6 VSS7 VSS8 VSS9 VSS10 VSS11 VSS12 VSS13 VSS14 VSS15 VSS16 VSS17 VSS18 VSS19 VSS20 VSS21 VSS22 VSS23 VSS24 VSS25 VSS26 VSS27 VSS28 VSS29 VSS30 VSS31 VSS32 VSS33 VSS34 VSS35 VSS36 VSS37 VSS38 VSS39 VSS40 VSS41 VSS42 VSS43 VSS44 VSS45 VSS46 VSS47 VSS48 VSS49 VSS50 VSS51 VSS52 VSS53 VSS54 VSS55 VSS56 VSS57 VSS58
3/3
3/3
+1.5V_DDR3_CPU0
C759
C759
C760
C760
10u
10u
10u
10u
A A
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
5
4
3
2
Monday, November 03, 2008
16_CPU0_DDR3_CHANNELA_DIMM2
16_CPU0_DDR3_CHANNELA_DIMM2
16_CPU0_DDR3_CHANNELA_DIMM2
1
Sheet of
Sheet of
Sheet of
16 74
16 74
16 74
0A
0A
0A
5
D D
4
3
2
1
VDD0 VDD1 VDD2 VDD3 VDD4 VDD5 VDD6 VDD7 VDD8
VDD9 VDD10 VDD11 VDD12 VDD13 VDD14 VDD15 VDD16 VDD17 VDD18 VDD19 VDD20 VDD21
VTT0 VTT1 VTT2 VTT3
NC_TEST
DDR3
DDR3
+1.5V_DDR3_CPU0
51 54 57 60 62 65 66 69 72 75 78 170 173 176 179 182 183 186 189 191 194
+0.75V_DDR3_CPU0
197
49 48 120 240
167
CPU0_DIMM4A
M_B_BA2 M_B_MA15 M_B_MA14 M_B_MA13 M_B_MA12 M_B_MA11 M_B_MA10 M_B_MA9 M_B_MA8 M_B_MA7 M_B_MA6 M_B_MA5 M_B_MA4 M_B_MA3 M_B_MA2 M_B_MA1 M_B_MA0
M_B_BA1 M_B_BA0
M_B_CK_DP2<8>
M_B_CK_DN2<8>
M_B_CK_DP0<8>
C C
B B
SMB_SPD0_3V3_DAT<15,16,19,45>
SMB_SPD0_3V3_CLK<15,16,19,45>
IRQ_CPU0_RDIMM_EVENT_N<9,15,16,19,33>
P1V5_DDR3_CPU0_VREF_B_D<15>
M_B_CK_DN0<8>
M_B_CS_N3<8> M_B_CS_N2<8> M_B_CS_N1<8> M_B_CS_N0<8>
M_B_CKE2<8> M_B_CKE0<8>
M_B_WE_N<8> M_B_RAS_N<8> M_B_CAS_N<8>
M_B_ODT1<8> M_B_ODT0<8>
M_B_MA_PAR<8>
M_B_PAR_ERR_N0<8>
M_B_RESET_N<8>
ADDRESS = 0XA4
SMB_SPD0_3V3_DAT SMB_SPD0_3V3_CLK IRQ_CPU0_RDIMM_EVENT_N P1V5_DDR3_CPU0_VREF_B_D P1V5_DDR3_CPU0_VREF_B_A
M_B_CK_DP2 M_B_CK_DN2 M_B_CK_DP0 M_B_CK_DN0
M_B_CS_N3 M_B_CS_N2 M_B_CS_N1 M_B_CS_N0
M_B_CKE2 M_B_CKE0
M_B_WE_N M_B_RAS_N M_B_CAS_N
M_B_ODT1 M_B_ODT0
M_B_MA_PAR M_B_PAR_ERR_N0
M_B_ECC7 M_B_ECC6 M_B_ECC5 M_B_ECC4 M_B_ECC3 M_B_ECC2 M_B_ECC1 M_B_ECC0
M_B_RESET_N
+3.3V
CPU0_DIMM4A
52 171 172 196 174
55
70 175 177
56 178
58
59 180
61 181 188
190
71
63
64 184 185
198
79
76 193
169
50
73 192
74
77 195
68
53 165
164 159 158
46
45
40
39 168 236
119 237 117 238 118 187
1
67
A16_BA2 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0
BA1 BA0
NC_CK1P NC_CK1N CK0P CK0N
CS3 CS2 CS1 CS0
CKE1 CKE0
WE_N RAS_N CAS_N
ODT1 ODT0
PAR_IN_NC ERR_OUT_NC
CB7 CB6 CB5 CB4 CB3 CB2 CB1 CB0
RESET_N VDDSPD
SA2 SA1 SA0 SDA SCL EVENT_N_NC VREFDQ VREFCA
DDR3
DDR3
DQ63 DQ62 DQ61 DQ60 DQ59 DQ58 DQ57 DQ56 DQ55 DQ54 DQ53 DQ52 DQ51 DQ50 DQ49 DQ48 DQ47 DQ46 DQ45 DQ44 DQ43 DQ42 DQ41 DQ40 DQ39 DQ38 DQ37 DQ36 DQ35 DQ34 DQ33 DQ32 DQ31 DQ30 DQ29 DQ28 DQ27 DQ26 DQ25 DQ24 DQ23 DQ22 DQ21 DQ20 DQ19 DQ18 DQ17 DQ16 DQ15 DQ14 DQ13 DQ12 DQ11 DQ10
DQ9 DQ8 DQ7 DQ6 DQ5 DQ4 DQ3 DQ2 DQ1 DQ0
M_B_DQ63
234
M_B_DQ62
233
M_B_DQ61
228
M_B_DQ60
227
M_B_DQ59
115
M_B_DQ58
114
M_B_DQ57
109
M_B_DQ56
108
M_B_DQ55
225
M_B_DQ54
224
M_B_DQ53
219
M_B_DQ52
218
M_B_DQ51
106
M_B_DQ50
105
M_B_DQ49
100
M_B_DQ48
99
M_B_DQ47
216
M_B_DQ46
215
M_B_DQ45
210
M_B_DQ44
209
M_B_DQ43
97
M_B_DQ42
96
M_B_DQ41
91
M_B_DQ40
90
M_B_DQ39
207
M_B_DQ38
206
M_B_DQ37
201
M_B_DQ36
200
M_B_DQ35
88
M_B_DQ34
87
M_B_DQ33
82
M_B_DQ32
81
M_B_DQ31
156
M_B_DQ30
155
M_B_DQ29
150
M_B_DQ28
149
M_B_DQ27
37
M_B_DQ26
36
M_B_DQ25
31
M_B_DQ24
30
M_B_DQ23
147
M_B_DQ22
146
M_B_DQ21
141
M_B_DQ20
140
M_B_DQ19
28
M_B_DQ18
27
M_B_DQ17
22
M_B_DQ16
21
M_B_DQ15
138
M_B_DQ14
137
M_B_DQ13
132
M_B_DQ12
131
M_B_DQ11
19
M_B_DQ10
18
M_B_DQ9
13
M_B_DQ8
12
M_B_DQ7
129
M_B_DQ6
128
M_B_DQ5
123
M_B_DQ4
122
M_B_DQ3
10
M_B_DQ2
9
M_B_DQ1
4
M_B_DQ0
3
CPU0_DIMM4B
CPU0_DIMM4B
DQS17P_DM8
DQS17N_NC
DQS16P_DM7
DQS16N_NC
DQS15P_DM6
DQS15N_NC
DQS14P_DM5
DQS14N_NC
DQS13P_DM4
DQS13N_NC
DQS12P_DM3
DQS12N_NC
DQS11P_DM2
DQS11N_NC
DQS10P_DM1
DQS10N_NC DQS9P_DM0
DQS9N_NC
DQS8P DQS8N DQS7P DQS7N DQS6P DQS6N DQS5P DQS5N DQS4P DQS4N DQS3P DQS3N DQS2P DQS2N DQS1P DQS1N DQS0P DQS0N
2/3
2/3
M_B_MA[15..0] M_B_BA[2..0] M_B_DQS_DP[17..0] M_B_DQS_DN[17..0] M_B_DQ[63..0] M_B_ECC[7..0]
M_B_DQS_DP17
161
M_B_DQS_DN17
162
M_B_DQS_DP16
230
M_B_DQS_DN16
231
M_B_DQS_DP15
221
M_B_DQS_DN15
222
M_B_DQS_DP14
212
M_B_DQS_DN14
213
M_B_DQS_DP13
203
M_B_DQS_DN13
204
M_B_DQS_DP12
152
M_B_DQS_DN12
153
M_B_DQS_DP11
143
M_B_DQS_DN11
144
M_B_DQS_DP10
134
M_B_DQS_DN10
135
M_B_DQS_DP9
125
M_B_DQS_DN9
126
M_B_DQS_DP8
43
M_B_DQS_DN8
42
M_B_DQS_DP7
112
M_B_DQS_DN7
111
M_B_DQS_DP6
103
M_B_DQS_DN6
102
M_B_DQS_DP5
94
M_B_DQS_DN5
93
M_B_DQS_DP4
85
M_B_DQS_DN4
84
M_B_DQS_DP3
34
M_B_DQS_DN3
33
M_B_DQS_DP2
25
M_B_DQS_DN2
24
M_B_DQS_DP1
16
M_B_DQS_DN1
15
M_B_DQS_DP0
7
M_B_DQS_DN0
6
DDR3
DDR3
M_B_MA[15..0] <8> M_B_BA[2..0] <8> M_B_DQS_DP[17..0] <8> M_B_DQS_DN[17..0] <8> M_B_DQ[63..0] <8> M_B_ECC[7..0] <8>
CPU0_DIMM4C
CPU0_DIMM4C
2 5 8
11 14 17 20 23 26 29 32 35 38 41 44 47 80 83 86 89 92 95
98 101 104 107 110 113 116 121 124 127 130 133 136 139 142 145 148 151 154 157 160 163 166 199 202 205 208 211 214 217 220 223 226 229 232 235 239
VSS0 VSS1 VSS2 VSS3 VSS4 VSS5 VSS6 VSS7 VSS8 VSS9 VSS10 VSS11 VSS12 VSS13 VSS14 VSS15 VSS16 VSS17 VSS18 VSS19 VSS20 VSS21 VSS22 VSS23 VSS24 VSS25 VSS26 VSS27 VSS28 VSS29 VSS30 VSS31 VSS32 VSS33 VSS34 VSS35 VSS36 VSS37 VSS38 VSS39 VSS40 VSS41 VSS42 VSS43 VSS44 VSS45 VSS46 VSS47 VSS48 VSS49 VSS50 VSS51 VSS52 VSS53 VSS54 VSS55 VSS56 VSS57 VSS58
3/3
3/3
+1.5V_DDR3_CPU0 +1.5V_DDR3_CPU0
R719
R519
R519 X_100RST
X_100RST
P1V5_DDR3_CPU0_VREF_B_D
R497
R497
C544
C544
X_100RST
X_100RST
0.1u_0402
A A
5
0.1u_0402
4
R719 100RST
100RST
R705
R705 100RST
100RST
P1V5_DDR3_CPU0_VREF_B_A
C702
C702
0.1u_0402
0.1u_0402
+1.5V_DDR3_CPU0
3
C761
C761 10u
10u
C757
C757 10u
10u
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
2
Monday, November 03, 2008
17_CPU0_DDR3_CHANNELB_DIMM1
17_CPU0_DDR3_CHANNELB_DIMM1
17_CPU0_DDR3_CHANNELB_DIMM1
1
Sheet of
Sheet of
Sheet of
17 74
17 74
17 74
0A
0A
0A
5
D D
C C
4
3
2
1
B B
A A
MSI
MSI
MSI
5
4
3
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
A
A
A
Date:
Date:
Date:
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-91C9
MS-91C9
MS-91C9
18_CPU0_DDR3_CHANNELB_DIMM2
18_CPU0_DDR3_CHANNELB_DIMM2
18_CPU0_DDR3_CHANNELB_DIMM2
Sheet of
Sheet of
Wednesday, September 17, 2008
Wednesday, September 17, 2008
Wednesday, September 17, 2008
2
Sheet of
18 74
18 74
18 74
1
0A
0A
0A
5
4
3
2
1
VDD0 VDD1 VDD2 VDD3 VDD4 VDD5 VDD6 VDD7 VDD8
VDD9 VDD10 VDD11 VDD12 VDD13 VDD14 VDD15 VDD16 VDD17 VDD18 VDD19 VDD20 VDD21
VTT0 VTT1 VTT2 VTT3
NC_TEST
DDR3
DDR3
+1.5V_DDR3_CPU0
51 54 57 60 62 65 66 69 72 75 78 170 173 176 179 182 183 186 189 191 194
+0.75V_DDR3_CPU0
197
49 48 120 240
167
CPU0_DIMM6A
M_C_BA2 M_C_MA15
D D
M_C_CK_DP2<8>
M_C_CK_DN2<8>
M_C_CK_DP0<8>
M_C_CK_DN0<8>
M_C_CS_N3<8> M_C_CS_N2<8> M_C_CS_N1<8> M_C_CS_N0<8>
M_C_CKE2<8>
C C
SMB_SPD0_3V3_DAT<15,16,17,45> SMB_SPD0_3V3_CLK<15,16,17,45>
IRQ_CPU0_RDIMM_EVENT_N<9,15,16,17,33>
B B
P1V5_DDR3_CPU0_VREF_C_D<15>
M_C_CKE0<8>
M_C_WE_N<8> M_C_RAS_N<8> M_C_CAS_N<8>
M_C_ODT1<8> M_C_ODT0<8>
M_C_MA_PAR<8>
M_C_PAR_ERR_N0<8>
M_C_RESET_N<8> M_C_ECC[7..0] <8>
ADDRESS = 0XA8
SMB_SPD0_3V3_DAT SMB_SPD0_3V3_CLK IRQ_CPU0_RDIMM_EVENT_N P1V5_DDR3_CPU0_VREF_C_D P1V5_DDR3_CPU0_VREF_C_A
M_C_MA14 M_C_MA13 M_C_MA12 M_C_MA11 M_C_MA10 M_C_MA9 M_C_MA8 M_C_MA7 M_C_MA6 M_C_MA5 M_C_MA4 M_C_MA3 M_C_MA2 M_C_MA1 M_C_MA0
M_C_BA1 M_C_BA0
M_C_CK_DP2 M_C_CK_DN2 M_C_CK_DP0 M_C_CK_DN0
M_C_CS_N3 M_C_CS_N2 M_C_CS_N1 M_C_CS_N0
M_C_CKE2 M_C_CKE0
M_C_WE_N M_C_RAS_N M_C_CAS_N
M_C_ODT1 M_C_ODT0
M_C_MA_PAR M_C_PAR_ERR_N0
M_C_ECC7 M_C_ECC6 M_C_ECC5 M_C_ECC4 M_C_ECC3 M_C_ECC2 M_C_ECC1 M_C_ECC0
M_C_RESET_N
+3.3V
CPU0_DIMM6A
52 171 172 196 174
55
70 175 177
56 178
58
59 180
61 181 188
190
71
63
64 184 185
198
79
76 193
169
50
73 192
74
77 195
68
53 165
164 159 158
46
45
40
39 168 236
119 237 117 238 118 187
1
67
A16_BA2 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0
BA1 BA0
NC_CK1P NC_CK1N CK0P CK0N
CS3 CS2 CS1 CS0
CKE1 CKE0
WE_N RAS_N CAS_N
ODT1 ODT0
PAR_IN_NC ERR_OUT_NC
CB7 CB6 CB5 CB4 CB3 CB2 CB1 CB0
RESET_N VDDSPD
SA2 SA1 SA0 SDA SCL EVENT_N_NC VREFDQ VREFCA
DQ63 DQ62 DQ61 DQ60 DQ59 DQ58 DQ57 DQ56 DQ55 DQ54 DQ53 DQ52 DQ51 DQ50 DQ49 DQ48 DQ47 DQ46 DQ45 DQ44 DQ43 DQ42 DQ41 DQ40 DQ39 DQ38 DQ37 DQ36 DQ35 DQ34 DQ33 DQ32 DQ31 DQ30 DQ29 DQ28 DQ27 DQ26 DQ25 DQ24 DQ23 DQ22 DQ21 DQ20 DQ19 DQ18 DQ17 DQ16 DQ15 DQ14 DQ13 DQ12 DQ11 DQ10
DQ9 DQ8 DQ7 DQ6 DQ5 DQ4 DQ3 DQ2 DQ1 DQ0
DDR3
DDR3
M_C_DQ63
234
M_C_DQ62
233
M_C_DQ61
228
M_C_DQ60
227
M_C_DQ59
115
M_C_DQ58
114
M_C_DQ57
109
M_C_DQ56
108
M_C_DQ55
225
M_C_DQ54
224
M_C_DQ53
219
M_C_DQ52
218
M_C_DQ51
106
M_C_DQ50
105
M_C_DQ49
100
M_C_DQ48
99
M_C_DQ47
216
M_C_DQ46
215
M_C_DQ45
210
M_C_DQ44
209
M_C_DQ43
97
M_C_DQ42
96
M_C_DQ41
91
M_C_DQ40
90
M_C_DQ39
207
M_C_DQ38
206
M_C_DQ37
201
M_C_DQ36
200
M_C_DQ35
88
M_C_DQ34
87
M_C_DQ33
82
M_C_DQ32
81
M_C_DQ31
156
M_C_DQ30
155
M_C_DQ29
150
M_C_DQ28
149
M_C_DQ27
37
M_C_DQ26
36
M_C_DQ25
31
M_C_DQ24
30
M_C_DQ23
147
M_C_DQ22
146
M_C_DQ21
141
M_C_DQ20
140
M_C_DQ19
28
M_C_DQ18
27
M_C_DQ17
22
M_C_DQ16
21
M_C_DQ15
138
M_C_DQ14
137
M_C_DQ13
132
M_C_DQ12
131
M_C_DQ11
19
M_C_DQ10
18
M_C_DQ9
13
M_C_DQ8
12
M_C_DQ7
129
M_C_DQ6
128
M_C_DQ5
123
M_C_DQ4
122
M_C_DQ3
10
M_C_DQ2
9
M_C_DQ1
4
M_C_DQ0
3
CPU0_DIMM6B
CPU0_DIMM6B
DQS17P_DM8
DQS17N_NC
DQS16P_DM7
DQS16N_NC
DQS15P_DM6
DQS15N_NC
DQS14P_DM5
DQS14N_NC
DQS13P_DM4
DQS13N_NC
DQS12P_DM3
DQS12N_NC
DQS11P_DM2
DQS11N_NC
DQS10P_DM1
DQS10N_NC DQS9P_DM0
DQS9N_NC
2/3
2/3
M_C_MA[15..0] M_C_BA[2..0] M_C_DQS_DP[17..0] M_C_DQS_DN[17..0] M_C_DQ[63..0] M_C_ECC[7..0]
DQS8P DQS8N DQS7P DQS7N DQS6P DQS6N DQS5P DQS5N DQS4P DQS4N DQS3P DQS3N DQS2P DQS2N DQS1P DQS1N DQS0P DQS0N
DDR3
DDR3
M_C_DQS_DP17
161
M_C_DQS_DN17
162
M_C_DQS_DP16
230
M_C_DQS_DN16
231
M_C_DQS_DP15
221
M_C_DQS_DN15
222
M_C_DQS_DP14
212
M_C_DQS_DN14
213
M_C_DQS_DP13
203
M_C_DQS_DN13
204
M_C_DQS_DP12
152
M_C_DQS_DN12
153
M_C_DQS_DP11
143
M_C_DQS_DN11
144
M_C_DQS_DP10
134
M_C_DQS_DN10
135
M_C_DQS_DP9
125
M_C_DQS_DN9
126
M_C_DQS_DP8
43
M_C_DQS_DN8
42
M_C_DQS_DP7
112
M_C_DQS_DN7
111
M_C_DQS_DP6
103
M_C_DQS_DN6
102
M_C_DQS_DP5
94
M_C_DQS_DN5
93
M_C_DQS_DP4
85
M_C_DQS_DN4
84
M_C_DQS_DP3
34
M_C_DQS_DN3
33
M_C_DQS_DP2
25
M_C_DQS_DN2
24
M_C_DQS_DP1
16
M_C_DQS_DN1
15
M_C_DQS_DP0
7
M_C_DQS_DN0
6
M_C_MA[15..0] <8> M_C_BA[2..0] <8> M_C_DQS_DP[17..0] <8> M_C_DQS_DN[17..0] <8>
M_C_DQ[63..0] <8>
CPU0_DIMM6C
CPU0_DIMM6C
2 5 8
11 14 17 20 23 26 29 32 35 38 41 44 47 80 83 86 89 92 95
98 101 104 107 110 113 116 121 124 127 130 133 136 139 142 145 148 151 154 157 160 163 166 199 202 205 208 211 214 217 220 223 226 229 232 235 239
VSS0 VSS1 VSS2 VSS3 VSS4 VSS5 VSS6 VSS7 VSS8 VSS9 VSS10 VSS11 VSS12 VSS13 VSS14 VSS15 VSS16 VSS17 VSS18 VSS19 VSS20 VSS21 VSS22 VSS23 VSS24 VSS25 VSS26 VSS27 VSS28 VSS29 VSS30 VSS31 VSS32 VSS33 VSS34 VSS35 VSS36 VSS37 VSS38 VSS39 VSS40 VSS41 VSS42 VSS43 VSS44 VSS45 VSS46 VSS47 VSS48 VSS49 VSS50 VSS51 VSS52 VSS53 VSS54 VSS55 VSS56 VSS57 VSS58
3/3
3/3
+1.5V_DDR3_CPU0 +1.5V_DDR3_CPU0+1.1V_CPU0 +3.3VDUAL
R523
R885
R885 1K_0402
B
E C
1K_0402
IRQ_CPU0_RDIMM_EVENT
Q110
Q110 2N3904
2N3904
4
TP2TP2
R704
R704
1.5KST
1.5KST
IRQ_CPU0_RDIMM_EVENT_N
A A
5
R866 1K_0402R866 1K_0402 R718
R523 X_100RST
X_100RST
P1V5_DDR3_CPU0_VREF_C_D P1V5_DDR3_CPU0_VREF_C_A
C547
C547
R508
R508
0.1u_0402
0.1u_0402
X_100RST
X_100RST
3
R716
R716 100RST
100RST
R718 100RST
100RST
C692
C692
0.1u_0402
0.1u_0402
+1.5V_DDR3_CPU0
C626
C626 10u
10u
2
C628
C628 10u
10u
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
19_CPU0_DDR3_CHANNELC_DIMM1
19_CPU0_DDR3_CHANNELC_DIMM1
19_CPU0_DDR3_CHANNELC_DIMM1
1
Sheet of
Sheet of
Sheet of
19 74
19 74
19 74
0A
0A
0A
5
D D
C C
4
3
2
1
B B
A A
MSI
MSI
MSI
5
4
3
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
A
A
A
Date:
Date:
Date:
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-91C9
MS-91C9
MS-91C9
20_CPU0_DDR3_CHANNELC_DIMM2
20_CPU0_DDR3_CHANNELC_DIMM2
20_CPU0_DDR3_CHANNELC_DIMM2
Sheet of
Sheet of
Wednesday, September 17, 2008
Wednesday, September 17, 2008
Wednesday, September 17, 2008
2
Sheet of
20 74
20 74
20 74
1
0A
0A
0A
5
4
3
2
1
VDD0 VDD1 VDD2 VDD3 VDD4 VDD5 VDD6 VDD7 VDD8
VDD9 VDD10 VDD11 VDD12 VDD13 VDD14 VDD15 VDD16 VDD17 VDD18 VDD19 VDD20 VDD21
VTT0 VTT1 VTT2 VTT3
NC_TEST
DDR3
DDR3
+1.5V_DDR3_CPU1
51 54 57 60 62 65 66 69 72 75 78 170 173 176 179 182 183 186 189 191 194
+0.75V_DDR3_CPU1
197
49 48 120 240
167
CPU1_DIMM2A
M_D_BA2
D D
M_D_CK_DP2<11>
M_D_CK_DN2<11>
M_D_CK_DP0<11>
M_D_CK_DN0<11>
M_D_CS_N3<11> M_D_CS_N2<11> M_D_CS_N1<11> M_D_CS_N0<11>
C C
SMB_SPD1_3V3_DAT<22,23,24,25,26,45> SMB_SPD1_3V3_CLK<22,23,24,25,26,45>
IRQ_CPU1_RDIMM_EVENT_N<13,22,23,24,25,26,33>
B B
P1V5_DDR3_CPU1_VREF_D_D<22> P1V5_DDR3_CPU1_VREF_D_A<22>
M_D_CKE2<11> M_D_CKE0<11>
M_D_WE_N<11,22> M_D_RAS_N<11,22> M_D_CAS_N<11,22>
M_D_ODT1<11> M_D_ODT0<11>
M_D_MA_PAR<11,22>
M_D_PAR_ERR_N0<11>
M_D_RESET_N<11,22>
SMB_SPD1_3V3_DAT SMB_SPD1_3V3_CLK IRQ_CPU1_RDIMM_EVENT_N P1V5_DDR3_CPU1_VREF_D_D P1V5_DDR3_CPU1_VREF_D_A
M_D_MA15 M_D_MA14 M_D_MA13 M_D_MA12 M_D_MA11 M_D_MA10 M_D_MA9 M_D_MA8 M_D_MA7 M_D_MA6 M_D_MA5 M_D_MA4 M_D_MA3 M_D_MA2 M_D_MA1 M_D_MA0
M_D_BA1 M_D_BA0
M_D_CK_DP2 M_D_CK_DN2 M_D_CK_DP0 M_D_CK_DN0
M_D_CS_N3 M_D_CS_N2 M_D_CS_N1 M_D_CS_N0
M_D_CKE2 M_D_CKE0
M_D_WE_N M_D_RAS_N M_D_CAS_N
M_D_ODT1 M_D_ODT0
M_D_MA_PAR M_D_PAR_ERR_N0
M_D_ECC7 M_D_ECC6 M_D_ECC5 M_D_ECC4 M_D_ECC3 M_D_ECC2 M_D_ECC1 M_D_ECC0
M_D_RESET_N
+3.3V
ADDRESS = 0XA0
CPU1_DIMM2A
52 171 172 196 174
55
70 175 177
56 178
58
59 180
61 181 188
190
71
63
64 184 185
198
79
76 193
169
50
73 192
74
77 195
68
53 165
164 159 158
46
45
40
39 168 236
119 237 117 238 118 187
1
67
A16_BA2 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0
BA1 BA0
NC_CK1P NC_CK1N CK0P CK0N
CS3 CS2 CS1 CS0
CKE1 CKE0
WE_N RAS_N CAS_N
ODT1 ODT0
PAR_IN_NC ERR_OUT_NC
CB7 CB6 CB5 CB4 CB3 CB2 CB1 CB0
RESET_N VDDSPD
SA2 SA1 SA0 SDA SCL EVENT_N_NC VREFDQ VREFCA
DQ63 DQ62 DQ61 DQ60 DQ59 DQ58 DQ57 DQ56 DQ55 DQ54 DQ53 DQ52 DQ51 DQ50 DQ49 DQ48 DQ47 DQ46 DQ45 DQ44 DQ43 DQ42 DQ41 DQ40 DQ39 DQ38 DQ37 DQ36 DQ35 DQ34 DQ33 DQ32 DQ31 DQ30 DQ29 DQ28 DQ27 DQ26 DQ25 DQ24 DQ23 DQ22 DQ21 DQ20 DQ19 DQ18 DQ17 DQ16 DQ15 DQ14 DQ13 DQ12 DQ11 DQ10
DQ9 DQ8 DQ7 DQ6 DQ5 DQ4 DQ3 DQ2 DQ1 DQ0
DDR3
DDR3
M_D_DQ63
234
M_D_DQ62
233
M_D_DQ61
228
M_D_DQ60
227
M_D_DQ59
115
M_D_DQ58
114
M_D_DQ57
109
M_D_DQ56
108
M_D_DQ55
225
M_D_DQ54
224
M_D_DQ53
219
M_D_DQ52
218
M_D_DQ51
106
M_D_DQ50
105
M_D_DQ49
100
M_D_DQ48
99
M_D_DQ47
216
M_D_DQ46
215
M_D_DQ45
210
M_D_DQ44
209
M_D_DQ43
97
M_D_DQ42
96
M_D_DQ41
91
M_D_DQ40
90
M_D_DQ39
207
M_D_DQ38
206
M_D_DQ37
201
M_D_DQ36
200
M_D_DQ35
88
M_D_DQ34
87
M_D_DQ33
82
M_D_DQ32
81
M_D_DQ31
156
M_D_DQ30
155
M_D_DQ29
150
M_D_DQ28
149
M_D_DQ27
37
M_D_DQ26
36
M_D_DQ25
31
M_D_DQ24
30
M_D_DQ23
147
M_D_DQ22
146
M_D_DQ21
141
M_D_DQ20
140
M_D_DQ19
28
M_D_DQ18
27
M_D_DQ17
22
M_D_DQ16
21
M_D_DQ15
138
M_D_DQ14
137
M_D_DQ13
132
M_D_DQ12
131
M_D_DQ11
19
M_D_DQ10
18
M_D_DQ9
13
M_D_DQ8
12
M_D_DQ7
129
M_D_DQ6
128
M_D_DQ5
123
M_D_DQ4
122
M_D_DQ3
10
M_D_DQ2
9
M_D_DQ1
4
M_D_DQ0
3
CPU1_DIMM2B
CPU1_DIMM2B
DQS17P_DM8
DQS17N_NC
DQS16P_DM7
DQS16N_NC
DQS15P_DM6
DQS15N_NC
DQS14P_DM5
DQS14N_NC
DQS13P_DM4
DQS13N_NC
DQS12P_DM3
DQS12N_NC
DQS11P_DM2
DQS11N_NC
DQS10P_DM1
DQS10N_NC DQS9P_DM0
DQS9N_NC
2/3
2/3
M_D_MA[15..0] M_D_BA[2..0] M_D_DQS_DP[17..0] M_D_DQS_DN[17..0] M_D_DQ[63..0] M_D_ECC[7..0]
DQS8P DQS8N DQS7P DQS7N DQS6P DQS6N DQS5P DQS5N DQS4P DQS4N DQS3P DQS3N DQS2P DQS2N DQS1P DQS1N DQS0P DQS0N
DDR3
DDR3
161 162 230 231 221 222 212 213 203 204 152 153 143 144 134 135 125 126 43 42 112 111 103 102 94 93 85 84 34 33 25 24 16 15 7 6
M_D_DQ[63..0] <11,22> M_D_ECC[7..0] <11,22>
M_D_DQS_DP17 M_D_DQS_DN17 M_D_DQS_DP16 M_D_DQS_DN16 M_D_DQS_DP15 M_D_DQS_DN15 M_D_DQS_DP14 M_D_DQS_DN14 M_D_DQS_DP13 M_D_DQS_DN13 M_D_DQS_DP12 M_D_DQS_DN12 M_D_DQS_DP11 M_D_DQS_DN11 M_D_DQS_DP10 M_D_DQS_DN10 M_D_DQS_DP9 M_D_DQS_DN9 M_D_DQS_DP8 M_D_DQS_DN8 M_D_DQS_DP7 M_D_DQS_DN7 M_D_DQS_DP6 M_D_DQS_DN6 M_D_DQS_DP5 M_D_DQS_DN5 M_D_DQS_DP4 M_D_DQS_DN4 M_D_DQS_DP3 M_D_DQS_DN3 M_D_DQS_DP2 M_D_DQS_DN2 M_D_DQS_DP1 M_D_DQS_DN1 M_D_DQS_DP0 M_D_DQS_DN0
M_D_MA[15..0] <11,22> M_D_BA[2..0] <11,22> M_D_DQS_DP[17..0] <11,22> M_D_DQS_DN[17..0] <11,22>
CPU1_DIMM2C
CPU1_DIMM2C
2
VSS0
5
VSS1
8
VSS2
11
VSS3
14
VSS4
17
VSS5
20
VSS6
23
VSS7
26
VSS8
29
VSS9
32
VSS10
35
VSS11
38
VSS12
41
VSS13
44
VSS14
47
VSS15
80
VSS16
83
VSS17
86
VSS18
89
VSS19
92
VSS20
95
VSS21
98
VSS22
101
VSS23
104
VSS24
107
VSS25
110
VSS26
113
VSS27
116
VSS28
121
VSS29
124
VSS30
127
VSS31
130
VSS32
133
VSS33
136
VSS34
139
VSS35
142
VSS36
145
VSS37
148
VSS38
151
VSS39
154
VSS40
157
VSS41
160
VSS42
163
VSS43
166
VSS44
199
VSS45
202
VSS46
205
VSS47
208
VSS48
211
VSS49
214
VSS50
217
VSS51
220
VSS52
223
VSS53
226
VSS54
229
VSS55
232
VSS56
235
VSS57
239
VSS58
+1.5V_DDR3_CPU1
3/3
3/3
R454
R454 X_100RST
X_100RST
P1V5_DDR3_CPU1_VREF_D_D
C530
C530
R462
R462
0.1u_0402
0.1u_0402
X_100RST
X_100RST
+5V
+3.3V
U121
C1715 C0.1u16X0402C1715 C0.1u16X0402
SMBCLK_ICH<15,34,45,66,68>
A A
SMBDAT_ICH<15,34,45,66,68>
R1743 0R0402R1743 0R0402 R1745 0R0402R1745 0R0402
5
U121
1 3 4 2
ISL90727WIE627Z-TK_SC70-6-RH
ISL90727WIE627Z-TK_SC70-6-RH
VDD SCL SDA GND
+1.5V_DDR3_CPU1
6
RH
5
RW
R1744 12.1KR1%0402R1744 12.1KR1%0402
R1749 12.1KR1%0402R1749 12.1KR1%0402
4
C1714
C1714 C1u16X5
C1u16X5
5
+
+
7
6
-
-
U119B
U119B AZ358M-E1
AZ358M-E1
4 8
R1747 2.2R0402R1747 2.2R0402
R1755
R1755 100R
100R
R1746 0R0402R1746 0R0402 R1748 0R0402R1748 0R0402 R1750 0R0402R1750 0R0402
C1716
C1716 X_C1u6.3X50402
X_C1u6.3X50402
3
P1V5_DDR3_CPU1_VREF_D_D <22> P1V5_DDR3_CPU1_VREF_E_D <23,24> P1V5_DDR3_CPU1_VREF_F_D <25,26>
+1.5V_DDR3_CPU1
C420
C420 10u
10u
2
C423
C423 10u
10u
+1.5V_DDR3_CPU1
R275
R275 100RST
100RST
R269
R269 100RST
100RST
P1V5_DDR3_CPU1_VREF_D_A
C368
C368
0.1u_0402
0.1u_0402
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
21_CPU1_DDR3_CHANNELA_DIMM1
21_CPU1_DDR3_CHANNELA_DIMM1
21_CPU1_DDR3_CHANNELA_DIMM1
1
Sheet of
Sheet of
Sheet of
21 74
21 74
21 74
0A
0A
0A
5
D D
4
3
2
1
CPU1_DIMM1A
M_D_BA2 M_D_MA15 M_D_MA14 M_D_MA13 M_D_MA12 M_D_MA11 M_D_MA10 M_D_MA9 M_D_MA8 M_D_MA7 M_D_MA6 M_D_MA5 M_D_MA4 M_D_MA3 M_D_MA2 M_D_MA1 M_D_MA0
M_D_BA1 M_D_BA0
M_D_CK_DP3<11>
M_D_CK_DN3<11>
M_D_CK_DP1<11>
C C
B B
SMB_SPD1_3V3_DAT<21,23,24,25,26,45> SMB_SPD1_3V3_CLK<21,23,24,25,26,45>
IRQ_CPU1_RDIMM_EVENT_N<13,21,23,24,25,26,33> P1V5_DDR3_CPU1_VREF_D_D<21> P1V5_DDR3_CPU1_VREF_D_A<21>
M_D_CK_DN1<11>
M_D_CS_N7<11> M_D_CS_N6<11> M_D_CS_N5<11> M_D_CS_N4<11>
M_D_CKE3<11> M_D_CKE1<11>
M_D_WE_N<11,21> M_D_RAS_N<11,21> M_D_CAS_N<11,21>
M_D_ODT3<11> M_D_ODT2<11>
M_D_MA_PAR<11,21>
M_D_PAR_ERR_N1<11>
M_D_RESET_N<11,21>
ADDRESS = 0XA2
SMB_SPD1_3V3_DAT SMB_SPD1_3V3_CLK IRQ_CPU1_RDIMM_EVENT_N P1V5_DDR3_CPU1_VREF_D_D P1V5_DDR3_CPU1_VREF_D_A
M_D_CK_DP3 M_D_CK_DN3 M_D_CK_DP1 M_D_CK_DN1
M_D_CS_N7 M_D_CS_N6 M_D_CS_N5 M_D_CS_N4
M_D_CKE3 M_D_CKE1
M_D_WE_N M_D_RAS_N M_D_CAS_N
M_D_ODT3 M_D_ODT2
M_D_MA_PAR M_D_PAR_ERR_N1
M_D_ECC7 M_D_ECC6 M_D_ECC5 M_D_ECC4 M_D_ECC3 M_D_ECC2 M_D_ECC1 M_D_ECC0
M_D_RESET_N
+3.3V
CPU1_DIMM1A
52 171 172 196 174
55
70 175 177
56 178
58
59 180
61 181 188
190
71
63
64 184 185
198
79
76 193
169
50
73 192
74
77 195
68
53 165
164 159 158
46
45
40
39 168 236
119 237 117 238 118 187
1
67
A16_BA2 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0
BA1 BA0
NC_CK1P NC_CK1N CK0P CK0N
CS3 CS2 CS1 CS0
CKE1 CKE0
WE_N RAS_N CAS_N
ODT1 ODT0
PAR_IN_NC ERR_OUT_NC
CB7 CB6 CB5 CB4 CB3 CB2 CB1 CB0
RESET_N VDDSPD
SA2 SA1 SA0 SDA SCL EVENT_N_NC VREFDQ VREFCA
DQ63 DQ62 DQ61 DQ60 DQ59 DQ58 DQ57 DQ56 DQ55 DQ54 DQ53 DQ52 DQ51 DQ50 DQ49 DQ48 DQ47 DQ46 DQ45 DQ44 DQ43 DQ42 DQ41 DQ40 DQ39 DQ38 DQ37 DQ36 DQ35 DQ34 DQ33 DQ32 DQ31 DQ30 DQ29 DQ28 DQ27 DQ26 DQ25 DQ24 DQ23 DQ22 DQ21 DQ20 DQ19 DQ18 DQ17 DQ16 DQ15 DQ14 DQ13 DQ12 DQ11 DQ10
DDR3
DDR3
DQ9 DQ8 DQ7 DQ6 DQ5 DQ4 DQ3 DQ2 DQ1 DQ0
M_D_DQ63
234
M_D_DQ62
233
M_D_DQ61
228
M_D_DQ60
227
M_D_DQ59
115
M_D_DQ58
114
M_D_DQ57
109
M_D_DQ56
108
M_D_DQ55
225
M_D_DQ54
224
M_D_DQ53
219
M_D_DQ52
218
M_D_DQ51
106
M_D_DQ50
105
M_D_DQ49
100
M_D_DQ48
99
M_D_DQ47
216
M_D_DQ46
215
M_D_DQ45
210
M_D_DQ44
209
M_D_DQ43
97
M_D_DQ42
96
M_D_DQ41
91
M_D_DQ40
90
M_D_DQ39
207
M_D_DQ38
206
M_D_DQ37
201
M_D_DQ36
200
M_D_DQ35
88
M_D_DQ34
87
M_D_DQ33
82
M_D_DQ32
81
M_D_DQ31
156
M_D_DQ30
155
M_D_DQ29
150
M_D_DQ28
149
M_D_DQ27
37
M_D_DQ26
36
M_D_DQ25
31
M_D_DQ24
30
M_D_DQ23
147
M_D_DQ22
146
M_D_DQ21
141
M_D_DQ20
140
M_D_DQ19
28
M_D_DQ18
27
M_D_DQ17
22
M_D_DQ16
21
M_D_DQ15
138
M_D_DQ14
137
M_D_DQ13
132
M_D_DQ12
131
M_D_DQ11
19
M_D_DQ10
18
M_D_DQ9
13
M_D_DQ8
12
M_D_DQ7
129
M_D_DQ6
128
M_D_DQ5
123
M_D_DQ4
122
M_D_DQ3
10
M_D_DQ2
9
M_D_DQ1
4
M_D_DQ0
3
CPU1_DIMM1B
CPU1_DIMM1B
DQS17P_DM8
DQS17N_NC
DQS16P_DM7
DQS16N_NC
DQS15P_DM6
DQS15N_NC
DQS14P_DM5
DQS14N_NC
DQS13P_DM4
DQS13N_NC
DQS12P_DM3
DQS12N_NC
DQS11P_DM2
DQS11N_NC
DQS10P_DM1
DQS10N_NC DQS9P_DM0
DQS9N_NC
2/3
2/3
M_D_MA[15..0] M_D_BA[2..0] M_D_DQS_DP[17..0]
M_D_DQS_DN[17..0] M_D_DQ[63..0] M_D_ECC[7..0]
DQS8P DQS8N DQS7P DQS7N DQS6P DQS6N DQS5P DQS5N DQS4P DQS4N DQS3P DQS3N DQS2P DQS2N DQS1P DQS1N DQS0P DQS0N
DDR3
DDR3
161 162 230 231 221 222 212 213 203 204 152 153 143 144 134 135 125 126 43 42 112 111 103 102 94 93 85 84 34 33 25 24 16 15 7 6
M_D_DQS_DP17 M_D_DQS_DN17 M_D_DQS_DP16 M_D_DQS_DN16 M_D_DQS_DP15 M_D_DQS_DN15 M_D_DQS_DP14 M_D_DQS_DN14 M_D_DQS_DP13 M_D_DQS_DN13 M_D_DQS_DP12 M_D_DQS_DN12 M_D_DQS_DP11 M_D_DQS_DN11 M_D_DQS_DP10 M_D_DQS_DN10 M_D_DQS_DP9 M_D_DQS_DN9 M_D_DQS_DP8 M_D_DQS_DN8 M_D_DQS_DP7 M_D_DQS_DN7 M_D_DQS_DP6 M_D_DQS_DN6 M_D_DQS_DP5 M_D_DQS_DN5 M_D_DQS_DP4 M_D_DQS_DN4 M_D_DQS_DP3 M_D_DQS_DN3 M_D_DQS_DP2 M_D_DQS_DN2 M_D_DQS_DP1 M_D_DQS_DN1 M_D_DQS_DP0 M_D_DQS_DN0
M_D_MA[15..0] <11,21> M_D_BA[2..0] <11,21> M_D_DQS_DP[17..0] <11,21>
M_D_DQS_DN[17..0] <11,21> M_D_DQ[63..0] <11,21> M_D_ECC[7..0] <11,21>
CPU1_DIMM1C
CPU1_DIMM1C
2
VSS0
5
VSS1
8
VSS2
11
VSS3
14
VSS4
17
VSS5
20
VSS6
23
VSS7
26
VSS8
29
VSS9
32
VSS10
35
VSS11
38
VSS12
41
VSS13
44
VSS14
47
VSS15
80
VSS16
83
VSS17
86
VSS18
89
VSS19
92
VSS20
95
VSS21
98
VSS22
101
VSS23
104
VSS24
107
VSS25
110
VSS26
113
VSS27
116
VSS28
121
VSS29
124
VSS30
127
VSS31
130
VSS32
133
VSS33
136
VSS34
139
VSS35
142
VSS36
145
VSS37
148
VSS38
151
VSS39
154
VSS40
157
VSS41
160
VSS42
163
VSS43
166
VSS44
199
VSS45
202
VSS46
205
VSS47
208
VSS48
211
VSS49
214
VSS50
217
VSS51
220
VSS52
223
VSS53
226
VSS54
229
VSS55
232
VSS56
235
VSS57
239
VSS58
3/3
3/3
VDD0 VDD1 VDD2 VDD3 VDD4 VDD5 VDD6 VDD7 VDD8
VDD9 VDD10 VDD11 VDD12 VDD13 VDD14 VDD15 VDD16 VDD17 VDD18 VDD19 VDD20 VDD21
VTT0 VTT1 VTT2 VTT3
NC_TEST
DDR3
DDR3
+1.5V_DDR3_CPU1
51 54 57 60 62 65 66 69 72 75 78 170 173 176 179 182 183 186 189 191 194
+0.75V_DDR3_CPU1
197
49 48 120 240
167
+1.5V_DDR3_CPU1
C422
C422
C320
C320
10u
10u
10u
A A
5
10u
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
4
3
2
Monday, November 03, 2008
22_CPU1_DDR3_CHANNELA_DIMM2
22_CPU1_DDR3_CHANNELA_DIMM2
22_CPU1_DDR3_CHANNELA_DIMM2
1
Sheet of
Sheet of
Sheet of
22 74
22 74
22 74
0A
0A
0A
5
4
3
2
1
D D
M_E_BA2 M_E_MA15 M_E_MA14 M_E_MA13 M_E_MA12 M_E_MA11 M_E_MA10 M_E_MA9 M_E_MA8 M_E_MA7 M_E_MA6 M_E_MA5 M_E_MA4 M_E_MA3 M_E_MA2 M_E_MA1 M_E_MA0
M_E_BA1 M_E_BA0
M_E_CK_DP2<12>
M_E_CK_DN2<12>
M_E_CK_DP0<12>
M_E_CK_DN0<12>
M_E_CS_N3<12>
C C
B B
SMB_SPD1_3V3_DAT<21,22,24,25,26,45> SMB_SPD1_3V3_CLK<21,22,24,25,26,45>
IRQ_CPU1_RDIMM_EVENT_N<13,21,22,24,25,26,33> P1V5_DDR3_CPU1_VREF_E_D<21,24> P1V5_DDR3_CPU1_VREF_E_A<24>
M_E_CS_N2<12> M_E_CS_N1<12> M_E_CS_N0<12>
M_E_CKE2<12> M_E_CKE0<12>
M_E_WE_N<12,24> M_E_RAS_N<12,24> M_E_CAS_N<12,24>
M_E_ODT1<12> M_E_ODT0<12>
M_E_MA_PAR<12,24>
M_E_PAR_ERR_N0<12>
M_E_RESET_N<12,24> M_E_ECC[7..0] <12,24>
ADDRESS = 0XA4
SMB_SPD1_3V3_DAT SMB_SPD1_3V3_CLK IRQ_CPU1_RDIMM_EVENT_N P1V5_DDR3_CPU1_VREF_E_D P1V5_DDR3_CPU1_VREF_E_A
M_E_CK_DP2 M_E_CK_DN2 M_E_CK_DP0 M_E_CK_DN0
M_E_CS_N3 M_E_CS_N2 M_E_CS_N1 M_E_CS_N0
M_E_CKE2 M_E_CKE0
M_E_WE_N M_E_RAS_N M_E_CAS_N
M_E_ODT1 M_E_ODT0
M_E_MA_PAR M_E_PAR_ERR_N0
M_E_ECC7 M_E_ECC6 M_E_ECC5 M_E_ECC4 M_E_ECC3 M_E_ECC2 M_E_ECC1 M_E_ECC0
M_E_RESET_N
+3.3V
CPU1_DIMM4A
CPU1_DIMM4A
52 171 172 196 174
55
70 175 177
56 178
58
59 180
61 181 188
190
71
63
64 184 185
198
79
76 193
169
50
73 192
74
77 195
68
53 165
164 159 158
46
45
40
39 168 236
119 237 117 238 118 187
1
67
A16_BA2 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0
BA1 BA0
NC_CK1P NC_CK1N CK0P CK0N
CS3 CS2 CS1 CS0
CKE1 CKE0
WE_N RAS_N CAS_N
ODT1 ODT0
PAR_IN_NC ERR_OUT_NC
CB7 CB6 CB5 CB4 CB3 CB2 CB1 CB0
RESET_N VDDSPD
SA2 SA1 SA0 SDA SCL EVENT_N_NC VREFDQ VREFCA
DQ63 DQ62 DQ61 DQ60 DQ59 DQ58 DQ57 DQ56 DQ55 DQ54 DQ53 DQ52 DQ51 DQ50 DQ49 DQ48 DQ47 DQ46 DQ45 DQ44 DQ43 DQ42 DQ41 DQ40 DQ39 DQ38 DQ37 DQ36 DQ35 DQ34 DQ33 DQ32 DQ31 DQ30 DQ29 DQ28 DQ27 DQ26 DQ25 DQ24 DQ23 DQ22 DQ21 DQ20 DQ19 DQ18 DQ17 DQ16 DQ15 DQ14 DQ13 DQ12 DQ11 DQ10
DQ9 DQ8 DQ7 DQ6 DQ5 DQ4 DQ3 DQ2 DQ1 DQ0
DDR3
DDR3
M_E_DQ63
234
M_E_DQ62
233
M_E_DQ61
228
M_E_DQ60
227
M_E_DQ59
115
M_E_DQ58
114
M_E_DQ57
109
M_E_DQ56
108
M_E_DQ55
225
M_E_DQ54
224
M_E_DQ53
219
M_E_DQ52
218
M_E_DQ51
106
M_E_DQ50
105
M_E_DQ49
100
M_E_DQ48
99
M_E_DQ47
216
M_E_DQ46
215
M_E_DQ45
210
M_E_DQ44
209
M_E_DQ43
97
M_E_DQ42
96
M_E_DQ41
91
M_E_DQ40
90
M_E_DQ39
207
M_E_DQ38
206
M_E_DQ37
201
M_E_DQ36
200
M_E_DQ35
88
M_E_DQ34
87
M_E_DQ33
82
M_E_DQ32
81
M_E_DQ31
156
M_E_DQ30
155
M_E_DQ29
150
M_E_DQ28
149
M_E_DQ27
37
M_E_DQ26
36
M_E_DQ25
31
M_E_DQ24
30
M_E_DQ23
147
M_E_DQ22
146
M_E_DQ21
141
M_E_DQ20
140
M_E_DQ19
28
M_E_DQ18
27
M_E_DQ17
22
M_E_DQ16
21
M_E_DQ15
138
M_E_DQ14
137
M_E_DQ13
132
M_E_DQ12
131
M_E_DQ11
19
M_E_DQ10
18
M_E_DQ9
13
M_E_DQ8
12
M_E_DQ7
129
M_E_DQ6
128
M_E_DQ5
123
M_E_DQ4
122
M_E_DQ3
10
M_E_DQ2
9
M_E_DQ1
4
M_E_DQ0
3
CPU1_DIMM4B
CPU1_DIMM4B
DQS17P_DM8
DQS17N_NC
DQS16P_DM7
DQS16N_NC
DQS15P_DM6
DQS15N_NC
DQS14P_DM5
DQS14N_NC
DQS13P_DM4
DQS13N_NC
DQS12P_DM3
DQS12N_NC
DQS11P_DM2
DQS11N_NC
DQS10P_DM1
DQS10N_NC DQS9P_DM0
DQS9N_NC
2/3
2/3
M_E_MA[15..0] M_E_BA[2..0] M_E_DQS_DP[17..0] M_E_DQS_DN[17..0] M_E_DQ[63..0] M_E_ECC[7..0]
DQS8P DQS8N DQS7P DQS7N DQS6P DQS6N DQS5P DQS5N DQS4P DQS4N DQS3P DQS3N DQS2P DQS2N DQS1P DQS1N DQS0P DQS0N
DDR3
DDR3
161 162 230 231 221 222 212 213 203 204 152 153 143 144 134 135 125 126 43 42 112 111 103 102 94 93 85 84 34 33 25 24 16 15 7 6
M_E_DQS_DP17 M_E_DQS_DN17 M_E_DQS_DP16 M_E_DQS_DN16 M_E_DQS_DP15 M_E_DQS_DN15 M_E_DQS_DP14 M_E_DQS_DN14 M_E_DQS_DP13 M_E_DQS_DN13 M_E_DQS_DP12 M_E_DQS_DN12 M_E_DQS_DP11 M_E_DQS_DN11 M_E_DQS_DP10 M_E_DQS_DN10 M_E_DQS_DP9 M_E_DQS_DN9 M_E_DQS_DP8 M_E_DQS_DN8 M_E_DQS_DP7 M_E_DQS_DN7 M_E_DQS_DP6 M_E_DQS_DN6 M_E_DQS_DP5 M_E_DQS_DN5 M_E_DQS_DP4 M_E_DQS_DN4 M_E_DQS_DP3 M_E_DQS_DN3 M_E_DQS_DP2 M_E_DQS_DN2 M_E_DQS_DP1 M_E_DQS_DN1 M_E_DQS_DP0 M_E_DQS_DN0
M_E_MA[15..0] <12,24> M_E_BA[2..0] <12,24> M_E_DQS_DP[17..0] <12,24> M_E_DQS_DN[17..0] <12,24>
M_E_DQ[63..0] <12,24>
CPU1_DIMM4C
CPU1_DIMM4C
2 5 8
11 14 17 20 23 26 29 32 35 38 41 44 47 80 83 86 89 92 95
98 101 104 107 110 113 116 121 124 127 130 133 136 139 142 145 148 151 154 157 160 163 166 199 202 205 208 211 214 217 220 223 226 229 232 235 239
VSS0 VSS1 VSS2 VSS3 VSS4 VSS5 VSS6 VSS7 VSS8 VSS9 VSS10 VSS11 VSS12 VSS13 VSS14 VSS15 VSS16 VSS17 VSS18 VSS19 VSS20 VSS21 VSS22 VSS23 VSS24 VSS25 VSS26 VSS27 VSS28 VSS29 VSS30 VSS31 VSS32 VSS33 VSS34 VSS35 VSS36 VSS37 VSS38 VSS39 VSS40 VSS41 VSS42 VSS43 VSS44 VSS45 VSS46 VSS47 VSS48 VSS49 VSS50 VSS51 VSS52 VSS53 VSS54 VSS55 VSS56 VSS57 VSS58
3/3
3/3
VDD0 VDD1 VDD2 VDD3 VDD4 VDD5 VDD6 VDD7 VDD8
VDD9 VDD10 VDD11 VDD12 VDD13 VDD14 VDD15 VDD16 VDD17 VDD18 VDD19 VDD20 VDD21
VTT0 VTT1 VTT2 VTT3
NC_TEST
DDR3
DDR3
+1.5V_DDR3_CPU1
51 54 57 60 62 65 66 69 72 75 78 170 173 176 179 182 183 186 189 191
+0.75V_DDR3_CPU1
194 197
49 48 120 240
167
+1.5V_DDR3_CPU1 +1.5V_DDR3_CPU1
R272
R453
R453
X_100RST
X_100RST
P1V5_DDR3_CPU1_VREF_E_D P1V5_DDR3_CPU1_VREF_E_A
C526
C526
R463
R463
0.1u_0402
0.1u_0402
X_100RST
A A
5
X_100RST
4
R272 100RST
100RST
R274
R274 100RST
100RST
C358
C358
0.1u_0402
0.1u_0402
+1.5V_DDR3_CPU1
C318
C318 10u
10u
3
C424
C424 10u
10u
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Monday, November 03, 2008
Date:
Monday, November 03, 2008
Date:
2
Monday, November 03, 2008
23_CPU1_DDR3_CHANNELB_DIMM1
23_CPU1_DDR3_CHANNELB_DIMM1
23_CPU1_DDR3_CHANNELB_DIMM1
1
Sheet of
Sheet of
Sheet of
23 74
23 74
23 74
0A
0A
0A
Loading...
+ 51 hidden pages