- 114 -
7. BLOCK DIAGRAM
7. BLOCK DIAGRAM
Figure 7-1. block diagram
8. CIRCUIT DIAGRAM
8.1 MAIN
12
8. CIRCUIT DIAGRAM
4
5
63
7
8
9
10
A
DATA0
DATA1
DATA2
DATA3
DATA4
DATA5
DATA6
DATA7
DATA8
DATA9
DATA10
DATA11
DATA12
DATA13
DATA14
DATA15
B
ADD23
C
POWERKEY
KEYROW0
KEYROW1
D
KEYROW2
KEYROW3
KEYROW4
E
KEYCOL0
KEYCOL1
KEYCOL2
KEYCOL3
KEYCOL4
LGIC(42)-A-5505-10:01
1
2V8_VMEM
C123
0.1u
SP101
J3
G4
K4
H5
H6
K7
G7
J8
K3
H4
J4
K5
J7
H7
K8
H8
J5
G5
J6
J9
G3
A1
A10
B1
B10
C1
F1
F6
F9
F10
G1
G6
G10
L1
L10
M1
M10
KB101
ON/OFF
SP102
SP103
SP104
SP110
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
VCCF1
VCCF2
VCCPS
TH50VPF5783AASB
VSS0
VSS1
NC0
NC1
NC2
NC3
NC4
NC5
NC6
NC7
NC8
NC9
NC10
NC11
NC12
NC13
NC14
NC15
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
U103
_CEF1
_CEF2
_OE
_WE
_BYTE
RY_BY
_WP_ACC
_RESET
_LB
_UB
_CE1PS
CE2PS
DU1
DU2
KB103
1
KB108
45
KB112
7
KB116
*
SP105
G2
F2
E2
D2
F3
E3
D3
C3
C7
E7
F7
C8
D8
E8
F8
D9
G9
F4
E4
D7
E6
E9
H2
F5
H3
C6
H9
E5
C5
D5
C4
D4
J2
D6
K6
G8
R105 0
TP108
J_WR
R107
NA
R114 NA
KB104
2
KB109
KB113
8
KB117
0
SP106
2V8_VMEM
C101
47n
ADD1
ADD2
ADD3
ADD4
ADD5
ADD6
ADD7
ADD8
ADD9
ADD10
ADD11
ADD12
ADD13
ADD14
ADD15
ADD16
ADD17
ADD18
ADD19
ADD20
ADD21
ADD22
0R104
NAR113
_RESET
_LBS
_UBS
_RAM_CS
KB102
C
RY_BY
JP101
2V8_VMEM
KB105
3
KB110
6
KB114
9
KB118
#
SP107
_ROM_CS2
_ROM_CS1
_RD
_WR
2V8_VMEM
R110
10K
C132
CLOSE TO AD6522
C102 C107
C103
2V8_VMEM
R106
10K
13MHZ
C125
NC
NC
KB106
SOFT2
KB111
SEND
KB115
SOFT1
SP108
C105
C104
47n
47n
47n
C124
1000p
X101
3
4
12
32.768KHz
crystal
2V8_VMEM
R120
n.a
GPRS
10K
WAP
KB107
UP
KB119
DOWN
SP109
3
C106
47n
ADD0
ADD1
ADD2
ADD3
ADD4
ADD5
ADD6
ADD7
ADD8
ADD9
ADD10
ADD11
ADD12
ADD13
ADD14
ADD15
ADD16
ADD17
ADD18
ADD19
ADD20
ADD21
ADD22
_RAM_CS
_ROM_CS1
_WR
_LBS
_UBS
PWRON
CLKON
R112
10M
R117
10K
_ROM_CS2
47n47n
_RD
ACC_DET
VIBRATOR
HFK_EAR
HOOK_DETECT
_MIDI_IRQ
JACK_DETECT
VMIDI_CTL
LCD_RES
_MIDI_RST
_MIDI_CS
KEYROW0
KEYROW1
KEYROW2
KEYROW3
KEYROW4
KEYCOL0
KEYCOL1
KEYCOL2
KEYCOL3
KEYCOL4
4
C108
C109
47n
47n
TP105
TP106 TP109
TP110
_RESET
USC0
USC1
USC2
USC3
USC4
USC5
RX
TX
CHRDET
ONNOFF
RY_BY
CHG_EN
EOC
GATEIN
LCD_ID
TP113
TP114
H4
J3
J2
J4
K3
K2
K4
L4
L1
L3
L5
M1
M2
N1
P1
N2
P2
N3
M3
P4
N4
M4
P5
M14
M13
P14
P13
N12
M11
B2
G14
L12
B3
A3
N14
C14
D12
A14
A13
E11
C12
B13
D11
D10
B12
C11
D9
B11
A11
C10
D8
A10
C9
C7
B9
A9
B8
A8
D6
B7
L13
M12
A6
F4
D4
B5
A5
C4
E4
B4
A4
C3
2V45_VCORE
ADD0
ADD1
ADD2
ADD3
ADD4
ADD5
ADD6
ADD7
ADD8
ADD9
ADD10
ADD11
ADD12
ADD13
ADD14
ADD15
ADD16
ADD17
ADD18
ADD19
ADD20
ADD21
ADD22
RAMCS
ROMCS
WE
LWR
HWR
RD
PWRON
CLKON
CLKIN
OSCOUT
OSCIN
RESET
USC0
USC1
USC2
USC3
USC4
USC5
USC6
GPIO_0
GPIO_1
GPIO_2
GPIO_3
GPIO_4
GPIO_5
GPIO_6
GPIO_7
GPIO_8
GPIO_9
GPIO_10
GPIO_11
GPIO_12
GPIO_13
GPIO_14
GPIO_15
GPIO_16
GPIO_17
GPCS1
GPCS0
KEYPADROW0
KEYPADROW1
KEYPADROW2
KEYPADROW3
KEYPADROW4
KEYPADCOL0
KEYPADCOL1
KEYPADCOL2
KEYPADCOL3
KEYPADCOL4
VBAT
H1
VCC1
J_VBAT
P7
VCC2
J_GND
K14
2V8_VMEM
C8
VCC3
VCC4
52
2V8_VMEM
N9
N13
B14
VMEM1
VMEM2N5VMEM3
GND3
GND4
L6
L8
AD6522
GND5
P12
VMEM4
U101
GND6
GND7
L11
B10
VEXT1
GND8
C13
A12
Notice No.
L2
L9
VSIM
GND1
GND2
J1
P3
K1
Iss.
2V45_VCORE
C6
D5
VEXT2
VEXT3
VEXT4
GND10
GND11
GND9
D7
B6
C112
47n
VSSRTC
D3
2V45_VRTC
E3
A2
VPEG1
VDDRTC
CLKOUT_GATE
DISPLAYCS
SIMDATAOP
C113
100p
DATA0
DATA1
DATA2
DATA3
DATA4
DATA5
DATA6
DATA7
DATA8
DATA9
DATA10
DATA11
DATA12
DATA13
DATA14
DATA15
GPIO_32
JTAGEN
GPIO_21
GPIO_20
GPIO_19
GPIO_18
GPO_0
GPO_1
CLKOUT
GPO_24
GPO_5
GPO_6
ASDI
ASDO
ASFS
BSDO
BSOFS
BSDI
BSIFS
VSDI
VSDO
VSFS
GPO_2
GPO_3
GPO_4
GPO_7
GPO_8
GPO_9
GPO_10
GPO_11
GPO_16
GPO_17
GPO_18
GPO_19
GPO_20
GPO_21
GPO_22
GPO_23
GPIO_22
GPIO_23
GPIO_24
SIMCLK
Date
N6
P6
M6
N7
M7
L7
P8
N8
M8
P9
M9
P10
N10
M10
P11
N11
L14
K11
J11
J12
H13
H14
B1
C2
D1
D2
E1
A1
C1
E2
F1
F2
F3
G4
G2
G1
G3
H3
H2
G13
G12
H12
F14
F13
H11
F12
E14
E13
G11
E12
D14
D13
F11
M5
A7
C5
J14
L10
K13
K12
J13
2V45_VCORE
C110
C114
47n
47n
R103
TP101
J_JTAGEN
J_TDI
TP102
J_TDO_1
TP103
J_TMS
TP107
J_TCK
TP111
NAR118
GSMSEL
VSYNTHEN
TXPA
MIC_ONOFF
PLL_LE
PLL_DATA
PLL_CLK
_MAIN_LCD_CS
LCD_BACKLIGHT_CTL
KEY_BACKLIGHT
PLL_PD
SIM_RST
SIM_EN
SIM_CLK
SIM_DATAOP
CLOSE TO AD6522
C115
47n
DATA0
DATA1
DATA2
DATA3
DATA4
DATA5
DATA6
DATA7
DATA8
DATA9
DATA10
DATA11
DATA12
DATA13
C141
DATA14
DATA15
47
DSR
J_TDO_0
TX_EN
RX_EN
BANDSEL1
T_H
ADD23
DCSSEL
Name
C111
47n
A
A
F10
AVDD1
AGND4
B3
J8
AVDD2A9AVDD3
AGND3
J7
B8
AGND1
AGND2
G9
R102
100K
U102
AD6521
A2
DGND1
2V45_VCORE
A1
DVDD1
DGND2
NC1
J9
J5
C120
47n
K5
DVDD2G1DVDD3
AFCDAC
RAMPDAC
REFCAP
REFOUT
AUXADC1
AUXADC2
AUXADC3
AUXADC4
VINAUXP
VINAUXN
VINNORP
VINNORN
BUZZER
VOUTNORP
VOUTNORN
VOUTAUXP
VOUTAUXN
NC2B9NC3
NC4
B6
B7
ITXP
ITXN
QTXN
QTXP
IRXP
IRXN
QRXP
QRXN
C121
AUXADC4 MVBAT
TO U102_#A4
C122
47n
47n
F9
TXIP
E9
TXIN
C9
TXQN
D9
TXQP
E10
RXIP
D10
RXIN
C10
RXQP
B10
RXQN
A10
AFC
H9
A8
A7
A6
TEMPSENSE
A5
B5
TP112
A4
AUXADC4
H10
G10
J10
K10
J6
K8
K7
K9
K6
C138
NC
C134
C127
C126
39p
0.1u
C135
C136
39p
39p
39p
VOUTNORP
VOUTNORN
AUXOP
AUXON
C139
NC
2V45_VAN
C117
C118
TP104
C119
47n
47n
47n
B2
TDI
B1
TDO
C2
TMS
C1
TCK
J4
RXON
K4
TXON
J2
MCLK
K2
MCLKEN
K1
RESET
J3
ARSM
K3
ATSM
J1
ASDO
H1
ASDI
H2
ASFS
G2
BSDI
F2
BSIFS
F1
BSDO
E2
BSOFS
D1
VSDO
E1
VSDI
D2
VSFS
B4
IDACOUT
A3
IDACREF
NC
C116
220n
TX_RAMP
C128
10p
C133
39p
C137
39p
CLOSE TO AD6521
C129
39p
R101
100
2V8_VMEM
C130
1u
(2012)
VINNORP
VINNORN
R108
120K
R109
1K
C131
39p
C140 0.1u
100R116
R111
82K
BATT_TEMP
AUXIP
AUXIN
B
B
C
D
Section
Designer
Date
10/11
2002
Checked
Approved
LG Electronics Inc.
Sign & Name
CS LEE
YK KIM
NS KIM
MODEL
DRAWING
NAME
DRAWING
NO.
G5300
VER 1.2
BB
Sheet/
Sheets
1/4
LG Electronics Inc.
- 115 -