MSI MS-V301 Schematics rev1.1

1
2
3
4
5
6
7
8
A A
+3.3V_BUS
RES1005
+3.3V_BUS
+3.3V_BUS
14 11 9 8 1
17 16 15
R1002
45.3K 1%
+3.3V_BUS
1 2
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
2
OUT
1
2 3
SOT23_3PIN
R1004
0R
RES1005
2 3
1
SOT23_3PIN
1
DNI
1 2
DNI
RES1005
Q1002
BSH111
Q1001
BSH111
R1003
0R
PETP0_GFXRP0 PETN0_GFXRN0
PETP1_GFXRP1 PETN1_GFXRN1
PETP2_GFXRP2 PETN2_GFXRN2
PETP3_GFXRP3 PETN3_GFXRN3
PETP4_GFXRP4 PETN4_GFXRN4
PETP5_GFXRP5 PETN5_GFXRN5
PETP6_GFXRP6 PETN6_GFXRN6
PETP7_GFXRP7 PETN7_GFXRN7
PRESENCE
12
17 16 15 14 11 9 8 1
+3.3V_BUS +3.3V_BUS
17 16 15 14 11 9 8 1
SMBCLK
6,17
IN
SMBDATA
6,17
BI
+3.3V_BUS +3.3V_BUS
12
R1001
45.3K 1%
RES1005
17 16 15 14 11 9 8 1
B B
Place these caps as close to the PCIE CAP CER 10UF 20% 16V X5R connector as possible (1206)1.8MM H MAX
16
+12V_BUS
14 12
+12V_BUS
1 9 13
12
15
C1001
10uF 16V
C0805_67
+12V_BUS
16 15 14 13 12 9 1
C C
17 16 15 14 11 9 8 1
17 16 15 14 11 9 8 1
16 15 14 13 12 9 1
+12V_BUS
CAP1608
+3.3V_BUS
CAP1608_2012_1_53H
+3.3V_BUS
CAP1005_0_55H
+12V_BUS
+12V_BUS
12
C1008
0.1uF 16V
CAP1005
12
+3.3V_BUS
12
+3.3V_BUS
12
C1002
0.15uF 16V
C1004
10uF
6.3V
C1005
0.1uF
6.3V
12
CAP1005
12
CAP1608
CAP CER 10UF 10% 6.3V X5R (0805)1.4MM MAX THICK
1 2
CAP1005_0_55H
C1009
0.1uF 16V
CAP1005
C1003
0.15uF 16V
12
C1007
C1006
0.01uF
1uF
10V
6.3V
CAP1005
12
C1010
0.1uF 16V
PCI-EXPRESS EDGE CONNECTOR
+3.3V_BUS +12V_BUS +12V_BUS
16 15 14 13
+12V_BUS
+3.3V_BUS
12 9
1
B1
+12V
B2
+12V
B3
+12V
B4
SMCLK SMDAT
GND
B5
SMCLK
B6
SMDAT
B7
GND
B8
+3.3V
B9
JTAG1
B10
3.3Vaux
B11
WAKE_
B12
RSVD_B12
B13
GND
B14
PETp0
B15
PETn0
B16
GND
B17
PRSNT2_B17
B18
GND
B19
PETp1
B20
PETn1
B21
GND
B22
GND
B23
PETp2
B24
PETn2
B25
GND
B26
GND
B27
PETp3
B28
PETn3
B29
GND
B30
RSVD_B30
B31
PRSNT2_B31
B32
GND
B33
PETp4
B34
PETn4
B35
GND
B36
GND
B37
PETp5
B38
PETn5
B39
GND
B40
GND
B41
PETp6
B42
PETn6
B43
GND
B44
GND
B45
PETp7
B46
PETn7
B47
GND
B48
PRSNT2_B48
B49
GND
B50
PETp8
B51
PETn8
B52
GND
B53
GND
B54
PETp9
B55
PETn9
B56
GND
B57
GND
B58
PETp10
B59
PETn10
B60
GND
B61
GND
B62
PETp11
B63
PETn11
B64
GND
B65
GND
B66
PETp12
B67
PETn12
B68
GND
B69
GND
B70
PETp13
B71
PETn13
B72
GND
B73
GND
B74
PETp14
B75
PETn14
B76
GND
B77
GND
B78
PETp15
B79
PETn15
B80
GND
B81
PRSNT2_B81
B82
RSVD_B82
EDGECON_PCI_EXPRESS_16
Mechanical Key
x16 PCIe
MPCIE1
16 15 14 13 12 9 1
17 16 15 14 11 9 8 1
PRESENCE
A1
PRSNT1_A1
A2
+12V
A3
+12V
A4
GND
A5
JTAG2
A6
JTAG3
A7
JTAG4
A8
JTAG5
A9
+3.3V
A10
+3.3V
A11
PERST_
A12
GND
A13
REFCLK+
A14
REFCLK-
A15
GND
A16
PERp0
A17
PERn0
A18
GND
A19
RSVD_A19
A20
GND
A21
PERp1
A22
PERn1
A23
GND
A24
GND
A25
PERp2
A26
PERn2
A27
GND
A28
GND
A29
PERp3
A30
PERn3
A31
GND
A32
RSVD_A32
A33
RSVD_A33
A34
GND
A35
PERp4
A36
PERn4
A37
GND
A38
GND
A39
PERp5
A40
PERn5
A41
GND
A42
GND
A43
PERp6
A44
PERn6
A45
GND
A46
GND
A47
PERp7
A48
PERn7
A49
GND
A50
RSVD_A50
A51
GND
A52
PERp8
A53
PERn8
A54
GND
A55
GND
A56
PERp9
A57
PERn9
A58
GND
A59
GND
A60
PERp10
A61
PERn10
A62
GND
A63
GND
A64
PERp11
A65
PERn11
A66
GND
A67
GND
A68
PERp12
A69
PERn12
A70
GND
A71
GND
A72
PERp13
A73
PERn13
A74
GND
A75
GND
A76
PERp14
A77
PERn14
A78
GND
A79
GND
A80
PERp15
A81
PERn15
A82
GND
+12V_BUS
+3.3V_BUS
+3.3V_BUS
+0.95V
+3.3V_BUS
1
JTDIO_LOOP
PCIE_REFCLKP PCIE_REFCLKN
PERP0 PERN0
PERP1 PERN1
PERP2 PERN2
PERP3 PERN3
PERP4 PERN4
PERP5 PERN5
PERP6 PERN6
PERP7 PERN7
2
OUT
2
OUT
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
2
IN
12
R1021
1K
12
UNNAMED_1_CAP_I127_A
RES1005
C1021
0.1uF
6.3V
CAP1005_0_55H
1
1 2
RES1005
2 3
SOT23_3PIN
R1022
10K
UNNAMED_1_NPN_I129_C
Q1003
MMBT3904
1
2 3
SOT23_3PIN
SYMBOL LEGEND
DNI
#
BUO
Q1004
MMBT3904
+0.95V_PG
DO NOT INSTALL
ACTIVE LOW
DIGITAL GROUND
ANALOG GROUND
BRING UP ONLY
17 16
9 8 1
15 14 11
12
CAP1005_0_55H
+3.3V_BUS
C1012
0.1uF
6.3V
+3.3V_BUS
1 2
RES1005
PERST#
Place R61 in U100
R1005
10K
1 2
R1007
SOT353_1_1H
DNI
1 2
RES1005
11 9 8 1
U4A
NC7SZ08P5X_NL
0R
16 15 14
12
CAP1005_0_55H
PERST#_BUF
4
17
C1011
0.1uF
6.3V
+3.3V_BUS
SOT353_1_1H
+3.3V_BUS
NC7SZ08P5X_NL
3 5
U4B
2,16
OUT
D D
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-V301ci20313
MS-V301
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Tuesday, August 06, 2013
Date:
Tuesday, August 06, 2013
Date:
1
2
3
4
5
6
7
Tuesday, August 06, 2013
MS-V301
PCI-E Edge Connector
PCI-E Edge Connector
PCI-E Edge Connector
Sheet of
Sheet of
Sheet of
8
1.1
1.1
1.1
120
120
120
1
2
3
4
5
6
7
8
A A
B B
C C
Oland XT M2 PCIe Interface
NOTE: Some of the PCIE testpoints will
be available through vias on traces.
PX_EN
12
C1173
1uF
6.3V
CAP1005_0_55H_BGA
12
C1151
1uF
6.3V
CAP1005_0_55H_BGA
TP105
TP055PRI
TP106
TP055PRI
TP107
TP108
12
C1175
0.1uF
6.3V
CAP1005_0_55H
12
CAP1005_0_55H_BGA
TP055PRI
TP055PRI
C1152
1uF
6.3V
1 2
R1015
RES1005
1.8V 200mA
12
C1153
1uF
6.3V
CAP1005_0_55H_BGA
DNI
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
1
IN
15,16,17
OUT
+1.8V
+1.8V
9 10 14 16
B11
1 2
120R
SMIND1005_0_5H
+0.95V
12
12
12
C1161
C1160
10uF
6.3V
CAP1608_0_95H
C1159
10uF
6.3V
CAP1608_0_95H
1uF
6.3V
CAP1005_0_55H
12
C1143
10uF
6.3V
CAP1608_0_95H
12
C1158
10uF
6.3V
CAP1608_0_95H
1,16
IN
+PCIE_PVDD
12
C1189
1uF
6.3V
CAP1005_0_55H_BGA
12
C1150
1uF
6.3V
CAP1005_0_55H_BGA
PCIE_REFCLKN
1K
PERST#_BUF
12
C1154
1uF
6.3V
CAP1005_0_55H_BGA
PETP0_GFXRP0 PETN0_GFXRN0
PETP1_GFXRP1 PETN1_GFXRN1
PETP2_GFXRP2 PETN2_GFXRN2
PETP3_GFXRP3 PETN3_GFXRN3
PETP4_GFXRP4 PETN4_GFXRN4
PETP5_GFXRP5 PETN5_GFXRN5
PETP6_GFXRP6 PETN6_GFXRN6
PETP7_GFXRP7 PETN7_GFXRN7
PCIE_REFCLKP
12
CAP1005_0_55H
AA38
Y37 Y35
W36 W38
V37 V35
U36 U38
T37 T35
R36 R38
P37 P35
N36 N38
M37 M35
L36 L38
K37 K35
J36 J38
H37 H35
G36 G38
F37 F35
E37
AB35 AA36
AL21
AA30
AB37
AA31 AA32 AA33 AA34
W30
Y31 V28
W29
G30 G31 H29 H30
J29
J30 L28 M28
C1155
1uF
6.3V
N28 R28 T28 U28
PCIE_RX0P PCIE_RX0N
PCIE_RX1P PCIE_RX1N
PCIE_RX2P PCIE_RX2N
PCIE_RX3P PCIE_RX3N
PCIE_RX4P PCIE_RX4N
PCIE_RX5P PCIE_RX5N
PCIE_RX6P PCIE_RX6N
PCIE_RX7P PCIE_RX7N
NC#N38 NC#M37
NC#M35 NC#L36
NC#L38 NC#K37
NC#K35 NC#J36
NC#J38 NC#H37
NC#H35 NC#G36
NC#G38 NC#F37
NC#F35 NC#E37
PCIE_REFCLKP PCIE_REFCLKN
PX_EN
PERSTB
PCIE_PVDD
NC#33 NC#34 NC#35 NC#36 NC#37 NC#38
NC_BIF_VDDC NC_BIF_VDDC
PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC PCIE_VDDC
U1A
PCIE_TX0P
Y33
PCIE_TX0P PCIE_TX0N
PCIE_TX1P PCIE_TX1N
PCIE_TX2P PCIE_TX2N
PCIE_TX3P PCIE_TX3N
PCIE_TX4P PCIE_TX4N
PCIE_TX5P PCIE_TX5N
PCIE_TX6P PCIE_TX6N
PCIE_TX7P PCIE_TX7N
NC#N33 NC#N32
NC#N30 NC#N29
NC#L33 NC#L32
NC#L30 NC#L29
NC#K33 NC#K32
NC#J33 NC#J32
NC#K30 NC#K29
NC#H33 NC#H32
PCIE_CALR_TX PCIE_CALR_RX
VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS
PCIE_TX0N
Y32
PCIE_TX1P
W33
PCIE_TX1N
W32
PCIE_TX2P
U33
PCIE_TX2N
U32
PCIE_TX3P
U30
PCIE_TX3N
U29
PCIE_TX4P
T33
PCIE_TX4N
T32
PCIE_TX5P
T30
PCIE_TX5N
T29
PCIE_TX6P
P33
PCIE_TX6N
P32
PCIE_TX7P
P30
PCIE_TX7N
P29 N33
N32 N30
N29 L33
L32 L30
L29 K33
K32 J33
J32 K30
K29 H33
H32
PCIE_CALRP
Y30
PCIE_CALRN
Y29
AB39 E39 F34 F39 G33 G34 H31 H34 H39 J31 J34 K31 K34 K39 L31 L34 M34 M39 N31 N34 P31 P34 P39 R34 T31 T34 T39 U31 U34 V34 Y39 V39 W31 W34 Y34
220nF for GEN3
C1101
6.3V
CAP1005
6.3V
C1103
CAP1005
C1104
6.3V
CAP1005
6.3V
C1105
CAP1005
C1106
6.3V
CAP1005
6.3V
C1107
CAP1005
C1108
0.22uF
6.3V
CAP1005
6.3V
C1109
CAP1005
C1110
6.3V
CAP1005
6.3V
C1111
1 2
CAP1005
C1112
6.3V
CAP1005
6.3V
C1113
CAP1005
C1114
6.3V
CAP1005
6.3V
C1115
CAP1005
C1116
6.3V
CAP1005
6.3V
CAP1005
R1013
1 2
1.69K
R1014
1 2
RES1005_BGA RES1005_BGA
PERP0
0.22uF
12
PERN0
12
0.22uFC1102
PERP1
0.22uF
12
PERN1
12
0.22uF
PERP2
12
0.22uF
PERN2
12
0.22uF
PERP3
0.22uF
12
PERN3
12
PERP4
0.22uF
12
PERN4
12
0.22uF
PERP5
0.22uF
0.22uF
PERN5
12
0.22uF
PERP6
12
0.22uF
PERN6
12
0.22uF
PERP7
12
0.22uF
PERN7
12
+0.95V
+0.95V
9 11
PCIE_CALR_TX 1.69k pull up for Oland
2K
PCIE_CALR_RX 1k pull up for Oland
1
OUT
1
OUT
1
1
OUT OUT
1
OUT
1
OUT
1
OUT
1
OUT
1
OUT
1
OUT
1
OUT
1
OUT
1
OUT
1
OUT
1
OUT
1
OUT
Oland M2 DDR3
D D
BGA0_8X1_2MM29X29-962_OLAND_M2
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-V301
MS-V301
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Tuesday, August 06, 2013
Date:
Tuesday, August 06, 2013
Date:
1
2
3
4
5
6
7
Tuesday, August 06, 2013
MS-V301
Oland PCIE Interface
Oland PCIE Interface
Oland PCIE Interface
Sheet of
Sheet of
Sheet of
8
1.1
1.1
1.1
220
220
220
1
2
3
4
5
6
7
8
(3)Oland XT MEM Interface Ch A&B
A A
U1B
0
DQA0_<0>
0
5
BI
1
5
BI
2
5
BI
3
5
BI
4
5
BI
5
5
BI
6
5
BI
7
5
BI
8
5
BI
9
5
BI
10
5
BI
11
5
BI
12
5
BI
13
5
BI
14
5
BI
15
5
BI
16
5
BI
17
5
BI
18
5
BI
19
5
BI
20
5
BI
21
5
BI
22
5
BI
23
5
BI
24
5
BI
25
5
BI
26
5
BI
27
5
BI
28
5
BI
29
5
BI
B B
C C
R3625 use 50ohm for Hynix memory
30
5
BI
31
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
OUT
4
OUT
4
OUT
4
OUT
4
OUT
4
OUT
4
OUT
C37
DQA0_<1> DQA0_<2> DQA0_<3> DQA0_<4> DQA0_<5> DQA0_<6> DQA0_<7> DQA0_<8> DQA0_<9>
DQA0_<10>
DQA0_<11> DQA0_<12> DQA0_<13> DQA0_<14> DQA0_<15> DQA0_<16> DQA0_<17> DQA0_<18> DQA0_<19> DQA0_<20> DQA0_<21> DQA0_<22> DQA0_<23> DQA0_<24> DQA0_<25> DQA0_<26> DQA0_<27> DQA0_<28> DQA0_<29> DQA0_<30> DQA0_<31>
MAA_<0> MAA_<1> MAA_<2> MAA_<3> MAA_<4> MAA_<5> MAA_<6> MAA_<7> MAA_<13> MAA_<14> MAA_<15>
DQMA_0 DQMA_1
DQMA_2 DQMA_3
QSA_0 QSA_1 QSA_2 QSA_3
QSA_0B QSA_1B QSA_2B QSA_3B
ODTA0 ODTA1 ODTB0 ODTB1
CSA0B_0 CSA1B_0 CSB0B_0 CSB1B_0
CASA0B CASA1B CASB0B CASB1B RASA0B RASA1B RASB0B RASB1B WEA0B WEA1B WEB0B WEB1B
CKEA0 CKEA1 CKEB0 CKEB1
CLKA0 CLKA0B
DQA0_0
C35
DQA0_1
A35
DQA0_2
E34
DQA0_3
G32
DQA0_4
D33
DQA0_5
F32
DQA0_6
E32
DQA0_7
D31
DQA0_8
F30
DQA0_9
C30
DQA0_10
A30
DQA0_11
F28
DQA0_12
C28
DQA0_13
A28
DQA0_14
E28
DQA0_15
D27
DQA0_16
F26
DQA0_17
C26
DQA0_18
A26
DQA0_19
F24
DQA0_20
C24
DQA0_21
A24
DQA0_22
E24
DQA0_23
C22
DQA0_24
A22
DQA0_25
F22
DQA0_26
D21
DQA0_27
A20
DQA0_28
F20
DQA0_29
D19
DQA0_30
E18
DQA0_31
G24
MAA0_0
J23
MAA0_1
H24
MAA0_2
J24
MAA0_3
H26
MAA0_4
J26
MAA0_5
H21
MAA0_6
G21
MAA0_7
H23
MAA_13
M21
MAA_15
A32
DQMA0_0
C32
DQMA0_1
D23
DQMA0_2
E22
DQMA0_3
C34
QSA0_0
D29
QSA0_1
D25
QSA0_2
E20
QSA0_3
A34
QSA0_0B
E30
QSA0_1B
E26
QSA0_2B
C20
QSA0_3B
J21
ODTA0
K24
CSA0B_0
K27
CSA0B_1
K20
CASA0B
K23
RASA0B
K26
WEA0B
K21
CKEA0
H27
CLKA0
G27
CLKA0B
DQA1_0 DQA1_1 DQA1_2 DQA1_3 DQA1_4 DQA1_5 DQA1_6 DQA1_7 DQA1_8
DQA1_9 DQA1_10 DQA1_11 DQA1_12 DQA1_13 DQA1_14 DQA1_15 DQA1_16 DQA1_17 DQA1_18 DQA1_19 DQA1_20 DQA1_21 DQA1_22 DQA1_23 DQA1_24 DQA1_25 DQA1_26 DQA1_27 DQA1_28 DQA1_29 DQA1_30 DQA1_31
MAA_10
MAA_11
MAA_12
MAA_BA2 MAA_BA0 MAA_BA1
MAA_14
RSVD#M20
DQMA1_0 DQMA1_1
DQMA1_2 DQMA1_3
QSA1_0
QSA1_1
QSA1_2
QSA1_3
QSA1_0B QSA1_1B QSA1_2B QSA1_3B
ODTA1
CSA1B_0 CSA1B_1
CASA1B
RASA1B
WEA1B
CLKA1B
MVREFDA
DQA1_<0>
4 3
C18
DQA1_<1>
4 3
A18
DQA1_<2>
4 3
F18
DQA1_<3>
4 3
D17
DQA1_<4>
4 3
A16
DQA1_<5>
4 3
F16
DQA1_<6>
4 3
D15
DQA1_<7>
4 3
E14
DQA1_<8>
4 3
F14
DQA1_<9>
4 3
D13
DQA1_<10>
4 3
F12
4 3
A12
4 3
D11
4 3
F10
4 3
A10
4 3
C10
4 3
G13
4 3
H13
4 3
J13
4 3
H11
4 3
G10 G8 K9
4 3
K10 G9 A8 C8 E8 A6 C6 E6 A5
H19
MAA_8
H20
MAA_9
L13 G16 J16 H16 J17 H17 J19 M20
C14 A14
E10 D9
E16 E12 J10 D7
C16 C12 J11 F8
G19
M13 K16
K17 K19 L15
J20
CKEA1
J14
CLKA1
H14
L18
10
DQA1_<11>
11
DQA1_<12>
12
DQA1_<13>
13
DQA1_<14>
14
DQA1_<15>
15
DQA1_<16>
16
DQA1_<17>
17
DQA1_<18>
18
DQA1_<19>
19
DQA1_<20>
20
DQA1_<21>
21
DQA1_<22>
22
DQA1_<23>
23
DQA1_<24>
24
DQA1_<25>
25
DQA1_<26>
26
DQA1_<27>
27
DQA1_<28>
28
DQA1_<29>
29
DQA1_<30>
30
DQA1_<31>
31
MAA_<8> MAA_<9> MAA_<10> MAA_<11> MAA_<12> MAA_BA_<2> MAA_BA_<0> MAA_BA_<1>
DQMA_4 DQMA_5
DQMA_6 DQMA_7
QSA_4 QSA_5 QSA_6 QSA_7
QSA_4B QSA_5B QSA_6B QSA_7B
CLKA1 CLKA1B
MVREFD/S =0.7* VDDR1 (GDDR3/4/5)
MVREFD_A MVREFD_B
5
BI
1
5
BI
2
5
BI
3
5
BI
4
5
BI
5
5
BI
6
5
BI
7
5
BI
8
5
BI
9
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
BI
4
OUT
4
OUT
4
OUT
4
OUT
4
OUT
4
OUT
4
OUT
+MVDD +MVDD
12
R3605
40.2R
1%
12
12
C3603
R3608
1uF
100R
6.3V
1%
5 5
5 5
5 5 5 5
5 5 5 5
5
5
5 5 5
5
5 5
DQB0_<0>
0
5
BI
1
5
BI
2
5
BI
3
5
BI
4
5
BI
5
5
BI
6
5
BI
7
5
BI
8
5
BI
9
5
BI
10
5
BI
11
5
BI
12
5
BI
13
5
BI
14
5
BI
15
5
BI
16
5
BI
17
5
BI
18
5
BI
19
5
BI
20
5
BI
21
5
BI
22
5
BI
23
5
BI
24
5
BI
25
5
BI
26
5
BI
27
5
BI
28
5
BI
29
5
BI
30
5
BI
31
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
BI BI
BI BI
BI BI BI BI
BI BI BI BI
BI
OUT
OUT OUT OUT
OUT
OUT OUT
MEM_CALRP0
12
R3603
243R
C5
DQMB_0 DQMB_1
DQMB_2 DQMB_3
QSB_0 QSB_1 QSB_2 QSB_3
QSB_0B QSB_1B QSB_2B QSB_3B
CLKB0 CLKB0B
DQB0_0
C3
DQB0_1
E3
DQB0_2
E1
DQB0_3
F1
DQB0_4
F3
DQB0_5
F5
DQB0_6
G4
DQB0_7
H5
DQB0_8
H6
DQB0_9
J4
DQB0_10
K6
DQB0_11
K5
DQB0_12
L4
DQB0_13
M6
DQB0_14
M1
DQB0_15
M3
DQB0_16
M5
DQB0_17
N4
DQB0_18
P6
DQB0_19
P5
DQB0_20
R4
DQB0_21
T6
DQB0_22
T1
DQB0_23
U4
DQB0_24
V6
DQB0_25
V1
DQB0_26
V3
DQB0_27
Y6
DQB0_28
Y1
DQB0_29
Y3
DQB0_30
Y5
DQB0_31
P8
MAB0_0
T9
MAB0_1
P9
MAB0_2
N7
MAB0_3
N8
MAB0_4
N9
MAB0_5
U9
MAB0_6
U8
MAB0_7
T8
MAB_13
U12
MAB_15
H3
DQMB0_0
H1
DQMB0_1
T3
DQMB0_2
T5
DQMB0_3
F6
QSB0_0
K3
QSB0_1
P3
QSB0_2
V5
QSB0_3
G7
QSB0_0B
K1
QSB0_1B
P1
QSB0_2B
W4
QSB0_3B
T7
ADBIB0
P10
CSB0B_0
L10
CSB0B_1
W10
CASB0B
T10
RASB0B
N10
WEB0B
U10
CKEB0
L9
CLKB0
L8
CLKB0B
M27
MEM_CALRP0
DQB0_<1> DQB0_<2> DQB0_<3> DQB0_<4> DQB0_<5> DQB0_<6> DQB0_<7> DQB0_<8> DQB0_<9>
DQB0_<10>
DQB0_<11> DQB0_<12> DQB0_<13> DQB0_<14> DQB0_<15> DQB0_<16> DQB0_<17> DQB0_<18> DQB0_<19> DQB0_<20> DQB0_<21> DQB0_<22> DQB0_<23> DQB0_<24> DQB0_<25> DQB0_<26> DQB0_<27> DQB0_<28> DQB0_<29> DQB0_<30> DQB0_<31>
MAB_<0> MAB_<1> MAB_<2> MAB_<3> MAB_<4> MAB_<5> MAB_<6> MAB_<7> MAB_<13> MAB_<14> MAB_<15>
U1C
0
DQB1_<0>
5 3
DQB1_0 DQB1_1 DQB1_2 DQB1_3 DQB1_4 DQB1_5 DQB1_6 DQB1_7 DQB1_8
DQB1_9 DQB1_10 DQB1_11 DQB1_12 DQB1_13 DQB1_14 DQB1_15 DQB1_16 DQB1_17 DQB1_18 DQB1_19 DQB1_20 DQB1_21 DQB1_22 DQB1_23 DQB1_24 DQB1_25 DQB1_26 DQB1_27 DQB1_28 DQB1_29 DQB1_30 DQB1_31
MAB_10
MAB_11
MAB_12
MAB_BA2 MAB_BA0 MAB_BA1
MAB_14
RSVD#V12
DQMB1_0 DQMB1_1
DQMB1_2 DQMB1_3
QSB1_0
QSB1_1
QSB1_2
QSB1_3
QSB1_0B QSB1_1B QSB1_2B QSB1_3B
ADBIB1
CSB1B_0 CSB1B_1
CASB1B
RASB1B
WEB1B
CLKB1B
MVREFDB
AA4
DQB1_<1>
5 3
AB6
DQB1_<2>
5 3
AB1
DQB1_<3>
5 3
AB3
DQB1_<4>
5 3
AD6
DQB1_<5>
5 3
AD1
DQB1_<6>
5 3
AD3
DQB1_<7>
5 3
AD5
DQB1_<8>
5 3
AF1
DQB1_<9>
5 3
AF3
DQB1_<10> DQB1_<11> DQB1_<12> DQB1_<13> DQB1_<14> DQB1_<15> DQB1_<16> DQB1_<17> DQB1_<18> DQB1_<19> DQB1_<20> DQB1_<21> DQB1_<22> DQB1_<23> DQB1_<24> DQB1_<25> DQB1_<26> DQB1_<27> DQB1_<28> DQB1_<29> DQB1_<30> DQB1_<31>
MAB_<8> MAB_<9> MAB_<10> MAB_<11> MAB_<12> MAB_BA_<2> MAB_BA_<0> MAB_BA_<1>
MVREFD/S =0.7* VDDR1 (GDDR3/4/5)
DQMB_4 DQMB_5
DQMB_6 DQMB_7
QSB_4 QSB_5 QSB_6 QSB_7
QSB_4B QSB_5B QSB_6B QSB_7B
CLKB1 CLKB1B
10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31
5 3
AF6
5 3
AG4
5 3
AH5
5 3
AH6
5 3
AJ4
5 3
AK3
5 3
AF8
5 3
AF9
5 3
AG8
5 3
AG7
5 3
AK9
5 3
AL7
5 3
AM8
5 3
AM7
5 3
AK1
5 3
AL4
5 3
AM6
5 3
AM1
5 3
AN4
5 3
AP3
5 3
AP1
5 3
AP5
Y9
MAB_8
W9
MAB_9
AC8 AC9 AA7 AA8 Y8 AA9 W8 V12
AE4 AF5
AK6 AK5
AB5 AH1 AJ9 AM5
AC4 AH3 AJ8 AM3
W7
AD10 AC10
AA10 Y10 AB11
AA11
CKEB1
AD8
CLKB1
AD7
Y12
5
BI
1
5
BI
2
5
BI
3
5
BI
4
5
BI
5
5
BI
6
5
BI
7
5
BI
8
5
BI
9
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
OUT
5
OUT
5
OUT
5
OUT
5
OUT
5
OUT
5
OUT
12
R3606
40.2R
1%
12
12
C3602
1uF
R3607
6.3V 100R
1%
DRAM_RST DRST
4,5
OUT
1 2
1 2
R3615
R3625
680R
56R
12
UNNAMED_3_CAP_I248_A
C3608
R3600
68pF
10K
50V
1 2
AH11
DRAM_RST
Oland M2 DDR3
MVREFSA
L20
NOT FOR PRODUCTION - FOR BACKUP ONLY;
Oland M2 DDR3
MVREFSB
AA12
D D
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-V301
MS-V301
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Tuesday, August 06, 2013
Date:
Tuesday, August 06, 2013
Date:
1
2
3
4
5
6
7
Tuesday, August 06, 2013
MS-V301
Oland MEMORY INTERFACE
Oland MEMORY INTERFACE
Oland MEMORY INTERFACE
8
Sheet of
Sheet of
Sheet of
320
320
320
1.1
1.1
1.1
1
(4) DDR3 Memory Channel A
2
3
4
5
6
7
8
A A
VREF_U2000 VREF_U2000
4
VREF_U2000
4
MAA_<0>
5
BI
MAA_<1>
5
BI
MAA_<2>
5
BI
MAA_<3>
5
BI
MAA_<4>
5
BI
MAA_<5>
5
BI
MAA_<6>
5
BI
MAA_<7>
5
BI
MAA_<8>
5
BI
MAA_<9>
5
BI
MAA_<10>
5
BI
MAA_<11>
5
BI
MAA_<12>
5
BI
MAA_<13>
5
BI
MAA_<14>
5
BI
MAA_<15>
5
BI
MAA_BA_<0>
5
BI
MAA_BA_<1>
5
BI
MAA_BA_<2>
5
BI
4 3
CLKA0B
4 3
CKEA0
3,4
IN
ODTA0
3 4
CSA0B_0
3,4
IN
RASA0B
3,4
IN
CASA0B
3,4
IN
WEA0B
3,4
IN
QSA_2
3
VREF_U2000
Should be 240 Ohms +-1%
BI
QSA_3
3
BI
DQMA_2
3
BI
DQMA_3
3
BI
QSA_2B
3
BI
QSA_3B
3
BI
DRAM_RST
3,4,5
IN
12
R2000
243R
4
12
12
C2002
0.1uF 10V
12
C2007
0.1uF 10V
+MVDD
12
12
C2011
C2010
6.3V
6.3V
1uF
1uF
+MVDD
12
12
C2060
C2061
6.3V
6.3V
0.1uF
0.1uF
B B
+MVDD
12
R2007
4.99K
C C
12
R2008
4.99K
D D
U2000
M8
VREFCA
H1
VREFDQ
N3
A0
P7
A1
P3
A2
N2
A3
P8
A4
P2
A5
R8
A6
R2
A7
T8
A8
R3
A9
L7
A10/AP
R7
A11
N7
A12/BC
T3
A13
T7
A14
M7
A15
M2
BA0
N8
BA1
M3
BA2
J7
CK
K7
CK
K9
CKE
K1
ODT
L2
CS
J3
RAS
K3
CAS
L3
WE
F3
DQSL
C7
DQSU
E7
DML
D3
DMU
G3
DQSL
B7
DQSU
T2
RESET
27_DDR332MX_I61_ZQ
L8
ZQ
J1
NC
L1
NC
J9
NC
L9
NC
INFINEON 96-BALL SDRAM 512MB DDR3
IDGH51-04A1F1C-14X
12
C2008
C2001
0.1uF
0.1uF 10V
10V
12
12
12
12
12
C2015
C2013
C2012
C2016
C2014
6.3V
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
1uF
12
12
12
12
12
C2065
C2062
C2066
C2064
C2063
6.3V
6.3V
6.3V
6.3V
6.3V
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
DQA0_<19>
4 3
E3
DQL0
DQA0_<23>
4 3
F7
DQL1
DQA0_<18>
4 3
F2
DQL2
DQA0_<22>
4 3
F8
DQL3
DQA0_<16>
4 3
H3
DQL4
DQA0_<20>
4 3
H8
DQL5
DQA0_<17>
3 4
G2
DQL6
DQA0_<21>
3 4
H7
DQL7
DQA0_<29>
4 3
D7
DQU0
DQA0_<27>
4 3
C3
DQU1
DQA0_<31>
4 3
C8
DQU2
DQA0_<24>
4 3
C2
DQU3
DQA0_<28>
4 3
A7
DQU4
DQA0_<25>
4 3
A2
DQU5
DQA0_<30>
4 3
B8
DQU6
DQA0_<26>
3 4
A3
DQU7
B2
VDD
D9
VDD
G7
VDD
K2
VDD
K8
VDD
N1
VDD
N9
VDD
R1
VDD
R9
VDD
A1
VDDQ
A8
VDDQ
C1
VDDQ
C9
VDDQ
D2
VDDQ
E9
VDDQ
F1
VDDQ
H2
VDDQ
H9
VDDQ
A9
VSS
B3
VSS
E1
VSS
G8
VSS
J2
VSS
J8
VSS
M1
VSS
M9
VSS
P1
VSS
P9
VSS
T1
VSS
T9
VSS
B1
VSSQ
B9
VSSQ
D1
VSSQ
D8
VSSQ
E2
VSSQ
E8
VSSQ
F9
VSSQ
G1
VSSQ
G9
VSSQ
12
12
12
12
12
12
C2018
C2021
C2017
C2019
C2020
6.3V
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
1uF
12
12
12
12
12
C2069
C20700.1uF
C20680.1uF
C20710.1uF
C2067
6.3V
6.3V
6.3V
6.3V
6.3V
0.1uF
0.1uF
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
+MVDD
3,4
3,4 3,4 3,4 3,4
3 3
3 3
3 3
3,4,5
Should be 240 Ohms +-1%
3,4
12
12
C2023
C2024
C2022
6.3V
6.3V
6.3V
1uF
1uF
1uF
ODTA0
IN
12
12
12
12
C2026
C2025
C2027
C2028
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
+MVDD
12
12
12
C2080
C208110uF
C208210uF
6.3V
6.3V
10uF
VREF_U2000
4 4
MAA_<0>
5
BI
MAA_<1>
5
BI
MAA_<2>
5
BI
MAA_<3>
5
BI
MAA_<4>
5
BI
MAA_<5>
5
BI
MAA_<6>
5
BI
MAA_<7>
5
BI
MAA_<8>
5
BI
MAA_<9>
5
BI
MAA_<10>
5
BI
MAA_<11>
5
BI
MAA_<12>
5
BI
MAA_<13>
5
BI
MAA_<14>
5
BI
MAA_<15>
5
BI
MAA_BA_<0>
5
BI
MAA_BA_<1>
5
BI
MAA_BA_<2>
5
BI
CLKA0
4 3
CLKA0B
4 3
CKEA0 CKEA1
IN
ODTA0 ODTA1
4 3
CSA0B_0 CSA1B_0
IN
RASA0B RASA1B
IN
CASA0B CASA1B
IN
WEA0B WEA1B
IN
QSA_1
BI
QSA_0
BI
DQMA_1
BI
DQMA_0
BI
QSA_1B
BI
QSA_0B
BI
DRAM_RST DRAM_RST
IN
12
R2001
243R
12
12
C20321uF
C20331uF
6.3V
6.3V
12
C2083
6.3V
6.3V
10uF
DNIDNI
M8 H1
N3 P7 P3 N2 P8 P2 R8 R2
T8
R3
L7 R7 N7
T3
T7 M7
M2 N8 M3
J7 K7 K9
K1
L2
J3 K3
L3
F3 C7
E7 D3
G3 B7
T2
L8
J1
L1
J9
L9
VREFCA VREFDQ
A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10/AP A11 A12/BC A13 A14 A15
BA0 BA1 BA2
CK CK CKE
ODT CS RAS CAS WE
DQSL DQSU
DML DMU
DQSL DQSU
RESET
27_DDR332MX_I91_ZQ
ZQ
NC NC NC NC
INFINEON 96-BALL SDRAM 512MB DDR3
U2001
IDGH51-04A1F1C-14X
DQA0_<15>
4 3
E3
DQL0
DQA0_<11>
4 3
F7
DQL1
DQA0_<14>
4 3
F2
DQL2
DQA0_<10>
4 3
F8
DQL3
DQA0_<12>
4 3
H3
DQL4
DQA0_<8>
4 3
H8
DQL5
DQA0_<13>
4 3
G2
DQL6
DQA0_<9>
4 3
H7
DQL7
DQA0_<2>
4 3
D7
DQU0
DQA0_<6>
4 3
C3
DQU1
DQA0_<0>
4 3
C8
DQU2
DQA0_<4>
4 3
C2
DQU3
DQA0_<3>
4 3
A7
DQU4
DQA0_<5>
4 3
A2
DQU5
DQA0_<1>
4 3
B8
DQU6
DQA0_<7>
4 3
A3
DQU7
+MVDD
B2
VDD
D9
VDD
G7
VDD
K2
VDD
K8
VDD
N1
VDD
N9
VDD
R1
VDD
R9
VDD
A1
VDDQ
A8
VDDQ
C1
VDDQ
C9
VDDQ
D2
VDDQ
E9
VDDQ
F1
VDDQ
H2
VDDQ
H9
VDDQ
A9
VSS
B3
VSS
E1
VSS
G8
VSS
J2
VSS
J8
VSS
M1
VSS
M9
VSS
P1
VSS
P9
VSS
T1
VSS
T9
VSS
B1
VSSQ
B9
VSSQ
D1
VSSQ
D8
VSSQ
E2
VSSQ
E8
VSSQ
F9
VSSQ
G1
VSSQ
G9
VSSQ
+MVDD
12
12
12
C22111uF
C22101uF
6.3V
6.3V
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
CLKA0
3,4
IN
12
R2011
56R
402
UNNAMED_27_CAP_I188_A
1 2
12
R2012
402
56R
CLKA0B
3,4
IN
CLKA1
3,4
IN
12
R2211
56R
402
UNNAMED_27_CAP_I169_A
1 2
12
R2212
402
56R
CLKA1B
3,4
IN
12
12
12
12
12
C2212
C22131uF
C22141uF
C2215
6.3V
6.3V
6.3V
6.3V
1uF
1uF
12
12
C22161uF
6.3V
12
12
C2217
6.3V
1uF
12
12
C2220
C2221
C2222
C2218
C2219
6.3V
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
1uF
C2000
0.01uF 10V
402
C2200
402
0.01uF 10V
C2223
6.3V
1uF
Should be 240
Ohms +-1%
12
VREF_U2200
4
VREF_U2200
4
MAA_<0>
5
BI
MAA_<1>
5
BI
MAA_<2>
5
BI
MAA_<3>
5
BI
MAA_<4>
5
BI
MAA_<5>
5
BI
MAA_<6>
5
BI
MAA_<7>
5
BI
MAA_<8>
5
BI
MAA_<9>
5
BI
MAA_<10>
5
BI
MAA_<11>
5
BI
MAA_<12>
5
BI
MAA_<13>
5
BI
MAA_<14>
5
BI
MAA_<15>
5
BI
MAA_BA_<0>
5
BI
MAA_BA_<1>
5
BI
MAA_BA_<2>
5
BI
CLKA1
4 3
CLKA1B
4 3
3,4
IN
4 3
3,4
IN
3,4
IN
3,4
IN
3,4
IN
QSA_6
3
BI
QSA_4
3
BI
DQMA_6 DQMA_7
3
BI
DQMA_4
3
BI
QSA_6B
3
BI
QSA_4B
3
BI
3,4,5
IN
12
R2200
243R
12
12
12
12
12
12
C2225
C2229
C2226
C2224
C2227
C2228
6.3V
6.3V
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
1uF
1uF
U2200
M8
VREFCA
H1
VREFDQ
N3
A0
P7
A1
P3
A2
N2
A3
P8
A4
P2
A5
R8
A6
R2
A7
T8
A8
R3
A9
L7
A10/AP
R7
A11
N7
A12/BC
T3
A13
T7
A14
M7
A15
M2
BA0
N8
BA1
M3
BA2
J7
CK
K7
CK
K9
CKE
K1
ODT
L2
CS
J3
RAS
K3
CAS
L3
WE
F3
DQSL
C7
DQSU
E7
DML
D3
DMU
G3
DQSL
B7
DQSU
T2
RESET
27_DDR332MX_I210_ZQ
L8
ZQ
J1
NC
L1
NC
J9
NC
L9
NC
INFINEON 96-BALL SDRAM 512MB DDR3
IDGH51-04A1F1C-14X
12
C2231
C2230
6.3V
6.3V
1uF
1uF
+MVDD
12
12
C228010uF
6.3V
DQA1_<20>
3 4
E3
DQL0
DQA1_<18>
4 3
F7
DQL1
DQA1_<23>
4 3
F2
DQL2
DQA1_<19>
4 3
F8
DQL3
DQA1_<21>
4 3
H3
DQL4
DQA1_<17>
4 3
H8
DQL5
DQA1_<22>
4 3
G2
DQL6
DQA1_<16>
4 3
H7
DQL7
DQA1_<2>
4 3
D7
DQU0
DQA1_<5>
4 3
C3
DQU1
DQA1_<0>
4 3
C8
DQU2
DQA1_<7>
4 3
C2
DQU3
DQA1_<3>
4 3
A7
DQU4
DQA1_<6>
4 3
A2
DQU5
DQA1_<1>
4 3
B8
DQU6
DQA1_<4>
4 3
A3
DQU7
B2
VDD
D9
VDD
G7
VDD
K2
VDD
K8
VDD
N1
VDD
N9
VDD
R1
VDD
R9
VDD
A1
VDDQ
A8
VDDQ
C1
VDDQ
C9
VDDQ
D2
VDDQ
E9
VDDQ
F1
VDDQ
H2
VDDQ
H9
VDDQ
A9
VSS
B3
VSS
E1
VSS
G8
VSS
J2
VSS
J8
VSS
M1
VSS
M9
VSS
P1
VSS
P9
VSS
T1
VSS
T9
VSS
B1
VSSQ
B9
VSSQ
D1
VSSQ
D8
VSSQ
E2
VSSQ
E8
VSSQ
F9
VSSQ
G1
VSSQ
G9
VSSQ
12
12
C228210uF
C228110uF
C228310uF
6.3V
6.3V
6.3V
DNIDNI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
+MVDD
Should be 240
Ohms +-1%
3,4
IN
+MVDD
12
R2205
4.99K
12
R2206
4.99K
ODTA1
VREF_U2200
4
12
12
C2201
C2207
0.1uF
0.1uF 10V
10V
1 8
RN2001A 120R
2 7
RN2001B 120R
3 6
RN2001C 120R
4 5
RN2001D 120R RN2003D 120R RN2003C 120R RN2003B 120R
RN2003A 120R
1 8
RN2005A 120R
2 7
RN2005B 120R
3 6
RN2005C 120R
4 5
RN2005D 120R
1 8
RN2007A 120R
2 7
RN2007B 120R
3 6
RN2007C 120R
4 5
RN2007D 120R
1 8
RN2009A 120R
2 7
RN2009B 120R
3 6
RN2009C 120R
4 5
RN2009D 120R
45 36 27 18
VREF_U2200
4
VREF_U2200
4
MAA_<0>
5
BI
MAA_<1>
5
BI
MAA_<2>
5
BI
MAA_<3>
5
BI
MAA_<4>
5
BI
MAA_<5>
5
BI
MAA_<6>
5
BI
MAA_<7>
5
BI
MAA_<8>
5
BI
MAA_<9>
5
BI
MAA_<10>
5
BI
MAA_<11>
5
BI
MAA_<12>
5
BI
MAA_<13>
5
BI
MAA_<14>
5
BI
MAA_<15>
5
BI
MAA_BA_<0>
5
BI
MAA_BA_<1>
5
BI
MAA_BA_<2>
5
BI
CLKA1
4 3
CLKA1B
4 3
CKEA1CLKA0
3,4
IN
ODTA1
4 3
CSA1B_0
3,4
IN
RASA1B
3,4
IN
CASA1B
3,4
IN
WEA1B
3,4
IN
QSA_5
3
BI
QSA_7
3
BI
DQMA_5
3
BI
3
BI
QSA_5B
3
BI
QSA_7B
3
BI
DRAM_RST
3,4,5
IN
12
R2201
243R
12
12
C2208
0.1uF 10V
MAA_BA_<1> MAA_BA_<0>
MAA_<8> MAA_<14> MAA_<2> MAA_<5> MAA_<4>
MAA_<1> MAA_<13> MAA_<3> MAA_<0> MAA_<9> MAA_<15> MAA_<7> MAA_<6> MAA_<10> MAA_<11>
MAA_BA_<2>
MAA_<12>
M8
VREFCA
H1
VREFDQ
N3
A0
P7
A1
P3
A2
N2
A3
P8
A4
P2
A5
R8
A6
R2
A7
T8
A8
R3
A9
L7
A10/AP
R7
A11
N7
A12/BC
T3
A13
T7
A14
M7
A15
M2
BA0
N8
BA1
M3
BA2
J7
CK
K7
CK
K9
CKE
K1
ODT
L2
CS
J3
RAS
K3
CAS
L3
WE
F3
DQSL
C7
DQSU
E7
DML
D3
DMU
G3
DQSL
B7
DQSU
T2
RESET
27_DDR332MX_I314_ZQ
L8
ZQ
J1
NC
L1
NC
J9
NC
L9
NC
INFINEON 96-BALL SDRAM 512MB DDR3
IDGH51-04A1F1C-14X
C2202
0.1uF 10V
RN2000D 120R RN2000C 120R RN2000B 120R RN2000A 120R RN2002D 120R RN2002C 120R RN2002B 120R RN2002A 120R RN2004D 120R RN2004C 120R RN2004B 120R RN2004A 120R RN2006D 120R RN2006C 120R RN2006B 120R RN2006A 120R RN2008D 120R RN2008C 120R RN2008B 120R RN2008A 120R
U2201
4 5 3 6 2 7 1 8 4 5 3 6 2 7 1 8 4 5 3 6 2 7 1 8 4 5 3 6 2 7 1 8 4 5 3 6 2 7 1 8
DQA1_<10>
4 3
E3
DQL0
DQA1_<12>
4 3
F7
DQL1
DQA1_<11>
4 3
F2
DQL2
DQA1_<13>
4 3
F8
DQL3
DQA1_<8>
4 3
H3
DQL4
DQA1_<14>
4 3
H8
DQL5
DQA1_<9>
4 3
G2
DQL6
DQA1_<15>
4 3
H7
DQL7
DQA1_<28>
4 3
D7
DQU0
DQA1_<26>
4 3
C3
DQU1
DQA1_<31>
4 3
C8
DQU2
DQA1_<24>
4 3
C2
DQU3
DQA1_<29>
4 3
A7
DQU4
DQA1_<25>
4 3
A2
DQU5
DQA1_<30>
4 3
B8
DQU6
DQA1_<27>
4 3
A3
DQU7
+MVDD
B2
VDD
D9
VDD
G7
VDD
K2
VDD
K8
VDD
N1
VDD
N9
VDD
R1
VDD
R9
VDD
A1
VDDQ
A8
VDDQ
C1
VDDQ
C9
VDDQ
D2
VDDQ
E9
VDDQ
F1
VDDQ
H2
VDDQ
H9
VDDQ
A9
VSS
B3
VSS
E1
VSS
G8
VSS
J2
VSS
J8
VSS
M1
VSS
M9
VSS
P1
VSS
P9
VSS
T1
VSS
T9
VSS
B1
VSSQ
B9
VSSQ
D1
VSSQ
D8
VSSQ
E2
VSSQ
E8
VSSQ
F9
VSSQ
G1
VSSQ
G9
VSSQ
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
+MVDD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-V301
MS-V301
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev Custom
Custom
Custom Date:
Date:
1
2
3
4
5
6
7
Date:
DDR3 CHA
DDR3 CHA
DDR3 CHA
Tuesday, August 06, 2013
Tuesday, August 06, 2013
Tuesday, August 06, 2013
MS-V301
8
420
420
420
Sheet of
Sheet of
Sheet of
1.1
1.1
1.1
(5) DDR3 Memory Channel B
Should be 240
Ohms +-1%
+MVDD
U2600
M8
VREFCA
H1
VREFDQ
N3
A0
P7
A1
P3
A2
N2
A3
P8
A4
P2
A5
R8
A6
R2
A7
T8
A8
R3
A9
L7
A10/AP
R7
A11
N7
A12/BC
T3
A13
T7
A14
M7
A15
M2
BA0
N8
BA1
M3
BA2
J7
CK
K7
CK
K9
CKE
K1
ODT
L2
CS
J3
RAS
K3
CAS
L3
WE
F3
DQSL
C7
DQSU
E7
DML
D3
DMU
G3
DQSL
B7
DQSU
T2
RESET
4_DDR332MX_I151_ZQ
L8
ZQ
J1
NC
L1
NC
J9
NC
L9
NC
INFINEON 96-BALL SDRAM 512MB DDR3
IDGH51-04A1F1C-14X
ODTB1
IN
DQB1_<27>
5 3
E3
DQL0
DQB1_<28>
5 3
F7
DQL1
DQB1_<26>
5 3
F2
DQL2
DQB1_<30>
5 3
F8
DQL3
3 5
H3
DQL4
DQB1_<31>
5 3
H8
DQL5
DQB1_<25>
5 3
G2
DQL6
DQB1_<29>
5 3
H7
DQL7
DQB1_<13>
5 3
D7
DQU0
DQB1_<10>
5 3
C3
DQU1
DQB1_<15>
5 3
C8
DQU2
5 3
C2
DQU3
DQB1_<12>
3 5
A7
DQU4
DQB1_<9>
5 3
A2
DQU5
DQB1_<14>
5 3
B8
DQU6
DQB1_<11>
5 3
A3
DQU7
+MVDD
B2
VDD
D9
VDD
G7
VDD
K2
VDD
K8
VDD
N1
VDD
N9
VDD
R1
VDD
R9
VDD
A1
VDDQ
A8
VDDQ
C1
VDDQ
C9
VDDQ
D2
VDDQ
E9
VDDQ
F1
VDDQ
H2
VDDQ
H9
VDDQ
A9
VSS
B3
VSS
E1
VSS
G8
VSS
J2
VSS
J8
VSS
M1
VSS
M9
VSS
P1
VSS
P9
VSS
T1
VSS
T9
VSS
B1
VSSQ
B9
VSSQ
D1
VSSQ
D8
VSSQ
E2
VSSQ
E8
VSSQ
F9
VSSQ
G1
VSSQ
G9
VSSQ
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
Should be 240
Ohms +-1%
+MVDD
12
R2609
4.99K
VREF_U2600
5
12
12
R2610
4.99K
12
C2604
0.1uF 10V
12
C2602
C2603
0.1uF
0.1uF 10V
10V
VREF_U2600
5
VREF_U2600
5
MAB_<0>
5
BI
MAB_<1>
5
BI
MAB_<2>
5
BI
MAB_<3>
5
BI
MAB_<4>
5
BI
MAB_<5>
5
BI
MAB_<6>
5
BI
MAB_<7>
5
BI
MAB_<8>
5
BI
MAB_<9>
5
BI
MAB_<10>
5
BI
MAB_<11>
5
BI
MAB_<12>
5
BI
MAB_<13>
5
BI
MAB_<14>
5
BI
MAB_<15>
5
BI
MAB_BA_<0>
5
BI
MAB_BA_<1>
5
BI
MAB_BA_<2>
5
BI
5 3 5 3
3,5
IN
5 3
3,5
IN
3,5
IN
3,5
IN
3,5
IN
QSB_6
3
BI
QSB_4
3
BI
DQMB_6DQMB_7
3
BI
DQMB_4DQMB_5
3
BI
QSB_6B
3
BI
QSB_4B
3
BI
3,4,5
IN
12
R2601
243R
12
C2601
0.1uF 10V
U2400
VREF_U2400
M8
5 5
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5 3
3 5
3,5
IN
5 3
3,5
IN
3,5
IN
3,5
IN
3,5
IN
3
BI
3
BI
3
BI
3
BI
3
BI
3
BI
3,4,5
IN
12
12
R2403
4.99K
VREF_U2400
12
R2404
4.99K
5
12
C2401
0.1uF 10V
VREFCA
VREF_U2400
H1
VREFDQ
MAB_<0>
N3
A0
MAB_<1>
P7
A1
MAB_<2>
P3
A2
MAB_<3>
N2
A3
MAB_<4>
P8
A4
MAB_<5>
P2
A5
MAB_<6>
R8
A6
MAB_<7>
R2
A7
MAB_<8>
T8
A8
MAB_<9>
R3
A9
MAB_<10>
L7
A10/AP
MAB_<11>
R7
A11
MAB_<12>
N7
A12/BC
MAB_<13>
T3
A13
MAB_<14>
T7
A14
MAB_<15>
M7
A15
MAB_BA_<0>
M2
BA0
MAB_BA_<1>
N8
BA1
MAB_BA_<2>
M3
BA2
CLKB0 CLKB0
J7
CK
CLKB0B CLKB0B
K7
CK
CKEB0 CKEB0
K9
CKE
ODTB0
K1
ODT
CSB0B_0 CSB0B_0
L2
CS
RASB0B RASB0B
J3
RAS
CASB0B CASB0B
K3
CAS
WEB0B WEB0B
L3
WE
QSB_1
F3
DQSL
QSB_0
C7
DQSU
DQMB_1 DQMB_2
E7
DML
DQMB_0
D3
DMU
QSB_1B
G3
DQSL
QSB_0B
B7
DQSU
DRAM_RST DRAM_RST
T2
RESET
4_DDR332MX4_I21_ZQ
L8
ZQ
R2400
243R
J1
NC
L1
NC
J9
NC
L9
NC
INFINEON 96-BALL SDRAM 512MB DDR3
IDGH51-04A1F1C-14X
12
12
C2403
0.1uF 10V
12
C2404
C2402
0.1uF
0.1uF
10V
10V
DQB0_<12>
3 5
E3
DQL0
DQB0_<11>
3 5
F7
DQL1
DQB0_<13>
5 3
F2
DQL2
DQB0_<10>
5 3
F8
DQL3
DQB0_<15> DQB0_<16>
5 3
H3
DQL4
DQB0_<9>
5 3
H8
DQL5
DQB0_<14>
5 3
G2
DQL6
DQB0_<8>
5 3
H7
DQL7
DQB0_<2>
5 3
D7
DQU0
DQB0_<6>
3 5
C3
DQU1
DQB0_<0>
5 3
C8
DQU2
DQB0_<4>
3 5
C2
DQU3
DQB0_<3>
5 3
A7
DQU4
DQB0_<5>
5 3
A2
DQU5
DQB0_<1>
5 3
B8
DQU6
DQB0_<7>
5 3
A3
DQU7
+MVDD
B2
VDD
D9
VDD
G7
VDD
K2
VDD
K8
VDD
N1
VDD
N9
VDD
R1
VDD
R9
VDD
A1
VDDQ
A8
VDDQ
C1
VDDQ
C9
VDDQ
D2
VDDQ
E9
VDDQ
F1
VDDQ
H2
VDDQ
H9
VDDQ
A9
VSS
B3
VSS
E1
VSS
G8
VSS
J2
VSS
J8
VSS
M1
VSS
M9
VSS
P1
VSS
P9
VSS
T1
VSS
T9
VSS
B1
VSSQ
B9
VSSQ
D1
VSSQ
D8
VSSQ
E2
VSSQ
E8
VSSQ
F9
VSSQ
G1
VSSQ
G9
VSSQ
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
Should be 240
3,5
IN
ODTB0
VREF_U2400 VREF_U2600
5
VREF_U2400
5
MAB_<0>
5
BI
MAB_<1>
5
BI
MAB_<2>
5
BI
MAB_<3>
5
BI
MAB_<4>
5
BI
MAB_<5>
5
BI
MAB_<6>
5
BI
MAB_<7>
5
BI
MAB_<8>
5
BI
MAB_<9>
5
BI
MAB_<10>
5
BI
MAB_<11>
5
BI
MAB_<12>
5
BI
MAB_<13>
5
BI
MAB_<14>
5
BI
MAB_<15>
5
BI
MAB_BA_<0>
5
BI
MAB_BA_<1>
5
BI
MAB_BA_<2>
5
BI
5 3
3 5
3,5
IN
ODTB0
5 3
3,5
IN
3,5
IN
3,5
IN
3,5
IN
QSB_2
3
BI
QSB_3
3
BI
3
BI
DQMB_3
3
BI
QSB_2B
3
BI
QSB_3B
3
BI
3,4,5
IN
12
R2401
Ohms +-1%
243R
M8
H1 N3
P7 P3 N2 P8 P2 R8 R2 T8 R3 L7 R7 N7 T3 T7
M7
M2
N8
M3
J7 K7 K9
K1 L2 J3 K3 L3
F3 C7
E7 D3
G3
B7
T2
4_DDR332MX_I118_ZQ
L8
J1 L1 J9 L9
VREFCA VREFDQ
A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10/AP A11 A12/BC A13 A14 A15
BA0 BA1 BA2
CK CK CKE
ODT CS RAS CAS WE
DQSL DQSU
DML DMU
DQSL DQSU
RESET
ZQ
NC NC NC NC
INFINEON 96-BALL SDRAM 512MB DDR3
IDGH51-04A1F1C-14X
U2401
DQB0_<19>
3 5
E3
DQL0
DQB0_<23>
3 5
F7
DQL1
DQB0_<18>
3 5
F2
DQL2
DQB0_<22>
3 5
F8
DQL3
3 5
H3
DQL4
DQB0_<20>
5 3
H8
DQL5
DQB0_<17>
3 5
G2
DQL6
DQB0_<21>
3 5
H7
DQL7
DQB0_<29>
5 3
D7
DQU0
DQB0_<27>
3 5
C3
DQU1
DQB0_<31>
3 5
C8
DQU2
DQB0_<24>
3 5
C2
DQU3
DQB0_<28>
5 3
A7
DQU4
DQB0_<25>
3 5
A2
DQU5
DQB0_<30>
3 5
B8
DQU6
DQB0_<26>
3 5
A3
DQU7
+MVDD
B2
VDD
D9
VDD
G7
VDD
K2
VDD
K8
VDD
N1
VDD
N9
VDD
R1
VDD
R9
VDD
A1
VDDQ
A8
VDDQ
C1
VDDQ
C9
VDDQ
D2
VDDQ
E9
VDDQ
F1
VDDQ
H2
VDDQ
H9
VDDQ
A9
VSS
B3
VSS
E1
VSS
G8
VSS
J2
VSS
J8
VSS
M1
VSS
M9
VSS
P1
VSS
P9
VSS
T1
VSS
T9
VSS
B1
VSSQ
B9
VSSQ
D1
VSSQ
D8
VSSQ
E2
VSSQ
E8
VSSQ
F9
VSSQ
G1
VSSQ
G9
VSSQ
CLKB0
3,5
OUT
CLKB0B
3,5
OUT
CLKB1
3,5
OUT
CLKB1B
3,5
OUT
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
Should be 240
Ohms +-1%
12
R2411
56R
402
1 2
C2400
12
0.01uF 10V
402
R2412
56R
402
12
R2611
56R
402
1 2
C2600
12
0.01uF 10V
402
R2612
56R
402
VREF_U2600
5 5
MAB_<0>
5
BI
MAB_<1>
5
BI
MAB_<2>
5
BI
MAB_<3>
5
BI
MAB_<4>
5
BI
MAB_<5>
5
BI
MAB_<6>
5
BI
MAB_<7>
5
BI
MAB_<8>
5
BI
MAB_<9>
5
BI
MAB_<10>
5
BI
MAB_<11>
5
BI
MAB_<12>
5
BI
MAB_<13>
5
BI
MAB_<14>
5
BI
MAB_<15>
5
BI
MAB_BA_<0>
5
BI
MAB_BA_<1>
5
BI
MAB_BA_<2>
5
BI
CLKB1 CLKB1
3 5
CLKB1B CLKB1B
3 5
CKEB1 CKEB1
3,5
IN
ODTB1 ODTB1
5 3
CSB1B_0 CSB1B_0
3,5
IN
RASB1B RASB1B
3,5
IN
CASB1B CASB1B
3,5
IN
WEB1B WEB1B
3,5
IN
QSB_7
3
BI
QSB_5
3
BI
3
BI
3
BI
QSB_7B
3
BI
QSB_5B
3
BI
DRAM_RST DRAM_RST
3,4,5
IN
12
R2600
243R
3,5
M8 H1
N3 P7 P3 N2 P8 P2 R8 R2 T8 R3 L7 R7 N7 T3 T7 M7
M2 N8 M3
J7 K7 K9
K1 L2 J3 K3 L3
F3 C7
E7 D3
G3 B7
T2 L8
J1 L1 J9 L9
4_DDR332MX_I228_ZQ
VREFCA VREFDQ
A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10/AP A11 A12/BC A13 A14 A15
BA0 BA1 BA2
CK CK CKE
ODT CS RAS CAS WE
DQSL DQSU
DML DMU
DQSL DQSU
RESET
ZQ
NC NC NC NC
INFINEON 96-BALL SDRAM 512MB DDR3
IDGH51-04A1F1C-14X
U2601
DQB1_<20>
5 3
E3
DQL0
DQB1_<19>
5 3
F7
DQL1
DQB1_<21>
5 3
F2
DQL2
DQB1_<17>
5 3
F8
DQL3
DQB1_<23>DQB1_<24>
5 3
H3
DQL4
DQB1_<18>
5 3
H8
DQL5
DQB1_<22>
5 3
G2
DQL6
DQB1_<16>
5 3
H7
DQL7
DQB1_<2>
5 3
D7
DQU0
DQB1_<5>
5 3
C3
DQU1
DQB1_<0>
5 3
C8
DQU2
DQB1_<7>DQB1_<8>
5 3
C2
DQU3
DQB1_<3>
5 3
A7
DQU4
DQB1_<6>
5 3
A2
DQU5
DQB1_<1>
5 3
B8
DQU6
DQB1_<4>
5 3
A3
DQU7
+MVDD
B2
VDD
D9
VDD
G7
VDD
K2
VDD
K8
VDD
N1
VDD
N9
VDD
R1
VDD
R9
VDD
A1
VDDQ
A8
VDDQ
C1
VDDQ
C9
VDDQ
D2
VDDQ
E9
VDDQ
F1
VDDQ
H2
VDDQ
H9
VDDQ
A9
VSS
B3
VSS
E1
VSS
G8
VSS
J2
VSS
J8
VSS
M1
VSS
M9
VSS
P1
VSS
P9
VSS
T1
VSS
T9
VSS
B1
VSSQ
B9
VSSQ
D1
VSSQ
D8
VSSQ
E2
VSSQ
E8
VSSQ
F9
VSSQ
G1
VSSQ
G9
VSSQ
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
5
BI
+MVDD
12
12
12
12
12
C24101uF
6.3V
+MVDD
12
12
C2460
6.3V
0.1uF
12
12
C24131uF
C2412
C24111uF
6.3V
C2461
6.3V
0.1uF
C2416
C2414
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
12
12
12
12
12
12
C2463
C2462
C2466
C2464
C2465
6.3V
6.3V
6.3V
6.3V
6.3V
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
12
12
12
12
C2418
6.3V
1uF
12
12
C2467
C2468
6.3V
6.3V
0.1uF
0.1uF
12
12
C2419
C2422
C2423
C2420
C2421
6.3V
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
1uF
12
12
C2470
C2471
C2469
6.3V
6.3V
6.3V
0.1uF
0.1uF
0.1uF
12
12
12
12
C2424
C2425
6.3V
6.3V
1uF
1uF
+MVDD
12
12
12
C2429
C2428
6.3V
6.3V
1uF
1uF
12
12
C2480
C2481
6.3V
6.3V
10uF
10uF
12
C2430
C2433
C24341uF
6.3V
1uF
C2482
6.3V
10uF
C24351uF
6.3V
6.3V
6.3V
1uF
12
C2483
6.3V
10uF
+MVDD
18
MAB_<12>
RN2201A120R
27
MAB_BA_<2>
12
12
12
12
12
12
C2613
C2610
6.3V
1uF
C2615
C2611
C2612
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
12
12
12
C2616
6.3V
1uF
12
12
12
C2617
6.3V
1uF
12
12
12
C2621
C2619
C2622
C2620
C2618
6.3V
1uF
C2623
C2625
6.3V
6.3V
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
1uF
1uF
12
12
12
12
12
12
C2626
C2627
6.3V
6.3V
1uF
1uF
12
C2631
C2628
C2632
C2629
C2630
C26331uF
6.3V
6.3V
6.3V
6.3V
6.3V
6.3V
1uF
1uF
1uF
1uF
1uF
+MVDD
12
12
12
12
C2681
C2682
C2680
C2683
6.3V
6.3V
6.3V
6.3V
10uF
10uF
10uF
10uF
DNIDNIDNIDNI
RN2201B120R
36
MAB_<10>
RN2201C120R
45
MAB_<11>
RN2201D120R RN2203A120R
18
MAB_<14>
RN2203B120R
27
MAB_<8>
RN2203C120R
36
MAB_BA_<0>
RN2203D120R
45
MAB_BA_<1>
18
MAB_<7>
RN2205A120R
27
MAB_<6>
RN2205B120R
36
MAB_<15>
RN2205C120R
45
MAB_<9>
RN2205D120R
18
MAB_<0>
RN2207A120R
27
MAB_<2>
RN2207B120R
36
MAB_<13>
RN2207C120R
45
MAB_<1>
RN2207D120R
27
MAB_<4>
RN2209B120R
36
MAB_<3>
RN2209C120R
45
MAB_<5>
RN2209D120R
18
RN2209A120R
1 8
RN2200A 120R
2 7
RN2200B 120R
3 6
RN2200C 120R
4 5
RN2200D 120R
1 8
RN2202A 120R
2 7
RN2202B 120R
3 6
RN2202C 120R
4 5
RN2202D 120R
1 8
RN2204A 120R
2 7
RN2204B 120R
3 6
RN2204C 120R
4 5
RN2204D 120R
1 8
RN2206A 120R
2 7
RN2206B 120R
3 6
RN2206C 120R
4 5
RN2206D 120R
2 7
RN2208B 120R
3 6
RN2208C 120R
4 5
RN2208D 120R
1 8
RN2208A 120R
MSI
MSI
MSI
+MVDD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-V301
MS-V301
DDR3 CHB
DDR3 CHB
DDR3 CHB
Tuesday, August 06, 2013
Tuesday, August 06, 2013
Tuesday, August 06, 2013
MS-V301
520
520
520
Sheet of
Sheet of
Sheet of
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Date:
Date:
1.1
1.1
1.1
1
Oland XT M2 GPIOs Strap CF XTAL OSC
+3.3V_BUS
A A
B B
+1.8V
180mA
+1.8V
C C
1 2
R17
1 2
R18
1 2
C8
10mA/bit
12
C6
1uF
6.3V
221R 110R
0.1uF
6.3V
VREFG
15,17
1,17
12
C1
1uF
6.3V
15,17
1,17
OUT BI
+1.8V
12
R98
12
2
OUT BI
1K
R33
1K
AF15 AG11 AG13 AD12 AF11 AG15 AF12 AF13
AR1 AP8
AW8
AR3 AR8
AU8
AH13
Place the crossfire testpoints near the ASIC and not the connector
VDDR4 VDDR4 VDDR4 VDDR4 VDDR4 VDDR4 VDDR4 VDDR4
NC#1
DBG_CNTL0 NC#2 NC#3
NC#4 NC#5
DBG_VREFG
3
U1E
60mA
SMBCLK SMBDATA
TEST_PG
AF23
AF24 AG23 AG24
SCL
AK26
SDA
AJ26
AJ23 AH23
AF35 AG36
AJ27
AK27 AN36
AP37
AH16
U1D
Oland M2 DDR3
VDDR3 VDDR3 VDDR3 VDDR3
SCL SDA
SMBCLK SMBDATA
NC#75 NC#74 RSVD#AJ27 RSVD#AK27
NC#73 NC#72
TEST_PG
DBG_DATA0 DBG_DATA1 DBG_DATA2 DBG_DATA3 DBG_DATA4 DBG_DATA5 DBG_DATA6 DBG_DATA7 DBG_DATA8
DBG_DATA9 DBG_DATA10 DBG_DATA11
DBG_DATA12 DBG_DATA13 DBG_DATA14 DBG_DATA15 DBG_DATA16 DBG_DATA17 DBG_DATA18 DBG_DATA19 DBG_DATA20 DBG_DATA21 DBG_DATA22 DBG_DATA23
Oland M2 DDR3
AU1 AU3 AW3 AP6 AW5 AU5 AR6 AW6 AU6 AT7 AV7 AN7
AV9 AT9 AR10 AW10 AU10 AP10 AV11 AT11 AR12 AW12 AU12 AP12
GPIO_0 GPIO_1 GPIO_2
GPIO_5_AC_BATT
GPIO_6_TACH GPIO_7_BLON
GPIO_8_ROMSO
GPIO_9_ROMSI
GPIO_10_ROMSCK
GPIO_11 GPIO_12 GPIO_13
GPIO_14_HPD2
GPIO_15_PWRCNTL_0
GPIO_16
GPIO_17_THERMAL_INT
GPIO_18_HPD3
GPIO_19_CTF
GPIO_20_PWRCNTL_1
GPIO_21
GPIO_22_ROMCSB
GPIO_29 GPIO_30
CLKREQB GENERICA GENERICB GENERICC GENERICD
GENERICE_HPD4 GENERICF_HPD5
GENERICG_HPD6
AH20 AH18 AN16
AH17 AJ17 AK17
GPIO_8 GPIO_8_R
AJ13
GPIO_9
AH15
GPIO_10
AJ16 AK16 AL16 AM16 AM14 AM13 AK14 AG30 AN14 AM17 AL13 AJ14
GPIO_22
AK13
GPIO_29_VDDC_VID2
AG32
GPIO_30_VDDC_VID3
AG33 AN13 AJ19 AK19 AJ20 AK20 AJ24 AH26 AH24
AK24
HPD1
HPD1
3 6 3 6 2 7
4 5
GPIO_0 GPIO_1 GPIO_2
GPIO_5 GPIO_6
RP2C
33R 33R
RP1C RP1B
33R
GPIO_14_HPD2 GPIO_15_VDDC_VID0 GPIO_16
GPIO_19_CTF GPIO_20_VDDC_VID1 GPIO_21_MVDD_VID
RP2D
33R
OUT OUT
6
4
PN 2280007900G for 1Mbit (PM25LV010A-100SCE)
6
OUT
6
OUT
6
OUT
6
16
OUT
6 6 6
9
IN
15
OUT
6
16
OUT
15
OUT
15
OUT
15 15
8
IN
5
+3.3V_BUS
12
R14
4.7K
GPIO_22_R
6
VIDEO BIOS FIRMWARE
1
CE
2
SO
3
WP
4
GND5SI
PM25LD010C-SCE
MR1
MR2
MR3
MR5
MR6
MR7
MR8
MR10
MR11
MR13
DNI
MR96
1 2
1 2
1 2
1 2
1 2 1 2 1 2
1 2
1 2
1 2
1 2
MR95
DNI
1 2
1 2
1 2
+3.3V_BUS
4.7K
4.7K
4.7K
4.7K
4.7K
4.7K
4.7K
4.7K
4.7K
4.7K
4.7K
4.7K
4.7KMR15
4.7KMR16
DNI
DNI
DNI
DNI
DNI
DNI
DNI
DNI
DNI
U11
6
HOLD SCK
GPIO_10_R
DNI
DNI
DNI
DNI
BIOS(113?)
VDD
GPIO_9_R
VIP_DEVICE_STRAP_DIS V2SYNC H2SYNC ?
R10
R13
DNI
1 2
R95
DNI
1 2
R96
1 2
1 2
BIOS1
BIOS
8 7 6
1 2
R1
1 2
R2
1 2
R3
1 2
R5
1 2
R6
1 2
R7
1 2
R8
R4
1 2
1 2
1 2
R11
1 2
6
+3.3V_BUS
12
C4
0.1uF
GPIO_9_R
6.3V
PIN BASED STRAPS
4.7K
GPIO_0
6
4.7K
GPIO_1
GPIO_1
6
4.7K
GPIO_2
GPIO_2
6
4.7K
GPIO_9_R
GPIO_9_R
6
4.7K
GPIO_13
GPIO_13
10K
GPIO_11
4.7K
4.7K
4.7K
GPIO_12
GPIO_12
GPIO_11
GPIO_8_R
V1SYNC
H1SYNC
GPIO_8_R
CLKREQB
GENLK_VSYNC
GENLK_CLK
6
6
6
6
7
OUT
7
OUT
6
IN
IN
GPIO_5
6
GPIO_16
6
4.7K
4.7K
4.7K
4.7K
4.7KR15
4.7KR16
7
STRAP_TX_CFG_DRV_FULL_SWING Strap to control Transmitter Full/Half Swing for Mode 0=Transmitter Half Swing Enabled. 1=Transmitter Full Swing Enabled.
STRAP_TX_DEEMPH_EN PCI Express Interface Transmitter De-emphasis Enable 0: Tx de-emphasis disabled 1: Tx de-emphasis enabled PCIe Gen3 capability 1 = PCIe Gen3 is supported 0 = PCIe Gen3 is not supported
VGA DISABLE : 1 for disable (set to 0 for normal operation)
GPIO(13,12,11) - CONFIG[2..0]
100 - 512Kbit M25P05A (ST) 101 - 1Mbit M25P10A (ST)
CONFIG[2]
101 - 2Mbit M25P20 (ST) 101 - 4Mbit M25P40 (ST)
CONFIG[1]
101 - 8Mbit M25P80 (ST) 100 - 512Kbit Pm25LV512 (Chingis) 101 - 1Mbit Pm25LV010 (Chingis)
CONFIG[0]
RESERVED: Internal use only. Other logic must not affect these signals during RESET.
AUD[1:0]:
HSYNC
AUD[1] AUD[0]
7
7
00 - No audio function; 01 - Audio for DisplayPort only;
VSYNC
10 - Audio for DisplayPort and HDMI if dongle is detected; 11 - Audio for both DisplayPort and HDMI. HDMI must only be enabled on systems that are legally entitled
. It is the responsibility of the system designer to
ensure that the system is entitled to support this feature
Internal use only. Other logic must not affect these signals during RESET.
CEC_DIS
SMS_EN_HARD
MEMORY VENDOR SELECTION
[GPIO_5 : GPIO_16] Hynix [1:1] Samsung [1:0]
8
Cape Verde default 0
Please pay attention to the grounding strategies for these filter capacitors to
maintain a close loop for current.
+1.8V
+0.95V
+1.8V
1 2
B5
UNNAMED_21_BEAD_I209_B
1 2
120R
B6
120R
12
C24
10uF
6.3V
2
D D
+0.95V
+1.8V
1 2
B7
120R
1
75mA
12
12
C14
C13
1uF
10uF
6.3V
6.3V
140mA
DNI
+SPV10
12
C34
4.7uF
6.3V
12
12
C16
C31
1uF
4.7uF
6.3V
6.3V
+SPV18
75mA
12
12
C19
C18
1uF
4.7uF
6.3V
6.3V
150mA
12
C21
1uF
6.3V
200mA
12
12
C35
C26
4.7uF
1uF
6.3V
6.3V
AM32
DP_VDDR
12
C15
0.1uF
AN32
DP_VSSR
6.3V
AN31
DP_VDDC
12
C17
0.1uF
6.3V
AM10
SPLL_PVDD
12
C20
0.1uF
AN10
SPLL_PVSS
6.3V
AN9
SPLL_VDDC
12
C22
0.1uF
6.3V
12
H7
MPLL_PVDD
H8
MPLL_PVDD
C27
0.1uF
6.3V
3
U1F
Oland M2 DDR3
NC_XTAL_PVDD
NC_XTAL_PVSS
XO_IN2
XTALIN
XTALOUT
CLKTESTA
CLKTESTB
AF30 AF31
R22
21_OLANDM2DDR3_I263_XOIN2
AW35
1 2
R26
21_OLANDM2DDR3_I263_XOIN
AW34
XO_IN
1 2
AV33
AU34
AK10 AL10
XTALIN
route 50ohms single-ended/100ohms diff and keep short
CLKTESTA CLKTESTA_C
1 2
C23
0.1uF
6.3V
CLKTESTB CLKTESTB_C
1 2
C28
0.1uF
6.3V
4
4.7K
4.7K
12
1M
R37
XTALOUT
12
R36
0R
1 2 1 2
R24
51.1R
R25
51.1R
5
C45
12
12pF 50V
3
4
Y2
27.000MHz
1
2
C44
UNNAMED_21_CAP_I204_B
12
12pF 50V
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MICRO-STAR INT'L CO.,LTD
MS-V301
MS-V301
MSI
MSI
MSI
Size Document Description Rev
Size Document Description Rev
Size Document Description Rev
Custom
Custom
Custom
Date:
Tuesday, August 06, 2013
Date:
Tuesday, August 06, 2013
Date:
6
7
Tuesday, August 06, 2013
MS-V301
Oland GPIO STRAP PLL
Oland GPIO STRAP PLL
Oland GPIO STRAP PLL
Sheet of
Sheet of
Sheet of
8
1.1
1.1
1.1
620
620
620
Loading...
+ 14 hidden pages