Mosel Vitelic V826664G24SXSG-C0, V826664G24SXSG-B1, V826664G24SXSG-B0, V826664G24SXSG-A1 Datasheet

MOSEL VITELIC
1
V826664G24S 512 MB 200-PIN DDR UNBUFFERED SODIMM
2.5 VOLT 64M x 64
PRELIMINARY
V826664G24S Rev. 1.0 August 2002
Features
Utilizes High Performance 32M x 8 DDR SDRAM in SOC Packages
Single +2.5V (± 0.2V) Power Supply
Programmable CAS
Latency, Burst Length, and
Wrap Sequence (Sequential & Interleave)
Auto Refresh (CBR) and Self Refresh
All Inputs, Outputs are SSTL-2 Compatible
8192 Refresh Cycles every 64 ms
Serial Presence Detect (SPD)
DDR SDRAM Performance
Description
The V826664G24S memory module is organized 67,108,864 x 64 bits in a 200 pin memory module. The 64M x 64 memory module uses 16 Mosel­Vitelic 32M x 8 DDR SDRAM. The x64 modules are ideal for use in high performance computer systems where increased memory den sity and fast access times are required.
Component Used -6 -7 -75 -8 Units
tCKClock Frequency
(max.)
166
(PC333)
143
(PC266A)
133
(PC266B)
125
(PC200)
MHz
t
AC
Clock Access Ti me CAS
Latency = 2.5
6 7 7.5 8 ns
Module Speed
A1 PC1600 (100MHz @ CL2) B0 PC2100B (1 33MHz @ CL2.5) B1 PC2100A (1 33MHz @ CL2) C0 PC2700 (166MHz @ CL2.5)
2
MOSEL VITELIC
V826664G24S
V826664G24S Rev. 1.0 August 2002
Part Number Information
V 8 2 66 64 G 2 4 S X S G - XX
DDR SDRAM
2.5V WIDTH
DEPTH
200 PIN Unbuffered SODIMM X8 COMPONENT
REFRESH
RATE 8K
4 BANKS
STTL
COMPONENT
REV LEVEL
COMPONENT
PACKAGE, S = SOC
LEAD FINISH
G = GOLD
SPEED
A1 (100MHz@CL2)
MOSEL VITELIC
MANUFACTURED
B0 (133MHz@CL2.5) B1 (133MHz@CL2)
C0 (166MHz@CL2.5)
MOSEL VITELIC
V826664G24S
3
V826664G24S Rev. 1.0 August 2002
Block Diagram
A0
SA0
SERIAL PD
U20
SDA
A1
SA1A2SA2
BA0, BA1
A0-A12
RAS#
BA0, BA1: DDR SDRAMs U1-U8 A0-A12: DDR SDRAMs U1-U8 RAS#: DDR SDRAMs U1-U8 CAS#: DDR SDRAMs U1-U8 CKE0: DDR SDRAMs U1
0
-U8
0
CKE1: DDR SDRAMs U11-U8
1
WE#: DDR SDRAMs U1-U8
CAS# CKE0 CKE1
WE#
V
REF
V
SS
DDR SDRAMs DDR SDRAMs
DQ56 DQ57 DQ58 DQ59 DQ60 DQ61 DQ62 DQ63
U8
0
DQ DQ DQ DQ DQ DQ DQ DQ
DQ48 DQ49 DQ50 DQ51 DQ52 DQ53 DQ54 DQ55
U6
0
DQ DQ DQ DQ DQ DQ DQ DQ
DQ40 DQ41 DQ42 DQ43 DQ44 DQ45 DQ46 DQ47
U5
0
DQ DQ DQ DQ DQ DQ DQ DQ
DQ32 DQ33 DQ34 DQ35 DQ36 DQ37 DQ38 DQ39
DQ24 DQ25 DQ26 DQ27 DQ28 DQ29 DQ30 DQ31
U4
0
DQ DQ DQ DQ DQ DQ DQ DQ
DQ16 DQ17 DQ18 DQ19 DQ20 DQ21 DQ22 DQ23
U2
0
DQ DQ DQ DQ DQ DQ DQ DQ
DQ8 DQ9 DQ10 DQ11 DQ12 DQ13 DQ14 DQ15
DM CS# DQS
U1
0
DQ DQ DQ DQ DQ DQ DQ DQ
DQ0 DQ1 DQ2 DQ3 DQ4 DQ5 DQ6 DQ7
DM0
CS0#
U3
0
DQ DQ DQ DQ DQ DQ DQ DQ
WP
SCL
U1
1
DQ DQ DQ DQ DQ DQ DQ DQ
U2
1
DQ DQ DQ DQ DQ DQ DQ DQ
U3
1
DQ DQ DQ DQ DQ DQ DQ DQ
U5
1
DQ DQ DQ DQ DQ DQ DQ DQ
CS1#
DM CS# DQS
DM CS# DQS DM CS# DQS
DM CS# DQS DM CS# DQS
DM CS# DQS
DQS0
DM7
DQS7
DM2
DQS2
DM5
DQS5
U6
1
DQ DQ DQ DQ DQ DQ DQ DQ
DM CS# DQS
DM4
DQS4
DM3
DQS3
DM CS# DQS
DM CS# DQS
U7
0
DQ DQ DQ DQ DQ DQ DQ DQ
U7
1
DQ DQ DQ DQ DQ DQ DQ DQ
DM CS# DQS
DM CS# DQS
DM CS# DQS DM CS# DQS
DM6
DQS6
DM1
DQS1
U4
1
DQ DQ DQ DQ DQ DQ DQ DQ
DM CS# DQS
U8
1
DQ DQ DQ DQ DQ DQ DQ DQ
DM CS# DQS
V
DDQ
V
DD
DDR SDRAMs
DDR SDRAMs
DDR SDRAM X 8
CK0 CK0#
120
DDR SDRAM X 8
CK1 CK1#
120
120
CK2 CK2#
4
MOSEL VITELIC
V826664G24S
V826664G24S Rev. 1.0 August 2002
Pin Configurations (Front Side/Back Side)
Notes:
* These pins ar e not used in this module.
Pin Front Pin Front Pin Front Pin Back Pin Back Pin Back
1 3 5 7
9 11 13 15 17 19 21 23 25 27 29 31 33 35 37 39
41 43 45 47 49 51 53 55 57 59 61 63 65
VREF
VSS DQ0 DQ1 VDD
DQS0
DQ2 VSS DQ3 DQ8 VDD DQ9
DQS1
VSS DQ10 DQ11
VDD
CK0
CK0
VSS
DQ16 DQ17
VDD DQS2 DQ18
VSS DQ19 DQ24
VDD DQ25 DQS3
VSS DQ26
67 69 71 73 75 77 79 81 83 85 87 89 91 93 95 97
99 101 103 105 107 109 111 113 115 117 119 121 123 125 127 129 131 133
DQ27
VDD CB0 CB1 VSS
DQS8
CB2 VDD CB3
DU VSS CK2 CK2 VDD
CKE1
DU(A13)
A12
A9
VSS
A7 A5 A3 A1
VDD
A10/AP
BA0
WE
S0
DU VSS
DQ32 DQ33
VDD
DQS4
135 137 139 141 143 145 147 149 151 153 155 157 159 161 163 165 167 169 171 173 175 177 179 181 183 185 187 189 191 193 195 197 199
DQ34
VSS DQ35 DQ40
VDD DQ41 DQS5
VSS DQ42 DQ43
VDD
VDD
VSS
VSS DQ48 DQ49
VDD DQS6 DQ50
VSS DQ51 DQ56
VDD DQ57 DQS7 DQ58 DQ58 DQ59
VDD
SDA
SCL
VDDSPD
VDDID
2 4 6
8 10 12 14 16 18 20 22 24 26 28 30 32 34 36 38 40
42 44 46 48 50 52 54 56 58 60 62 64 66
VREF
VSS DQ4 DQ5 VDD DM0 DQ6 VSS DQ7
DQ12
VDD
DQ13
DM1
VSS DQ14 DQ15
VDD
VDD
VSS
VSS
DQ20 DQ21
VDD
DM2 DQ22
VSS DQ23 DQ28
VDD DQ29
DM3
VSS DQ30
68 70 72 74 76 78 80 82 84 86 88 90 92 94 96
98 100 102 104 106 108 110 112 114 116 118 120 122 124 126 128 130 132 134
DQ31
VDD
CB4
CB5 VSS DM8
CB6 VDD
CB7
DU/(RESET)
VSS VSS VDD VDD
CKE0
DU(BA2)
A11
A8
VSS
A6 A4 A2 A0
VDD
BA1 RAS CAS
S1
DU
VSS
DQ36 DQ37
VDD DM4
136 138 140 142 144 146 148 150 152 154 156 158 160 162 164 166 168 170 172 174 176 178 180 182 184 186 188 190 192 194 196 198 200
DQ38
VSS DQ39 DQ44
VDD DQ45
DM5
VSS DQ46 DQ47
VDD
CK1
CK1
VSS DQ52 DQ53
VDD
DM6 DQ54
VSS DQ55 DQ60
VDD DQ61
DM7
VSS DQ62 DQ63
VDD
SA0
SA1
SA2
DU
Pin Names
Pin Pin Description
A0~A12 Address Input (Multiplexed) BA0~BA1 Bank Select Address DQ0~DQ63 Data Input/Output DQS0~D Q S7 Data S trobe Input/Output CK0~CK2, CK0
~CK2, Clock Input CKE0, CKE1 Clock Enable Input CS0
, CS1 Chip Selec t Input RAS Row Address Strobe CAS
Column Address Strobe
WE
Write Enable
DM0~DM7 Data - In Mask
VDD Power Supply (2.5V) VDDQ Power Supply for DQS(2.5V) VSS Ground VREF Power Supply for Reference VDDSPD Serial EEPOM Power Supply (2.3V
to 3.6V) SDA Serial Data I/O SCL Serial Clock SA0~2 Address in EEPROM VDDID VDD Identification Flag NC No Connection
Pin Pin Description
Key
Key
MOSEL VITELIC
V826664G24S
5
V826664G24S Rev. 1.0 August 2002
Serial Pr esence Detect Info rm ation
Bin Sort: A1 (PC1600 @ CL2) B0 (PC2100B @ CL2.5) B1 (PC2100A @ CL2)
C0 (PC2700 @ CL2.5)
Byte # Function described
Function Supporte d Hex value
A1 B0 B1 C0 A1 B0 B1 C0
0 Defin es # of B yte s w ri tte n i nt o s eri al memor y at modu le ma nufa ct ur -
er
128bytes 80h
1 Total # of Bytes of SPD memory device 256bytes 08h 2 Fundamental memory type SDRAM DDR 07h 3 # of row address on this assembly 13 0Dh 4 # of column address on this assembly 10 0Ah 5 # of module Rows on this assembly 2 Bank 02h 6 Data width of this assembly 64 bits 40h
7 .........D a ta wid th of this as sem bl y - 00h
8 VDDQ and interface standar d of this assembly SSTL 2.5V 04h
9 DDR SDRAM cycle time at CAS Latency =2.5 8ns 7.5ns 7ns 6ns 80h 75h 70h 60h 10 DDR SDRAM Access time from clock at CL=2.5 ±0.8ns ±0.75ns ±0.75ns ±0.70ns 80h 75h 75h 70h 11 DIMM conf iguratio n ty pe ( Non-parity, Parity , EC C) Non-p ar it y , EC C 00h 12 Refresh rate & type 7.8us & Self refresh 82h 13 Primary DDR SDRAM width x8 08h 14 Error checking DDR SDRAM data width N/A 00h 15 Minimum clock delay for back-to-back random col umn
address
t
CCD
=1CLK 01h
16 DDR SDRAM device attributes : Burst lengths supported 2,4,8 0Eh 17 DDR SDRAM device attributes : # of banks on each DDR SDRAM 4 banks 04h 18 DDR SDRAM device attributes : CAS Latency supported 2,2.5 0Ch 19 DDR SDRAM device attributes : CS Latency 0CLK 01h 20 DDR SDRAM device attributes : WE Latency 1CLK 02h 21 DDR SDRAM module attributes Differential clock /
non Registered
20h
22 DDR SDRAM device attributes : General +/-0.2V voltage tolerance 00h 23 DDR SDRAM cycle time at CL =2 10ns 10ns 7.5ns 7.5ns A0h A0h 75h 75h 24 DDR SDRAM Access time from clock at CL =2 ±0.8ns ±0.75ns ±0.75ns ±0.70ns 80h 75h 75h 70h 25 DDR SDRAM cycle time at CL =1.5 - - - - 00h 26 DDR SDRAM Access time from clock at CL =1.5 - - - - 00h 27 Minimum row precharge time (=t
RP
) 20ns 20ns 20ns 18ns 50h 50h 50h 48h
28 Minimum row activate to row active delay(=t
RRD
) 15ns 15ns 15ns 12ns 3Ch 3Ch 3Ch 30h
Loading...
+ 9 hidden pages