HOLTEK HT49RV5, HT49CV5 User Manual

HT49RV5/HT49CV5
A/D+VFD
型八位单片机
盛群知识产权政策
专利权
盛群半导体公司在全球各地区已核准和申请中之专利权至少有 160 件以上,享有绝对之合法权益。与盛群 公司 MCU 或其它产品有关的专利权并未被同意授权使用,任何经由不当手段侵害盛群公司专利权之公司、 组织或个人,盛群将采取一切可能的法律行动,遏止侵权者不当的侵权行为,并追讨盛群公司因侵权行为 所受之损失、或侵权者所得之不法利益。
商标权
盛群之名称和标识、Holtek 标识、HT-IDE、HT-ICE、Marvel Speech、 Music Micro、 Adlib Micro、 Magic Vo i c e Green Dialer、 PagerPro Q-Voice、 Turbo Voice EasyVoice HandyWriter 都是盛群半导体公 司在台湾地区和其它国家的注册商标。
著作权
Copyright 2006 by HOLTEK SEMICONDUCTOR INC.
规格书中所出现的信息在出版当时相信是正确的,然而盛群对于规格内容的使用不负责任。文中提到的应 用其目的仅仅是用来做说明,盛群不保证或不表示这些应用没有更深入的修改就能适用,也不推荐它的产 品使用在会由于故障或其它原因可能会对人身造成危害的地方。盛群产品不授权使用于救生、维生器件或 系统中做为关键器件。盛群拥有不事先通知而修改产品的权利,对于最新的信息,请参考我们的网址
http://www.holtek.com.tw; http://www.holtek.com.cn
Rev. 1.20 1 2006-04-14
技术相关信息
工具信息
问答集
应用范例
-HA0077S HT49CVX Remote Control Receiver SWIP Design Note
-HA0078S HT49CVX Display SWIP Design Note
特性
HT49RV5/HT49CV5
工作电压:
=4MHz2.2V5.5V
f
SYS
f
=8MHz3.3V5.5V
SYS
20 个双向输入/输出口(PAPBPCPD)
2 个外部中断输入
2 16 位定时/计数器,具有 PFD(可编程分频
)功能
1 个 8 位遥控定时/计数器(RMT),引脚与 PC7
共用
1 通道串行接口
11×11 段的 VFD 驱动(16 段和 4 栅格到 11 段和
11 栅格)
4K×16 程序存储器
192×8 数据存储器
具有 PFD 功能,可用于发声
实时时钟(RTC)
8 位的实时时钟预分频器
看门狗定时器
蜂鸣器输出
内置晶体、RC 32768Hz 晶体振荡电路
HALT 和唤醒功能可降低功耗
8 层硬件堆栈
4 通道 8 位解析度的 A/D 转换器
2 通道 8 PWM 输出,与 2 个输入/输出口共
用引脚
低电压复位功能
位操作指令
查表指令,表格内容字长 16
系统频率为 8MHz 时,指令周期为 0.5µs
63 条功能强大的指令
指令执行时间为 1 2 个指令周期
56-pin SSOP 封装
概述
HT49RV5/HT49CV5 8 位高性能精简指令集单片机,其单周期指令和 2 级流水线架构使其可用于高 速应用。内置 VFD 驱动使这款单片机可以应用于 DVDVCD、Mini component Stereo、Cassette Deck、TunerCD Player、家用电器。
Rev. 1.20 2 2006-04-14
方框图
P r o g r a m
R O M
I n s t r u c t i o n
R e g i s t e r
P r o g r a m
C o u n t e r
HT49RV5/HT49CV5
f
I n t e r r u p t
C i r c u i t
S t a c k
I N T C
M
M P
D a t a
U
M e m o r y
X
T M R 0 C
T M R 0
P F D 0
T M R 1 C
T M R 1
P F D 1
R T C
W D T
M U X
M U X
M U X
M U X
P r e s c a l e r
P D 6 / T M R 0
P D 7 / T M R 1
f
/ 4
S Y S
3 2 7 6 8 H z
f
/ 4
S Y S
R T C O S C
S Y S
O S C 3
O S C 4
I n s t r u c t i o n
D e c o d e r
T i m i n g
G e n e r a t i o n
O S C 2 O S C 4
O S C 1 O S C 3 V D D V S S
R E S
V E E
G r i d 0 ~ G r i d 5
M U X
A L U
S h i f t e r
A C C
V F D D r i v e r
S E G 1 1 / G r i d 1 0 ~ S E G 1 5 / G r i d 6
S T A T U S
V F D
M e m o r y
S E G 0 ~ S E G 1 0
W D T O S C
P W M
P D C
P O R T D
P D
4 - C h a n n e l
A / D C o n v e r t e r
B P
P B C
P O R T B
P B
P A C
P O R T A
P A
H A L T
P C C
P C
S e r i a l I n t e r f a c e
E N / D I S
L V R
P O R T C
P D 0 / P W M 0 ~ P D 1 / P W M 1 P D 4 / I N T 0 P D 5 / I N T 1 P D 6 / T M R 0 P D 7 / T M R 1
P B 0 / A N 0 ~ P B 3 / A N 3
P A 0 / B Z P A 1 / B Z P A 2 P A 3 / P F D P A 4 ~ P A 7
P C 6 P C 7 / R M T
S D I S D O S C K
S C S
M U X
f
/ 4
S Y S
f
R T C O S C
8 - b i t R e m o t e
C o n t r o l T i m e r
R M T
Rev. 1.20 3 2006-04-14
引脚图
HT49RV5/HT49CV5
O S C 2
O S C 1
P A 0 / B Z
P A 1 / B Z
P A 3 / P F D
P B 0 / A N 0
P B 1 / A N 1
P B 2 / A N 2
P B 3 / A N 3
P D 0 / P W M 0
P D 1 / P W M 1
P D 4 / I N T 0
P D 5 / I N T 1
P D 6 / T M R 0
P D 7 / T M R 1
P C 7 / R M T
S E G 0
S E G 1
S E G 2
1
2
R E S
3
4
5
P A 2
6
7
P A 4
8
P A 5
9
P A 6
1 0
P A 7
1 1
1 2
1 3
1 4
1 5
V S S
1 6
1 7
1 8
1 9
2 0
2 1
2 2
V S S
2 3
P C 6
2 4
2 5
2 6
2 7
2 8
H T 4 9 R V 5 / H T 4 9 C V 5
5 6 S S O P - A
注: 每个 VDD(VSS)引脚都必须连接到系统的 power(ground)
V D D
5 6
O S C 3
5 5
O S C 4
5 4
S D I
5 3
S D O
5 2
S C K
5 1
S C S
5 0
G R I D 0
4 9
G R I D 1
4 8
G R I D 2
4 7
G R I D 3
4 6
G R I D 4
4 5
G R I D 5
4 4
V D D
4 3
V E E
4 2
S E G 1 5 / G R I D 6
4 1
S E G 1 4 / G R I D 7
4 0
S E G 1 3 / G R I D 8
3 9
S E G 1 2 / G R I D 9
3 8
S E G 1 1 / G R I D 1 0
3 7
S E G 1 0
3 6
S E G 9
3 5
S E G 8
3 4
S E G 7
3 3
S E G 6
3 2
S E G 5
3 1
S E G 4
3 0
S E G 3
2 9
极限参数
电源供应电压………….VSS-0.3V~VSS+6.0V 储存温度………….-50~125℃ 端口输入电压………….V
注:这里只强调额定功率,超过极限参数所规定的范围将对芯片造成损害,无法预期芯片在上述标示范围外的工作状态,而 且若长期在标示范围外的条件下工作,可能影响芯片的可靠性。
Rev. 1.20 4 2006-04-14
-0.3V~VDD+0.3V 工作温度………..….-40~85
SS
引脚说明
引脚名称 输入/输出 掩膜选项 说明
PA0 /B Z
BZ
PA1 / PA2 PA3/PFD PA4 PA7
PB0/AN0~ PB3/AN3
PC6 PC7/RMT
唤醒功能
输入/输出
输入/输出 上拉电阻
输入/输出 上拉电阻
上拉电阻
蜂鸣器
PFD
8 位双向输入/输出口。每一位可由掩膜选项设置为唤醒输
入。可由软件设置为 CMOS 输出、带或不带上拉电阻(由 上拉电阻选项决定:位选择)的斯密特触发输入。BZ、 和 PFD 分别与 PA 0、PA 1 和 PA3 共用引脚。
4 位双向输入/输出口。可由软件设置为 CMOS 输出、带或 不带上拉电阻(由上拉电阻选项决定:位选择)的斯密特触 发输入、或 A/D 输入。 一旦 PB 口做为 A/D 输入(由软件设置),则其输入/输出功 能和上拉电阻会自动失效。 2 位双向输入/输出口。可由软件设置为 CMOS 输出、带或 不带上拉电阻(由上拉电阻选项决定:位选择)的斯密特触 发输入。带(上升沿和下降沿)唤醒功能的 RMT 和带或不 带上拉电阻(由上拉电阻选项决定)的斯密特触发输入 注意:RMT 和 PC7 共用引脚。当 PC7/RMT 引脚用作 RMT 功能的输入模式时,建议用户将 PC7 设置成输入模式以保 安全。这样 PC7 的 I/O 功能将不会影响 RMT 输入功能。
HT49RV5/HT49CV5
BZ
PD0/PWM0 PD1/PWM1
PD4/ PD5/
PD6/TMR0 PD7/TMR1
VSS VEE SEG0~SEG10
SEG11/Grid10~ SEG15 / Grid6
Grid0~Grid5 SDI SDO SCK
SCS
OSC3 OSC4
VDD
OSC1 OSC2
RES
INT0
INT1
2 位双向输入/输出口。可由软件设置为 CMOS 输出、带或
输入/输出
输入/输出 上拉电阻
负电源,接地。 — — VFD 负电源。
输出 — VFD 驱动的高电压 segment 输出。
输出
输出 — VFD 驱动的高电压 grid 输出 输入 串行接口的串行数据输入 输出 串行接口的串行数据输出
输入/输出 串行接口的串行时钟输入/输出(初始为“输入”)。
输入/输出
输入 输出
正电源。
输入 输出
输入 斯密特触发复位输入,低电平有效。
上拉电阻
PWM
RTC 或系
统时钟
晶体或
RC
不带上拉电阻(由上拉电阻选项决定:位选择)的斯密特触 发输入。PWM0/PWM1 输出与 PD0/PD1 共用引脚(由掩膜 选项决定)。
4 位双向输入/输出口。可由软件设置为 CMOS 输出、带或 不带上拉电阻(由上拉电阻选项决定:位选择)的斯密特触 发输入。 共用引脚(由软件决定)。
VFD 驱动的高电压输出。这些引脚可选择为 segment grid 输出。
串行接口的片选引脚,主机模式时作输出,从机模式时作 输入。 实时时钟振荡器。OSC3、OSC4 连接 32768Hz 的晶体振荡 器,用于提供定时或系统时钟(由掩膜选项确定)。没有内 建电容。
OSC1、OSC2 连接 RC 或晶体(由掩膜选项确定)以产生内 部系统时钟。在 RC 振荡方式下,OSC2 是系统时钟四分 频的输出口。系统时钟也可以选择为 RTC 振荡;如果选 择 RTC 振荡作为系统时钟,则这两个引脚可以空接。
INT0/INT1
/TMR0/ TMR1 与 PD4/PD5/PD6/PD7
Rev. 1.20 5 2006-04-14
HT49RV5/HT49CV5
直流电气特性 Ta=25℃
符号 参数
VDD
VEE
I
DD1
I
DD2
I
DD3
I
DD4
I
STB1
I
STB2
V
IL1
V
IH1
V
IL2
V
IH2
IOL
I
OH1
I
OH2
工作电压
VFD 电源电压
工作电流(晶体振荡)
工作电流(RC 振荡)
工作电流
=32768Hz)
(f
SYS
工作电流 (晶体振荡)
静态电流
=T1)
(*f
S
静态电流
=32768Hz 振荡)
(*f
S
输入/输出口、TMR
的低电平输入电压
INT
输入/输出口、TMR
的高电平输入电压
INT
低电平输入电压(
高电平输入电压(
输入/输出口灌电流
输入/输出口源电流
Grid 源电流
RES
RES
测试条件
V
DD
f
SYS
f
SYS
条件
=4MHz 2.2 — 5.5 V =8MHz 3.3 — 5.5 V
最小 典型 最大 单位
0
3V
无负载,ADC 关闭, VFD 关闭,f
5V 3V
无负载,ADC 关闭, VFD 关闭,f
5V 3V
无负载,ADC 关闭, VFD 关闭
5V 3V
无负载,ADC 关闭, VFD 打开,f
5V 3V
无负载,系统 HALT
5V
3V
5V
HALT VFD 关闭
无负载,系统 HALT
HALT VFD 关闭
3V
5V
3V
5V 3V
)
5V 3V
)
5V 3V 6 12
VOL=0.1VDD
5V 3V -2 -4
VOH=0.9VDD
5V
5V VOH=V
DD
=4MHz
SYS
=4MHz
SYS
=4MHz
SYS
–2V -15
— — — — — — — — — — —
0
0.8V
DD
0
0.9 V
DD
10 25
-5 -8
VDD-30 V
2.0 3.0 mA
5.0 8.0 mA
1.8 2.7 mA
4.6 7.5 mA
1.2 2 mA 4 7 mA
3.5 4.5 mA
7.5 12 mA
1 µA 2 µA
4 10 µA
14 20 µA
0.2 V
V
0.4 V
V
DD
DD
— — — —
V
DD
V
V
DD
V
mA mA mA mA
mA
I
OH3
RPH
RPL
V
LVR
VAD
EAD
I
ADC
注:有关“fS”的具体说明请参阅 WDT 的时钟选择。
Rev. 1.20 6 2006-04-14
Segment 源电流
输入/输出口、
上拉电阻
INT1
INT0
VFD 驱动输出下拉电
阻 低电压复位 LVR 使能
A/D 输入电压
A/D 转换误差
A/D 转换电路打开时增 加的系统功耗
5V VOH=V
3V
5V
5V
3V 5V 3V
5V
–2V -3
DD
— —
20 60 100
10 30 50
50 100 150
2.7 3.0 3.3 V 0
无负载
— —
mA
k
k
k
VDD V
±0.5 ±1 LSB
1 2 mA 2 4 mA
HT49RV5/HT49CV5
交流电气特性 Ta=25
符号 参数
f
SYS1
f
SYS2
f
RTC OSC
f
TIMER
t
WDTOSC
t
RES
t
SST
t
INT
tAD t
ADC
t
ADCS
注:*t
系统时钟
系统时钟
(32768Hz 晶体振荡)
RTC 频率
定时器输入频率 (TMR0/TMR1)
看门狗振荡器周期
外部复位低电平脉宽 — 系统启动延迟时间 上电或从 HALT 状态唤醒 — 中断脉冲宽度
A/D 时钟周期 A/D 转换时间 A/D 采样时间
=1/f
SYS
SYS
测试条件
VDD 条件
2.2V~5.5V 400 — 4000
3.3V~5.5V 400 — 8000
2.2V~5.5V
最小 典型 最大 单位
32768
32768
2.2V~5.5V 0 — 4000
3.3V~5.5V 0 — 8000
3V 5V
— —
45 90 180 32 65 130
1
1024 1 1
— — — —
76 32
kHz
Hz
Hz
kHz
µs
µs
*t
µs
µs tAD tAD
SYS
Rev. 1.20 7 2006-04-14
HT49RV5/HT49CV5
系统功能说明
指令执行时序
单片机的系统时钟由晶体振荡器或 RC 振荡器和 32768Hz 的晶体振荡器产生。该时钟在芯片内部被分
成四个互不重叠的时钟周期。一个指令周期包括四个系统时钟周期。
指令的读取和执行是以流水线方式进行的, 这种方式在一个指令周期进行读取指令操作,而在下一个 指令周期进行解码与执行该指令。因此,流水线方式使多数指令能在一个周期内执行完成。但如果渉及到 的指令要改变程序计数器的值,就需要花两个指令周期来完成这一条指令。
S y s t e m C l o c k
O S C 2 ( R C o n l y )
T 1 T 2 T 3 T 4 T 1 T 2 T 3 T 4 T 1 T 2 T 3 T 4
P C
P C P C + 1 P C + 2
F e t c h I N S T ( P C )
E x e c u t e I N S T ( P C - 1 )
F e t c h I N S T ( P C + 1 )
E x e c u t e I N S T ( P C )
F e t c h I N S T ( P C + 2 )
E x e c u t e I N S T ( P C + 1 )
指令执行时序
程序计数器 — PC
12 位的程序计数器(PC)控制程序存储器 ROM 中指令执行的顺序,它可寻址整个 ROM 范围的 4096
地址。
取得指令码以后,程序计数器会自动加一,指向下一个指令码的地址。但如果执行跳转、条件跳跃、 向 PCL(程序计数器低字节寄存器)赋值、子程序调用、初始化复位、中断或子程序返回等操作时,PC 会载 入与指令相关的地址而非下一条指令地址。
模式
程序计数器
*11 *10 *9 *8 *7 *6 *5 *4 *3 *2 *1 *0
初始化复位 外部中断 0 外部中断 1 定时/计数器 0 溢出 定时/计数器 1 溢出 串行接口中断 多功能中断 条件跳跃 装载 PCL 跳转,子程序调用 子程序返回
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 1 1 0 0 0
Program Counter+2 *11 *10 *9 *8 @7 @6 @5 @4 @3 @2 @1 @0 #11 #10 #9 #8 #7 #6 #5 #4 #3 #2 #1 #0 S11 S10 S9 S8 S7 S6 S5 S4 S3 S2 S1 S0
程序计数器
注: *11 ~ *0 :程序计数器位 S11~ S0 :堆栈寄存器位
#11 ~ #0 :指令代码位 @7 ~ @0 :PCL 位
当遇到条件跳跃指令且符合条件时,当前指令执行过程中读取的下一条指令会被丢弃,取而代之的是
一个空指令周期,随后才能取得正确的指令。反之,就会顺序执行下一条指令。
程序计数器的低字节(PCL)是一个可读写的寄存器(06H)。对 PCL 赋值将产生一个短跳转动作,跳转的
范围为当前页 256 个地址。当遇到控制转移指令时,系统也会插入一个空指令周期。
Rev. 1.20 8 2006-04-14
程序存储器 — EPROM
HT49RV5/HT49CV5
程序存储器(EPROM)用来存放要执行的指令代码,以 及一些数据、表格和中断入口。程序存储器有 4096×16 位。 因为程序计数器为 12 位,所以程序存储器空间可以用程序 计数器进行直接寻址而不需要切换程序区(bank)
以下列出的程序存储器地址是系统专为特殊用途而保
留的:
· 地址 000H
该地址为程序初始化保留。系统复位后,程序总是从
000H 开始执行。
· 地址 004H
该地址为外部中断 0 服务程序保留。当
INT0
引脚有触
0 0 0 H
0 0 4 H
0 0 8 H
0 0 C H
0 1 0 H
0 1 4 H
0 1 8 H
n 0 0 H
n F F H
D e v i c e I n i t i a l i z a t i o n P r o g r a m
E x t e r n a l I n t e r r u p t 0 S u b r o u t i n e
E x t e r n a l I n t e r r u p t 1 S u b r o u t i n e
T i m e r / E v e n t C o u n t e r 0 I n t e r r u p t S u b r o u t i n e
T i m e r / E v e n t C o u n t e r 1 I n t e r r u p t S u b r o u t i n e
S e r i a l I n t e r f a c e I n t e r r u p t
M u l t i - f u n c t i o n I n t e r r u p t
L o o k - u p T a b l e ( 2 5 6 W o r d s )
P r o g r a m R O M
发信号输入,如果中断允许且堆栈未满,则程序会跳转到 004H 地址开始执行。
· 地址 008H
该地址为外部中断 1 服务程序保留。当
INT1
引脚有触
发信号输入,如果中断允许且堆栈未满,则程序会跳转到
F F F H
L o o k - u p T a b l e ( 2 5 6 W o r d s )
1 6 b i t s
N o t e : n r a n g e s f r o m 0 t o F
008H 地址开始执行。 程序存储器
· 地址 00CH
该地址为定时/计数器 0 中断服务程序保留。当定时/计数器 0 溢出,如果中断允许且堆栈未满,则程 序会跳转到 00CH 地址开始执行。
· 地址 010H
该地址为定时/计数器 1 中断服务程序保留。当定时/计数器 1 溢出,如果中断允许且堆栈未满,则程
序会跳转到 010H 地址开始执行。
· 地址 014H
该地址为串行接口中断服务程序保留。当从串行接口成功接收或发送 8 位数据时,如果中断允许且堆 栈未满,则程序会跳转到 014H 地址开始执行。
· 地址 018H
该地址为多功能中断服务程序保留。如果实时时钟中断发生,或者 RMT 输入引脚有上升沿或下降沿, 或 RMT 溢出,如果相关中断允许且堆栈未满,则程序会跳转到 018H 地址开始执行。
· 表格区
ROM 空间的任何地址都可做为查表使用。查表指令“TABRDC [ m]”(查当前页表格,1 页=256 个字) 和“TABRDL [m]”(查最后页表格),会把表格内容低字节传送给[m],而表格内容高字节传送到 TBLH 寄 存器(08H)。只有表格内容的低字节被传送到目标地址中,而高字节被传送到表格内容高字节寄存器 TBLH(08H),并且 TBLH 的最高位始终为“0”。表格内容高字节寄存器 TBLH 是只读寄存器。表格指针(TBLP) 是可读/写寄存器(07H),用来指明表格地址。在查表之前,要先将表格地址写入 TBLP 中。所有与表格有 关的指令都需要两个指令周期的执行时间。这里提到的表格区都可以根据需要做为正常的程序存储器来使 用。
指令
*11 *10 *9 *8 *7 *6 *5 *4 *3 *2 *1 *0
表格区
TABRDC[m] P11 P10 P9 P8 @7 @6 @5 @4 @3 @2 @1 @0 TABRDL[m] 1 1 1 1 @7 @6 @5 @4 @3 @2 @1 @0
表格区
注:*11 ~ *0 :表格地址字节 P11 ~ P8 :当前程序指针字节 @7 ~ @0 :表格指针字节
Rev. 1.20 9 2006-04-14
堆栈寄存器 — STACK
HT49RV5/HT49CV5
堆栈寄存器是特殊的存储器空间,用来保存 Program Counter 的值。此芯片有 8 层堆栈,堆栈寄存器既不是数据存
储器的一部分,也不是程序存储器的一部分,而且它既不能 读出,也不能写入。堆栈的使用是通过堆栈指针(SP)来实现的, 堆栈指针也不能读出或写入。当发生子程序调用或中断响应 时,程序计数器(Program Counter)的值会被压入堆栈;在子程 序调用结束或中断响应结束时(执行指令 RET 或 RETI),堆 栈 将原先压入堆栈的内容弹出,重新装入程序计数器中。在系 统复位后,堆栈指针会指向堆栈顶部。
如果堆栈已满,并且发生了不可屏蔽的中断,那么只有 中断请求标志会被记录下来,而中断响应会被抑制,直到堆 栈指针(执行 RET 或 RETI 指令)发生递减,中断才会被响应。 这个功能可以防止堆栈溢出,使得程序员易于使用这种结构。 同样,如果堆栈已满,并且发生了子程序调用,那么堆栈会 发生溢出,首先进入堆栈的内容将会丢失,只有最后的 8 个 返回地址会被保留。
数据存储器 — RAM
数据存储器由 231×8 位组成,分为两个功能区间:特殊 功能寄存器(39×8)和通用数据存储器(192×8),数据存储器单 元大多数是可读/写的,但有些是只读的。特殊功能寄存器在 每个存储区段都是重叠的。
特殊功能寄存器包括间接寻址寄存器 0(00H),间接寻址 指针寄存器 0(MP001H),间接寻址寄存器 1(02H),间接寻 址指针寄存器 1(MP103H),存储器段指针(BP04H),累加(ACC05H),程序计数器低字节寄存器(PCL06H),表格 指针寄存器(TBLP07H),表格内容高字节寄存器(TBLH
08H),RTC 控制寄存器(RTCC:09H),状态寄存器(STATUS 0AH) ,中断控制寄存器 0(INTC0 0BH) ,定时/ 计数器 0(TMR0H0CHTMRL:0DH),定时/计数器 0 控制寄存器 (TMR0C:0EH),定时/计数器 1(TMR1H:0FH,TMR1L:10H) 定时/计数器 1 控制寄存器(TMR1C11H),中断控制寄存器 1(INTC1:1EH),串行总线控制寄存器(SBCR:1FH),串行总 线数据寄存器(SBDR20H),遥控定时器控制寄存器(RMTC
I n d i r e c t A d d r e s s i n g R e g i s t e r 0
0 0 H
0 1 H
I n d i r e c t A d d r e s s i n g R e g i s t e r 1
0 2 H
0 3 H
0 4 H
0 5 H
0 6 H
0 7 H
0 8 H
0 9 H
0 A H
0 B H
0 C H
0 D H
0 E H
0 F H
1 0 H
1 1 H
1 2 H
1 3 H
1 4 H
1 5 H
1 6 H
1 7 H
1 8 H
1 9 H
1 A H
1 B H
1 C H
1 D H
1 E H
1 F H
2 0 H
2 1 H
2 2 H
2 3 H
2 4 H
2 5 H
2 6 H
2 7 H
2 8 H
2 9 H
3 0 H
M P 0
M P 1
B P
A C C
P C L
T B L P
T B L H
R T C C
S T A T U S
I N T C 0
T M R 0 H
T M R 0 L
T M R 0 C
T M R 1 H
T M R 1 L
T M R 1 C
P A
P A C
P B
P B C
P C
P C C
P D
P D C
P W M 0
P W M 1
P W M 2
P W M 3
I N T C 1
S B C R
S B D R
R M T C
R M T 0
R M T 1
A D R
A D C R
A C S R
V F D C
M F I S
S p e c i a l P u r p o s e D A T A M E M O R Y
21H),远程控制寄存器 0RMT022H),远程控制寄存器 1RMT123H),多功能中断状态寄存器(MFIS29H),PWM 数据寄存器(PWM01AHPWM11BH)A/D 转换结果高 字节寄存器(ADR25H),A/D 控制寄存器(ADCR:26H),A/D 时钟设置寄存器(ACSR27H),VFD 控制寄存器(VFDC:28H),
3 F H
F F H
4 0 H
G e n e r a l P u r p o s e D A T A M E M O R Y
( 1 9 2 B y t e s )
: U n u s e d
R e a d a s " 0 0 "
输入/输出寄存器(PA:12H,PB:14H,PC:16H,PD:18H), 输入/输出控制寄存器(PAC:13H,PBC:15H,PCC:17H, HT49RV5/HT49CV5 的数据存储器 PDC:19H)。其余在 40H 之前的空间保留给系统以后扩展使 用,读取这些地址的返回值为“00H”。在每一个存储区段(BANK)的 40H 都是重叠的。而通用存储寄存 器的地址从 40H 到 FFH(Bank0;BP=0),用来存储数据和控制信息。
所有的数据存储器单元都能直接执行算术、逻辑、递增、递减和循环操作。除了一些特殊位外,数据
存储器的每一位都可由“SET[m].i”置位或由“CLR[m].i”复位。而且都可以通过间接寻址指针(MP0
01H/MP103H)进行间接寻址。
Rev. 1.20 10 2006-04-14
HT49RV5/HT49CV5
间接寻址寄存器
地址 00H 02H 是间接寻址寄存器,并无实际的物理区存在。任何对[00H][02H]的读/写操作,都 是访问由 MP0(01H)MP1(03H)或所指向的 RAM 单元。间接读取地址 00H 02H 得到的值为 00H,间接写 入此地址,不会产生任何操作。
间接寻址寄存器之间不支持数据传送功能。间接寻址指针 MP0 MP1 8 位寄存器。MP0 只能用于 寻址数据存储器,而 MP1 能用于寻址数据存储器和 VFD 显示存储器。
累加器
累加器(ACC)与算术逻辑单元(ALU)有密切关系。它对应于 RAM 地址 05H,做为运算的立即数据。存 储器之间的数据传送必须经过累加器。
算术逻辑单元 — ALU
算术逻辑单元(ALU)是执行 8 位算术、逻辑运算的电路,它提供有以下功能:
· 算术运算(ADDADCSUBSBCDAA)
· 逻辑运算(ANDORXORCPL)
· 移位运算(RLRRRLCRRC)
· 递增和递减(INCDEC)
· 分支判断(SZSNZSIZSDZ…)
ALU 不仅可以储存数据运算的结果,还会改变状态寄存器的值。
状态寄存器 — STATUS
8 位的状态寄存器(0AH),由零标志位(Z)、进位标志位(C)、辅助进位标志位(AC)、溢出标志位(OV)、 暂停标志位(PDF)和看门狗定时器溢出标志位(TO)组成。该寄存器不仅记录状态信息,而且还控制操作顺 序。
符号 功能
0 C
1 AC
2 Z
3 OV
4 PDF
5 TO
67 未用,读出为“0
除了 PDF 和 TO 标志外,状态寄存器的其它位都可以用指令改变。任何对状态寄存器的写操作都不会 改变 PDF 和 TO 的值。对状态寄存器的操作可能会导致与预期不一样的结果。TO 标志只受系统上电、看 门狗溢出、“CLR WDT”指令或“HALT”指令的影响。PDF 标志只受系统上电、“CLR WDT”指令或“HALT” 指令的影响。标志位 Z、OV、AC 和 C 反映的是最近一次操作的状态。
在进入中断程序或子程序调用时,状态寄存器不会被自动压入堆栈。如果状态寄存器的内容是重要的, 而且子程序会影响状态寄存器的内容,那么程序员必须事先将 STATUS 的值保存好。
如果在加法运算中结果产生了进位或在减法运算中结果不产生借位, 则 C 被置位;反之,C 被清除。它也可被循环移位指令影响。 如果在加法运算中低 4 位产生了进位或减法运算中低 4 位不产生借 位,则 AC 被置位;反之,AC 被清除。 如果算术或逻辑运算的结果为零,则 Z 被置位;反之,Z 被清除。 如果运算结果向最高位进位,但最高位并不产生进位输出,则 OV 被 置位;反之,OV 被清除 系统上电或执行“CLR WDT”指令,PDF 被清除;执行“HALT”指 令,PDF 被置位。 系统上电、执行“CLR WDT”或“HALT”指令,TO 被清除;WDT 定时溢出,TO 被置位。
STATUS0AH
Rev. 1.20 11 2006-04-14
HT49RV5/HT49CV5
中断
HT49RV5/HT49CV5 提供两个外部中断、两个内部定时/计数器中断、三个遥控定时器中断、一个内部 实时时钟中断和串行接口中断。中断控制寄存器 0(INTC00BH)和中断控制寄存器 1(INTC1:1EH)包含了 中断控制位和中断请求标志,中断控制位用来设置中断允许/禁止。
符号 功 能
0 EMI 1 EEI0 2 EEI1 3 ET0I 4 EIF0 5 EIF1 6 T0F
7
符号 功 能
0 ET1I 1 ESBI 2 EMFI
3,7 未用,读出为“0”
4 T1F
5 TRF
6 MFF
总中断控制位(1=允许;0=禁止) 外部中断 0 控制位(1=允许;0=禁止) 外部中断 1 控制位(1=允许;0=禁止) 定时/计数器 0 中断控制位(1=允许;0=禁止) 外部中断 0 请求标志(1=有;0=无) 外部中断 1 请求标志(1=有;0=无) 定时/计数器 0 中断请求标志(1=有;0=无) 仅作测试用。
必须写“0”,否则会导致不可预测的操作
INTC00BH)寄存器
定时/计数器 1 中断控制位(1=允许;0=禁止) 串行接口中断控制位(1=允许;0=禁止) 实时多功能中断控制位(1=允许;0=禁止)
定时/计数器 0 中断请求标志(1=有;0=无) 串行总线数据发送或接收中断请求标志 (1=有;0=无) 多功能中断请求标志(1=有;0=无)
INTC11EH)寄存器
只要有中断子程序被服务,其余的中断全部都被自动禁止(通过清除 EMI 位),这种做法的目的在于防 止中断嵌套。这时如果有其它中断发生,只有中断请求标志会被记录下来。如果在中断服务程序中有另一 个中断需要响应,程序员可以置位 EMI、INTC0 和 INTC1 所对应的位,以便进行中断嵌套。如果堆栈已 满,则中断并不会被响应,一直到堆栈指针(SP)发生递减后才会响应。如果需要中断立即得到响应,应避 免堆栈饱和。
所有的中断都具有唤醒能力。当有中断被服务,系统会将程序计数器的内容压入堆栈,然后再跳转至 中断服务程序的入口。但这时只有程序计数器的内容被压入堆栈,如果其它寄存器和状态寄存器(STATUS) 的内容会被中断程序改变,从而会破坏主程序的控制流程的话,程序员应该事先将这些数据保存起来。
外部中断是由 发),其中断请求标志位(EIF0/EIF1;INTC0 的第 4、5 位)会被置位。如果中断允许,且堆栈未满,当发生 外部中断时,会产生地址 04H/08H 的子程序调用;而中断请求标志 EIF0/EIF1 和总中断控制位 EMI 会被清 除,以禁止其它中断响应。
内部定时/计数器 0 中断是由定时/计数器 0 溢出触发的,其中断请求标志(T0F;INTC0 的第 6 位)会被 置位。如果中断允许,且堆栈未满,当发生定时/计数器 0 中断时,会产生地址 00CH 的子程序调用;而中 断请求标志 T0F 和总中断控制位 EMI 会被清除,以禁止其它中断响应。内部定时/计数器 1 的运作方式与 之相同,相关的中断请求标志位是 T1F(INTC1 的第 4 位),而它的子程序调用的地址是 10H 单元。
串行接口中断是由从串行接口完整的收到或传送 8 位数据触发的,其中断请求标志(TDRF;INTC1 的 第 5 位)会被置位。如果中断允许,且堆栈未满,当发生时基中断时,会产生地址 14H 的子程序调用;而 中断请求标志 TDRF 和总中断控制位 EMI 会被清除,以禁止其它中断响应。
INT0/INT1
引脚电平变化触发的(可由掩膜设置为上升沿触发、下降沿触发或两者皆可触
Rev. 1.20 12 2006-04-14
HT49RV5/HT49CV5
多功能中断是由实时时钟溢出、RMT 的上升沿、RMT 下降沿或 RMT 溢出触发的,其中断请求标志 (MFF;INTC1 的第 6 位)会被置位。如果中断允许,且堆栈未满,当发生 RTC 中断时,会产生地址 18H 的
子程序调用;而中断请求标志位 MFF 和总中断控制位 EMI 会被清除,以禁止其它中断响应。
符号 功 能
0 1 ERMT0 2 ERMT1 3 ERMTV
4 RME
5 RMCS
6 7
符号 功 能
0 RMTVF 1 RTF 2 RMT0F 3 RMT1F 4 ERTI
5~7
未用,读出为“0”
遥控定时器上升沿中断控制位(1=允许;0=禁止) 遥控定时器下降沿中断控制位(1=允许;0=禁止) 遥控定时器溢出中断控制位(1=允许;0=禁止) 遥控定时器控制位(1=允许;0=禁止) 1=使能并开始计数;0=禁止并清零计数器 遥控定时器时钟源 f
RMS0 RMS1
遥控定时器时钟选择位 00=f 01=fx/2 10=fx/2
5
/2
x
6
7
11=fx/28
RMTC21H)寄存器
遥控定时器溢出中断请求标志(1=有;0=无) 实时时钟中断请求标志(1=有;0=无) 遥控定时器上升沿中断请求标志(1=有;0=无) 遥控定时器下降沿中断请求标志(1=有;0=无) 实时时钟控制位(1=允许;0=禁止)
未用,读出为“0”
MFIS29H)寄存器
选择位(1=f
x
SYS
0= f
SYS
/4)
在执行中断子程序期间,其它的中断请求会被屏蔽,直到执行 RETI 指令或 EMI 和相关中断控制位被 置位(当然,此时堆栈未满)。如果要从中断子程序返回,只要执行 RET 或 RETI 指令即可。其中,RETI 指令会自动置位 EMI,以允许中断服务,而 RET 则不会。
如果中断在两个连续的 T2 脉冲的上升沿之间发生,且中断响应允许,那么在下两个 T2 脉冲之间, 该中断会被服务。如果同时发生中断请求,其优先级如下表示;这些中断都可以通过清除 EMI 位来进行屏 蔽。
中断源 优先级 中断向量 外部中断 0 外部中断 1 定时/计数器 0 中断 定时/计数器 1 中断 串行接口中断 多功能中断
2 04H 3 08H 4 0CH 5 10H 6 14H 7 18H
RMT 溢出中断请求标志(RMTVF:MFIS 第 0 位)、实时时钟中断请求标志(RTF:MFIS 第 1 位)、RMT
上升沿中断请求标志(RMT0F:MFIS 第 2 位)和 RMT 下降沿中断请求标志(RMT1F:MFIS 第 3 位)指示相 关中断已发生。读取这些标志位不会使其自动清零,而需要用户清零。
串行接口中断由中断标志(TDRF:INTC1 第 5 位)来指示,它会因为 HT49RV5/HT49CV5 和一个外围 器件之间收到或发送一个整 8 位的数据而产生。如果中断使能(ESBI 被置位:INTC1 第 1 位),且堆栈未满, 当发生串行接口中断时,会产生地址 14H 的子程序调用。TDRF 由 SIO 置位但需要用户清零。
Rev. 1.20 13 2006-04-14
HT49RV5/HT49CV5
中断控制寄存器 0(INTC0)由定时/计数器 0 中断请求标志(T0F)、外部中断 1 请求标志(EIF1)、外部中
0 请求标志(EIF0)、定时 /计数器 0 中断允许(ET0I)、外部中断 1 允许(EEI1)、外部中断 0 允许(EEI0)和总 中断允许(EMI)组成,其对应于数据存储器地址 0BH
中断控制寄存器 1(INTC1)由多功能中断申请标志(MFF)、串行接口中断申请标志(TDRF)、定时/计数 器 1 中断请求标志(T1F)、多功能中断使能(EMFI)、串行接口中断使能位(ESBI)和定时/计数器 1 中断允许 (ET1I)组成,其对应于数据存储器地址 1EH
遥控定时器控制寄存器由遥控定时器上升沿中断允许(ERMT0)、遥控定时器下降沿中断允许
(ERMT1)、遥控定时器溢出中断允许(ERMTV)、遥控定时器启动计数允许(RME)、遥控定时器时钟源选择 (RMCS)和遥控定时器时钟选择(RMS0RMS1) 组成,其对应于数据存储器地址 21H
EMIEEI0EEI1ET0IET1ISBENERTIEMFIERMT0 ERMT1 用来控制中断的允许/禁
止状态的。这些控制位可以用来屏蔽正在进行中断服务程序时发生的其它中断请求。一旦中断请求标志 (MFFTDRFT0F、T1FEIF0EIF1)被置位,会一直保留在 INTC0 INTC1 寄存器中,直到中断被响 应或用软件指令清除为止。
建议不要在中断服务程序中使用“CALL”指令来调用子程序。因为中断随时都可能发生,而且需要 立刻给予响应。如果只剩下一层堆栈,而中断不能被很好地控制,原先的控制序列很可能因为在中断子程 序中执行“CALL”指令而使堆栈溢出,从而发生混乱。
振荡电路
HT49RV5/HT49CV5 有三种振荡方式可以做为系统时钟:外部 RC 振荡、外部晶体振荡和外部 32768Hz 晶体振荡,可以通过掩膜选项设定。HALT 模式会停止系统振荡器(当选择外部 RC 振荡或外部晶体振荡时), 并忽视任何外部信号以降低功耗。但是 32768Hz 的晶体振荡在 HALT 模式下仍会继续作用。如果选择 32768Hz 振荡做为系统振荡,在 HALT 模式下系统振荡不会停止,但是指令会停止运行。32768Hz 的晶体 振荡还可以做为内部计数器的时钟源,即使进入 HALT 模式,这些计数器(RTC、WDT)还会继续作用。
O S C 3
O S C 4
3 2 7 6 8 H z C r y s t a l / R T C O s c i l l a t o r
O S C 2
C r y s t a l O s c i l l a t o r
f
S Y S
/ 4
O S C 1O S C 1
O S C 2
R C O s c i l l a t o r
系统振荡器
注: *32768 晶振选用条件:作 WDT 时钟源或系统时钟源
连接到 32768Hz 晶振的外部电阻电容元件并非产生振荡的必需条件,在需要精确的 RTC 频率的应用中,这些元件
可能需要根据不同的晶振误差来提供频率补偿。
如果选用外部 RC 振荡方式,在 OSC1 VSS 之间需要接一个外部电阻,其阻值为 56k1.5M; 而 OSC2 上若接上拉电阻会输出系统频率的 4 分频信号,可用于同步外部逻辑。RC 振荡方式是一种低成 本的方案,但是,RC 振荡频率会随着 VDD、温度和芯片自身参数的漂移而产生误差。因此,在需要精确 振荡频率做为计时操作的场合,并不适合使用 RC 振荡方式。
如果选用晶体振荡方式,在 OSC1 OSC2 之间需要连接一个晶体,用来提供晶体振荡器所需的反馈 和相移,除此之外,不再需要其它外部元件。另外,在 OSC1 OSC2 之间也可使用谐振器来取代晶体振 荡器,但是在 OSC1 OSC2 需要多连接两个电容。
另外还有一个专为实时时钟设计的振荡电路。如果使用 RTC 振荡,那么只要在 OSC3 OSC4 之间接 一个 32768Hz 的晶体,不需要其它外部器件。
RTC 振荡器可以通过“QOSC”(RTCC 的第 4 位)设置快速起振。建议在系统上电时开启快速振荡,并 在 2 秒钟后关闭。
WDT 振荡是一个独立的内置振荡电路,不需要外接器件。当系统进入省电模式,系统振荡会停止, 但 WDT 振荡会继续作用,其振荡周期一般为 65µs@5VWDT 振荡器可以由掩膜选项设置为打开或关闭。
Rev. 1.20 14 2006-04-14
HT49RV5/HT49CV5
看门狗定时器 — WDT
WDT 的时钟来源可由掩膜选项设置为内部 RC 振荡(WDT 振荡器)、指令时钟(系统时钟 4 分频)或实 时时钟振荡(RTC 振荡)。WDT 主要用来防止程序运行故障和程序跳入一死循环而导致不可预测的结果。 WDT 可由掩膜选项设置为打开或关闭,如果在关闭状态,所有与 WDT 有关的指令操作都是没有作用的。
S y s t e m C l o c k / 4
R T C
3 2 7 6 8 H z
O S C
如果 WDT 时钟源为内部 WDT 振荡(RC 振荡周期一般为 65µs@5V),该频率可再经过 212~215(由掩膜 选项设置)的分频。最小的 WDT 溢出周期大约是 300mS~600mS。但溢出时间会因为温度、VDD 以及芯片 参数的变化而变化。如果再用 WDT 预分频器,则可以得到更长的溢出周期。如果 WDT 的溢出时间选为
15
分频,最大的溢出时间可达到 2.3s4.7s(分频系数为 215~216)
2
如果 WDT 的时钟源为指令时钟,则在 HALT 状态时,WDT 会停止计数而失去保护功能;此时只能 靠外部逻辑复位来重新启动系统。如果系统运用在强干扰的环境中,建议选用内部 WDT 振荡器,因为 HALT 模式会使系统时钟停止,看门狗也就失去了保护的功能。
在正常运行时,WDT 溢出会使系统复位并置位 TO 标志;但在 HALT 模式下,WDT 溢出只产生“热 复位”,只有程序计数器和堆栈指针 SP 被复位。要清除 WDT 的值可以有三种方法:外部复位(低电平输入 到
端)、清除看门狗指令或 HALT 指令。清除看门狗指令有“CLR WDT”和“CLR WDT1”、“CLR WDT2
RES
二组指令。这两组指令中,只能选择其中一组,由掩膜选项决定。如果选择“CLR WDT”,那么只要执行 “CLR WDT” 指令就会清除 WDT。如果选择“CLR WDT1”和“CLR WDT2”,那么二条指令要交替使 用才会清除 WDT,否则,WDT 会由于溢出而使系统复位。
W D T O S C
R O M C o d e
O p t i o n
1 2 k H z
f
S
8
f
/ 2
R O M
C o d e
O p t i o n
f
W D T
看门狗定时器
D i v i d e r
W D T
W D T
P r e s c a l e r
M a s k O p t i o n
W D T C l e a r
C K TRC K T
R
T i m e - o u t R e s e t
1 5
f
/ 2
~ f
W D T
W D T
1 4
f
/ 2
~ f
W D T
W D T
1 3
f
/ 2
~ f
W D T
W D T
1 2
f
/ 2
~ f
W D T
W D T
1 6
/ 2
1 5
/ 2
1 4
/ 2
1 3
/ 2
多功能定时器
f
S
系统为时基和 RTC 提供了具有不同溢出周期的多功能定时器。多功能定时器由 一个 8 级分频器和一个 7 位预分频器组成。其时钟源可以是 RTC OSC 或指令时钟(系 统时钟四分频)。多功能定时器还为 VFD 驱动电路提供可选择的频率信号(范围从
0
fs/2
fs/27),并为蜂鸣器输出电路提供可选择的频率信号(范围从 fs/21~fs/28),频
率由掩膜选项决定。为了正确地显示,建议选择 32kH
Z 左右的信号作为 VFD 驱动信
D i v i d e r
R O M C o d e O p t i o n
V F D D r i v e r ( fS/ 20~ fS/ 27) B u z z e r ( f
/ 21~ fS/ 28)
S
号。
实时时钟 — RTC
实时时钟(RTC)的工作情况和时基一样。它是用来提供一个有规律的内部中断。它的溢出周期范围为
8
fs/215,可通过软件编程实现。写数据到 RT2 RT1RT0RTCC 的第 210 位;09H)将产生各
fs/2
种溢出周期。当 RTC 发生溢出并且中断允许时,其中断请求标志(RTF;MFIS 第 1 位)会被置位,并且多 功能中断请求标志(MFF:INTC1 第 6 位)也被置位;如果中断(EMFI)允许且堆栈未满,那么就会产生一个 地址 18H 的子程序调用。
f
S
D i v i d e r
R T 2 R T 1 R T 0
P r e s c a l e r
8 t o 1
M u x .
/ 28~ fS/ 2
f
S
1 5
R T C I n t e r r u p t
实时时钟
Rev. 1.20 15 2006-04-14
RT2 RT1 RT0 RTC 实时时钟分频级数
0 0 0 28*
0 0 1 29*
0 1 0 210*
0 1 1 211*
1 0 0 212
1 0 1 213
1 1 0 214
1 1 1 215
注:“*”不建议使用
RTC C 寄存器的定义如下表:
标号 可读/可写 复位 功能
0~2 RT0~RT2 R/W 1
通过控制 8 1 多路器输入来选择实时钟预置寄 存器的分频输出比例
3,5-7 未定义,读出为 0
4 QOSC R/W 0
32768Hz 晶振快速起振 0/1:快速/慢速
RTCC09H)寄存器
HT49RV5/HT49CV5
暂停模式— HALT
暂停模式是由 HALT 指令来实现的,暂停模式时系统状态如下:
· 系统振荡器停振,但 WDT 振荡器会继续振荡(如果选择 WDT 振荡或 RTC 振荡)。
· RAM 和寄存器内容保持不变。
· WDT 被清除并重新开始计数(如果 WDT 时钟来源选择 WDT 振荡或 RTC 振荡)。
· 所有输入/输出口都保持其原有状态。
· 置位 PDF 标志,清除 TO 标志。
· VFD 驱动器仍然运行(如果选择 RTC OSC)。
以下操作可以使系统离开暂停模式:外部复位、中断、PA 口下降沿信号、RMT 引脚上外加上升/下降 沿或看门狗定时器溢出。其中,外部复位会使系统初始化,WDT 溢出则会发生“热复位”。通过检测 TOPDF 标志,即可了解系统复位的原因。PDF 标志可由系统上电或执行“CLR WDT”指令清除,由 HALT 指令置位。TO 标志由 WDT 溢出置位,同时产生唤醒,但只有程序计数器和堆栈指针 SP 被复位,其它都 保持其原有的状态。
PA 口唤醒和中断唤醒可做为正常运行的继续。PA 口的每一位都可以由掩膜选项设置为唤醒功能。如 果是由输入/输出口唤醒,程序会从下一条指令开始运行。如果是由中断唤醒,可能会发生两种情况:如果 中断禁止或中断允许但堆栈已满,程序将会从下一条指令开始运行;如果中断允许且堆栈未满,则会产生 一般的中断响应。如果在进入 HALT 模式之前,中断请求标志位已被置“1”,则中断唤醒功能被禁止。
当发生唤醒,系统需要额外花费 1024t
(系统时钟周期)的时间,才能重新正常运行,也就是说,唤
SYS
醒之后会插入一个等待周期。如果唤醒是由中断产生的话,则实际中断子程序的执行会延迟一个以上的周 期。如果唤醒导致下一条指令执行,那么在等待周期执行完成之后,会立即执行该指令。
为减小功耗,在进入暂停模式之前,应小心处理所有的输入/输出口状态。
Rev. 1.20 16 2006-04-14
HT49RV5/HT49CV5
复位
总共有三种方法会产生初始复位:
· 正常运行时由
· 在暂停模式由
引脚发生复位。
RES
引脚发生复位。
RES
1 0 0 k
V
D D
0 . 0 1mF *
W
· 正常运行时由看门狗定时器溢出发生复位。
1 0 k
暂停模式中的看门狗定时器溢出与其它系统复位状况不同,因为看门狗 定时器溢出会执行“热复位”,只有程序计数器和堆栈指针 SP 被复位,而系
W
0 . 1mF *
统其它部分都保持原有状态。在其它复位状态下,某些寄存器不会改变。在 初始复位时,大部分寄存器会复位成初始的状态。通过检测 PDF TO 标志,
复位电路
即可判断出各种不同的复位原因。
TO PDF 复位原因
0 0
u u
0 1
1 u 1 1
注:“u”表示不变
上电时 正常运行时 暂停模式下
发生复位
RES
RES
RES
发生复位
发生复位 正常运行时 WDT 溢出 暂停模式下 WDT 溢出
为了保证系统振荡器起振并稳定运行,系统复位(包括上电复位、WDT 溢出或由
注:“* ”连线应该尽量靠近
引脚,以减小干扰影响
端复位)或由暂停
RES
状态唤醒时,系统启动定时器(SST)提供了一个额外的延迟时间,共 1024 个系统时钟周期。
系统复位时,SST 会被加在复位延时中;由暂停模式唤醒也会加入 SST 延迟。 系统复位时各功能单元的状态如下所示:
程序计数器
000H
中断 禁止 预分频器、分频器 清除
WDT
清除,在主系统复位后,WDT 开始计数 定时/计数器 停止 输入/输出口 输入模式 堆栈指针 SP 指向堆栈顶部
V D D
R E S
S S T T i m e - o u t
C h i p R e s e t
H A L T
W D T
W D T
T i m e - o u t
R e s e t
R E S
S S T
t
S S T
O S C 1
1 0 - b i t R i p p l e
C o u n t e r
P o w e r - o n D e t e c t i o n
E x t e r n a l
W a r m R e s e t
复位时序图 复位配置
R E S
RES
C o l d R e s e t
Rev. 1.20 17 2006-04-14
有关寄存器的状态如下:
寄存器 上电复位
TMR0H xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu TMR0L xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu TMR0C 00-0 1000 00-0 1000 00-0 1000 00-0 1000 uu-u uuuu TMR1H xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu TMR1L xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu TMR1C 0000 1--- 0000 1--- 0000 1--- 0000 1--- uuuu u--­Program Counter MP0 xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu MP1 xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu BP --0- -000 --0- -000 --0- -000 --0- -000 --u- -uuu ACC xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu TBLP xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu TBLH xxxx xxxx uuuu uuuu uuuu uuuu uuuu uuuu uuuu uuuu STATUS --00 xxxx --lu uuuu --uu uuuu --01 uuuu --11 uuuu INTC0 -000 0000 -000 0000 -000 0000 -000 0000 -uuu uuuu INTC1 -000 -000 -000 -000 -000 -000 -000 -000 -uuu -uuu RMTC 0000 000- 0000 000- 0000 000- 0000 000- uuuu uuu­MFIS ---0 0000 ---0 0000 ---0 0000 ---0 0000 ---u uuuu RTCC ---0 -111 ---0 -111 ---0 -111 ---0 -111 ---u -uuu PA 1111 1111 1111 1111 1111 1111 1111 1111 uuuu uuuu PAC 1111 1111 1111 1111 1111 1111 1111 1111 uuuu uuuu PB ---- 1111 ---- 1111 ---- 1111 ---- 1111 ---- uuuu PBC ---- 1111 ---- 1111 ---- 1111 ---- 1111 ---- uuuu PC 11-- ---- 11-- ---- 11-- ---- 11-- ---- uu-- ---­PCC 11-- ---- 11-- ---- 11-- ---- 11-- ---- uu-- ---­PD 1111 --11 1111 --11 1111 --11 1111 --11 uuuu --uu PDC 1111 --11 1111 --11 1111 --11 1111 --11 uuuu --uu PWM0 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx uuuu uuuu PWM1 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx uuuu uuuu SBCR 0110 0000 0110 0000 0110 0000 0110 0000 uuuu uuuu SBDR xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx uuuu uuuu RMT0 0000 0000 0000 0000 0000 0000 0000 0000 uuuu uuuu RMT1 0000 0000 0000 0000 0000 0000 0000 0000 uuuu uuuu ADR xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx uuuu uuuu ADCR 01-0 0-00 01-0 0-00 01-0 0-00 01-0 0-00 uu-u u-uu ACSR 1--- --00 1--- --00 1--- --00 ---- --00 u--- --uu VFDC 0000 -111 0000 -111 0000 -111 0000 -111 0000 -111
注: 1.*”表示“热复位; 2.u”表示不变化; 3.x”表示不确定。
HT49RV5/HT49CV5
正常运行期间 暂停模式
WDT 溢出
0000H 0000H 0000H 0000H 0000H
RES
端复位
端复位 WDT 溢出*
RES
Rev. 1.20 18 2006-04-14
HT49RV5/HT49CV5
定时/计数器
HT49RV5/HT49CV5 提供两个定时/计数器(TMR0TMR1)TMR0 是一个 16 位可编程的向上计数的 计数器,其时钟来源可以是外部信号输入或内部时钟(f 器,其时钟来源可以是外部信号输入或内部时钟(f
SYS
入可以用来计数外部事件、测量时间间隔、测量脉冲宽度或产生一个精确的时基信号。
P W M
f
S Y S
( 6 + 2 ) o r ( 7 + 1 )
C o m p a r e
8 - s t a g e P r e s c a l e r
8 - 1 M U X
T 0 P S C 2 ~ T 0 P S C 0
T M R 0
T o P D 0 / P D 1
f
I N T
T 0 E
T 0 M 1 T 0 M 0
)TMR1 是一个 16 位可编程的向上计数的计数
SYS
/4 32768Hz 振荡,由掩膜选项设置)。外部信号输
D a t a B u s
1 6 - b i t T i m e r / E v e n t C o u n t e r
P r e l o a d R e g i s t e r
R e l o a d
f
S Y S
3 2 7 6 8 H z
T 1 S
T 0 M 1 T 0 M 0
T 0 O N
P u l s e W i d t h M e a s u r e m e n t M o d e C o n t r o l
定时/计数器 0
/ 4
M
f
I N T
U X
T M R 1
T 1 M 1 T 1 M 0
T 1 O N
T 1 E
P u l s e W i d t h M e a s u r e m e n t M o d e C o n t r o l
T 1 M 1 T 1 M 0
1 6 - b i t T i m e r / E v e n t C o u n t e r
( T M R 0 H / T M R 0 L )
P A 3 D a t a C T R L
1 6 - b i t T i m e r / E v e n t C o u n t e r
P r e l o a d R e g i s t e r
1 6 - b i t T i m e r / E v e n t C o u n t e r
( T M R 1 H / T M R 1 L )
P A 3 D a t a C T R L
D a t a B u s
R e l o a d
O v e r f l o w t o I n t e r r u p t
T Q
O v e r f l o w t o I n t e r r u p t
T Q
P F D 0
P F D 1
定时/计数器 1
有六个与定时/计数器 0 和定时/计数器 1 有关的寄存器,TMR0H(0CH)、TMR0L(0DH)、TMR0C(0EH)、 TMR1H(0FH)、TMR1L(10H)和 TMR1C(11H)。写入 TMR0L(TMR1L)只能将数据写到低字节缓冲器, 而 写入 TMR0H(TMR1H)会把指定数据和低字节缓冲器的数据写到 TMR0H(TMR1H)和 TMR0L(TMR1L)中。 定时/计数器 1/0 预置寄存器的内容只有在写入 TMR0H(TMR1H)时才会被改变而写 TMR0L(TMR1L)不会改 变预置寄存器的值。读取 TMR0H(TMR1H)会把 TMR0H(TMR1H)的内容送至目标单元,而 TMR0L(TMR1L) 的值被送至低字节缓冲器中。读 TMR0L(TMR1L)将读取低字节缓冲器的值。换言之,定时/计时器的低字 节内容是无法直接读取的。必须先读取 TMR0H(TMR1H),将定时/计数器的低字节内容送至低字节缓冲器。 TMR0C(TMR1C)是定时/计数器 0(1)控制寄存器,用来定义定时/计数器的工作模式、计数允许/禁止和有效 边沿。TM0 和 TM1 用来定义定时/计数器的工作模式。外部事件计数模式是用来记录外部事件的,其时钟 来源为外部 TMR0/TMR1 引脚输入。定时器模式是一个常用模式,其时钟来源为内部时钟。脉宽测量模式 可以测量 TMR0/TMR1 引脚高/低电平的脉冲宽度,其时钟来源为内部时钟。
无论是定时模式还是外部事件计数模式,一旦开始计数,定时/计数器 0/1 会从寄存器当前值向上计到 FFFFH。一旦发生溢出,定时/计数器 0/1 会从预置寄存器中重新加载初值,并开始计数;同时置位中断请 求标志(T0F,INTC0 的第 6 位;T1F,INTC1 的第 4 位)。
在脉宽测量模式,当 TON 与 TE 是 1 时,只要 TMR0/TMR1 引脚有一个上升沿信号(如果 TE 是 0, 则为下降沿信号),定时/计数器就会开始计数,直到 TMR0/TMR1 脚电平恢复,同时 TON 被清零。测量的 结果会保存在寄存器中,直到有新的测量开始。换句话说,一次只能测量一个脉冲宽度。重新置位 TON 后,可以继续测量。注意,在该模式下,定时/计数器是跳变触发而不是电平触发。当计数器溢出时,定时
/计数器会从预置寄存器中重新加载初值,并置位中断请求标志,这与其它两种模式一样。
Rev. 1.20 19 2006-04-14
HT49RV5/HT49CV5
符号 功能
定义预分频器级数,T0PSC2T0PSC1T0PSC0=
000:f 001:f
0 1 2
T0PSC0 T0PSC1 T0PSC2
010:f 011:f 100:f 101:f 110:f 111:f
INT=fSYS
INT=fSYS
INT=fSYS
INT=fSYS
INT=fSYS
INT=fSYS
INT=fSYS
INT=fSYS
定义定时/计数器 TMR0 的触发方式: 外部事件计数模式下(T0M1,T0M0)=(0,1):
1:从下降沿开始计数
3 T0E
0:从上升沿开始计数 脉冲宽度测量模式下(T0M1,T0M0)=(1,1) 1:计数开始于上升沿,止于下降沿; 0:计数开始于下降沿,止于上升沿
4 T0ON 5
未用,读出为“0”
打开/关闭定时/计数器(0=关闭,1=打开)
定义工作模式(T0M1T0M0)
6 7
T0M0 T0M1
01=事件计数模式(外部时钟) 10=定时模式(内部时钟) 11=脉冲宽度测量模式 00 =未用
TMR0C0EH)寄存器
符号 功能
0~2
未用,读出为“0”
定义定时/计数器 TMR1 的触发方式: 外部事件计数模式下(T1M1,T1M0)=(0,1):
1:从下降沿开始计数
3 T1E
0:从上升沿开始计数 脉冲宽度测量模式下(T1M1,T1M0)=(1,1) 1:计数开始于上升沿,止于下降沿; 0:计数开始于下降沿,止于上升沿
4 T1ON
5 T1S
打开/关闭定时/计数器(1=打开,0=关闭) 内部时钟来源选项
(0=f
/41=32768Hz)
SYS
定义工作模式(T1M1T1M0)
6 7
T1M0 T1M1
01=外部事件计数模式(外部时钟) 10=定时模式(内部时钟) 11=脉冲宽度测量模式 00 =未用
TMR1C11H )寄存器
/2 /4 /8 /16 /32 /64
/128
要启动计数器,只要置位 TON(TMR0C/TMR1C 的第 4 位)。在脉宽测量模式下,TON 在测量结束后
Rev. 1.20 20 2006-04-14
HT49RV5/HT49CV5
在定时/计数器停止计数时,写数据到定时/计数器的预置寄存器中,同时会将该数据写入到定时/计数 器。但如果在定时/计数器运行时这么做,数据只能写入到预置寄存器中,直到发生溢出时才会将数据从预 置寄存器加载到定时/计数器寄存器。读取定时/计数器时,计数会被停止,以避免发生错误;计数停止会 导致计数错误,程序员必须注意到这一点。因为 TMR0/TMR1 初始值未知,所以,为了能正常工作,强烈 建议在打开相关定时/计数器之前,先将预期数据写入寄存器 TMR0/TMR1。考虑到定时/计数器的机制, 程序员应当特别注意首次将定时器打开后再关闭的指令,无论何时需要使用到定时/计数器,都要避免不可 预知的结果。在此操作后,定时/计数器功能就能够正常运作。
TMR0C 的第 0~2 位用来定义内部时钟预分频级数,定义如上表所示。定时/计数器的溢出信号可做为 PFD 输出,定时器的预分频器也可供 PWM 计数器使用。
遥控定时器 — RMT
HT49RV5/HT49CV5 提供一个 8 位遥控定时器,此定时器带有脉冲宽度测量功能。当此定时器在运行
时,如果侦测到 RMT 引脚上有有效触发沿,脉冲宽度将以不同的计数值记录下来。
I n t e r r u p t ( R M T 0 F )
R M T
N o i s e R e j e c t i o n
R i s i n g E d g e
D e t e c t i o n
f
S Y S
M
f
X
U
f
S Y S
X
/ 4
R M C S
R M S 1 R M S 0
N o i s e R e j e c t i o n
F a l l i n g E d g e
D e t e c t i o n
fX/ 25~ fX/ 2 P r e - s c a l e r
4 - 1 M U X
8
R M E
R e m o t e C o n t r o l T i m e r
L a t c h
R e m o t e C o n t r o l T i m e r
L a t c h
C a p t u r e R e g i s t e r
R M T 0 ( 2 2 H )
8 - b i t T i m e r C o u n t e r
C a p t u r e R e g i s t e r
R M T 1 ( 2 3 H )
遥控定时器
符号 功 能
0 1 ERMT0 2 ERMT1 3 ERMTV
4 RME
5 RMCS
6 7
未用,读出为“0”
遥控定时器上升沿中断控制位(1=允许;0=禁止) 遥控定时器下降沿中断控制位(1=允许;0=禁止) 遥控定时器溢出中断控制位(1=允许;0=禁止) 遥控定时器控制位(1=使能并开始计数;0=禁止并清 零计数器) 遥控定时器时钟源 f
RMS0 RMS1
遥控定时器时钟选择位 00=f 01=fx/2 10=fx/2
5
/2
x
6
7
选择位(1=f
x
11=fx/28
RMTC21H)寄存器
C l e a r
O v e r f l o w ( R M T V F )
I n t e r r u p t ( R M T 1 F )
0= f
SYS
SYS
/4)
RMT 引脚带有上升/下降沿唤醒功能,芯片复位时此 8 位计数器会被清零。并且 RMT 时钟在上升/下
降沿后开始计数。
Rev. 1.20 21 2006-04-14
符号 功 能
0 RMTVF 1 RTF 2 RMT0F 3 RMT1F 4 ERTI
5~7
未用,读出为“0”
遥控定时器溢出中断请求标志(1=有;0=无) 实时时钟中断请求标志(1=有;0=无) 遥控定时器上升沿中断请求标志(1=有;0=无) 遥控定时器下降沿中断请求标志(1=有;0=无) 实时时钟控制位(1=允许;0=禁止)
MFIS(29H)寄存器
串行接口
HT49RV5/HT49CV5
串行接口功能包含四个基本信号::SDI(串行数据输入)、SDO(串行数据输出)、SCK(串行时钟)、
选择引脚)
两个寄存器(SBCR & SBDR) 为串行接口专有,提供控制、状态和数据存储功能。
S B E N = 1 , C S E N = 0 ( i f p u l l - h i g h e d )
S C S
S C K
S D I
S D O
S B E N = C S E N = 1
D 7 / D 0 D 6 / D 1
D 7 / D 0 D 6 / D 1 D 5 / D 2 D 4 / D 3 D 3 / D 4
D 5 / D 2 D 4 / D 3 D 3 / D 4 D 2 / D 5 D 1 / D 6 D 0 / D 7
D 2 / D 5 D 1 / D 6 D 0 / D 7
SIO 时序图
0
符号 功 能
未用,读出为“0”
此位表示缓冲 SBDR 的状态
1 WCOL
1:写入 SBDR 使能(由 SIO 设置) 2:读 SBDR 使能(用户自己清零)
2 CSEN 3 MLS 4 SBEN
串行总线选择信号 MSB LSB 转换第一控制位(1MSB;0:LSB)
串行总线选择位(1:使能;0:禁止) 主/从模式选择位:M1M0=
56 MOM1
00:主模式,波特率=f 01:主模式,波特率=f 10:主模式,波特率=f
SIO
SIO
SIO
/4 /16
11:从模式
7 CKS
时钟源选择位(0= f
SYS
/41=f
RTC
)
SBCR1FH)寄存器
(
SCS
Rev. 1.20 22 2006-04-14
HT49RV5/HT49CV5
SBCR:串行总线控制寄存器
7 (CKS):时钟源选择: f 6 (M1)、第 5 (M0):主/从模式和波特率选择。
M1,M0
00:主模式,波特率= f 01:主模式,波特率= f 10:主模式,波特率= f 11:从模式
第 4 (SBEN):串行总线允许/禁止(1/0)
— 允许:(
取决于 CSEN 位)
SCS
禁止Æ 允许:SCK、SDI、SDO、 主模式:写数据至 SBDR(TXRX 缓存器) Æ 自动开始传送/接收 主模式:数据已传送 Æ 置起 TDRF 从模式:当收到一个 SCK ( 上的数据移位输入
— 禁止:SCK (
第 3 位(MLS):最高位或最低位(1/0)先移出控制位 第 2 位(CSEN):串行总线选择信号允许/禁止( 第 1 位(WCOL):数据传送时,如果数据被写入 SBDR(TXRX 缓存器),此位会被置一Æ数据传
)SDISDO
SCK
送时,如果数据被写入 SBDR(TXRX 缓存器),写入将被忽略
第 0 (TDRF):数据已传送或已接收Æ用来产生中断
注意:当芯片进入暂停模式,数据接收仍会继续进行
SBDR:串行总线数据寄存器
数据写入 SBDRÆ 只写数据至 TXRX 缓存器 数据从 SBDR 中读出Æ 只从 TXRX 缓存器中读出数据 工作模式描述
— 主传输:送时钟和数据输入/输出由写 SBDR 开始 — 主时钟送出由写 SBDR 开始 — 从传输:数据输入/输出由收到的时钟启动 — 从接收:数据输入/输出由收到的时钟启动
SIO
SIO
SIO
= f
SIO
/4 或 fLF (0 或 1);fLF= f
SYS
RTC OSC
/4 /16
=0 (
SCS
取决于 CSEN ), TXRX 缓存器中的数据移位输出同时 SDI
SCS
悬浮
SCS
=0)并且等待写数据至 SBDR(TXRX 缓存器)
SCK
),当 CSEN=0
SCS
SCS
悬浮
时钟极性=上升(
串行接口的操作
主模式操作
1. 选择 CKS M1M0=000110
2. 选择 CSENMLS(和从模式相同)
3. 置位 SBEN
4. 写数据至 SBDR
— 数据存放至 TXRX 缓存器中 — 输出 CLK 和 — 转向步骤 5
5. 检查 WCOL WCOL=1,清零 WCOL,转向步骤 4; —WCOL=0,转向步骤 6
6. 检查 TDRF 或等待 SBI(串行总线中断)
7. SBDR 读出数据
8. 清零 TDRF
9. 转向步骤 4
)或上升(CLK)1 0(通过掩膜选项设置)
CLK
SCS
注:SIO 内部操作
﹡数据存放在 TXRX 缓存器,SDI 数据移位进入 TXRX 缓存器 ﹡数据传送完毕,TXRX 缓存器中数据锁存入 SBDR
Rev. 1.20 23 2006-04-14
从模式操作
1. CKS 随意和 M1M0=11
2. 选择 CSENMLS(和主模式相同)
3. 置位 SBEN
4. 写数据至 SBDR
— 数据存入 TXRX 缓存器 — 等待主时钟信号(和
SCS
)CLK
— 转向步骤 5 注:SIO 内部操作 ﹡CLK(
SCS
)收到
﹡输出数据至 TXRX 缓存器,SDI 数据移位进入 TXRX 缓存器 ﹡数据传送完毕,TXRX 缓存器中数据锁存入 SBDR)
5. 检查 WCOL WCOL=1,清零 WCOL,转向步骤 4 WCOL=0,转向步骤 6
6. 检查 TDRF 或等待 SBI(串行总线中断)
7. SBDR 读出数据
8. 清零 TDRF
9. 转向步骤 4
HT49RV5/HT49CV5
D a t a B u s
S B D R
( R e c e i v e d D a t a R e g i s t e r )
D 7 D 6 D 5 D 4 D 3 D 2 D 1 D 0
I n t e r n a l B a u d R a t e C l o c k
C L K
C l o c k P o l a r i t y
A N D , S t a r t
E N
A N D , S t a r t
S B E N
M U X
M a s t e r
o r
S l a v e
A N D , S t a r t
SIO 结构图
M L S
C 0 C 1 C 2
E N
M a s t e r o r S l a v eC S E N
S B E N
M
U X
M
U X
I n t e r n a l B u s y F l a g
S B E N
W r i t e S B D R E n a b l e / D i s a b l e
W r i t e S B D R
S C S
S D O B u f f e r
S B E N
S D I
A N D
W r i t e S B D R
S D O
T D R F
W C O L F l a g
Rev. 1.20 24 2006-04-14
HT49RV5/HT49CV5
输入/输出口
HT49RV5/HT49CV5 20 位双向输入/输出口,记为 PA 、PB、PC PD,其分别对应 RAM 地址[12H],
[14H][16H][18H] ,所有端口都可以进行输入/输出操作。输入时,端口没有锁存功能,输入信号必须
MOV A[m](m=12H14H16H 18H)指令的 T2 上升沿到来前准备好;输出时,端口有锁存功能, 端口上的数据会保持不变直到执行下一个写入操作。
D a t a B u s
W r i t e C o n t r o l R e g i s t e r
C h i p R e s e t
R e a d C o n t r o l R e g i s t e r
W r i t e D a t a R e g i s t e r
P A 0 / P A 1 / P A 3 / P D 0 / P D 1
B Z / B Z / P F D / P W M 0 / P W M 1
R e a d D a t a R e g i s t e r
S y s t e m W a k e - u p
( P A o n l y )
I N T 0 f o r P D 4 o n l y
I N T 1 f o r P D 5 o n l y T M R 0 f o r P D 6 o n l y T M R 1 f o r P D 7 o n l y
C o n t r o l B i t
Q
D
C K
Q
S
D a t a B i t
Q
D
Q
C K
S
P U
M U X
O P 0 ~ O P 7
P F D E N
( P A 3 )
M U X
输入/输出口
V
D D
P A 0 / B Z P A 1 / B Z P A 2 P A 3 / P F D P A 4 ~ P A 7 P B 0 / A N 0 ~ P B 3 / A N 3 P C 6 P C 7 / R M T P D 0 / P W M 0 P D 1 / P W M 1 P D 4 / I N T 0 P D 5 / I N T 1 P D 6 / T M R 0 P D 7 / T M R 1
每个输入/输出口都有一个控制寄存器(PAC、PBC、PCC、PDC),用来控制输入/输出状态。利用控制 寄存器,可对 CMOS 输出、带或不带上拉电阻的斯密特触发输入通过软件动态地进行改变。做为输入时, 对应的控制寄存器应设置为“1”。输入信号来源也取决于控制寄存器,如果控制寄存器的值为“1”,那么 读取的是引脚状态;如控制寄存器的值为“0”,则读取的是内部锁存器的值。后者可能会在‘读-修改-写’ 指令中发生。做为输出时,只能采用 CMOS 输出。控制寄存器对应 RAM 地址 13H、15H、17H、19H。
系统复位之后,这些输入/输出口会是高电平或浮空状态(由上拉电阻选项决定)。每一个输入/输出锁存 位都能用“SET [m].i”或“CLR [m].i”指令置位或清除(m=12H、14H、16H 或 18H)。
有些指令会先输入数据,然后进行输出操作。例如:“SET [m].i”,“ CLR [m].i”,“CPL [m]”, “CPLA[m]”这些指令会先将整个端口状态读入 CPU 中,接着执行所定义的运算(位操作),然后再将结果 写入锁存器或累加器中。
PA 的每一个口都具有唤醒系统的能力。
所有的输入/输出口都有上拉电阻选项。一旦选择了上拉电阻选项,输入/输出口就加了上拉电阻。如 果不选择上拉电阻,必须注意在输入模式下,若输入/输出口会产生浮空状态。
PA3 PFD 共用引脚,如果选择 PFD 功能,则 PA3 在输出模式时的输出信号将是由定时/计数器的溢 出信号产生的 PFD 信号,而在输入模式始终保持其原来的功能。一旦选择 PFD 功能,PFD 的输出信号只 受 PA3 数据寄存器控制。向 PA 3 数据寄存器写入“1”,则输出 PFD 信号;向 PA 3 数据寄存器写入“0”, 则 PA3 输出为“0”。 PA 3 的输入/输出功能如下所示:
I/O
模式
PA3
注:PFD 的输出频率是定时/计数器溢出频率的 1/2
I/P
(正常)
O/P
(正常)
I/P
(PFD)
逻辑输入 逻辑输出 逻辑输入
O/P
(PFD)
PFD
(定时/计数器开启)
Rev. 1.20 25 2006-04-14
HT49RV5/HT49CV5
PFD 的控制信号和输出频率如下所示:
定时/计数器
关闭 关闭 开启 开启
注: “X”表示未定义
定时/计数
器预置值
X 0 0 X X 1 U X N 0 0 X N 1 PFD
“U”表示未知 “M” PFD0 或 PFD1 时等于“65536” “N”定时/计数器初始值 “f
”定时/计数器输入频率
TMR
PA0 、PA 1 BZBZ共用引脚,如果选择 BZ/BZ功能,则 PA 0/ PA1 在输出模式时的输出信号将是由
内部多功能定时器产生的蜂鸣器信号,而在输入模式始终保持其原来的功能。一旦选择 BZ/ 器的输出信号只受 PA0 PA1 数据寄存器控制。PA 0/ PA1 的输入/输出功能如下所示:
PA0 I/O I I O O O O O O O O PA1 I/O I O I I I O O O O O PA0 模式
PA1 模式 PA0 数据 PA1 数据 PA0 引脚状态 PA1 引脚状态
注: “I”输入;“O”输出
“D、D0、D1”数据 “B”蜂鸣器选项,BZ 或 “X”任意值 “C”CMOS 输出
X X C B B C B B B B X C X X X C C C B B X X D 0 1 D X D X X X D
I I D 0 B D I D I I I D
PB0~PB3 可以用做 A/D 转换输入,A/D 转换功能将在下面说明。还有与 PD0/PD1 共用引脚的 PWM
输出。如果选择 PWM 功能,则 PD0/PD1 口会有 PWM0/PWM1 信号输出(PD0/PD1 为输出模式)。PD0~PD1 写入“1”则允许 PWM 输出功能,如果写“0”,则 PD0~PD1 保持“0”。PD0/PD1 的输入/输出功能如下所 示:
I/O
模式
PD0 PD1
(正常)
逻辑输入 逻辑输出 逻辑输入
建议用软件将未使用和没有外接的输入/输出口设置为输出模式,以防止这些端口在输入浮空时增加系 统的功耗。
I/P
PA3 数据
寄存器
BZ
(正常)
O/P
PA3 引脚
状态
PFD 输出频率
f
/[2×(M-N)]
TMR
0 1 0 1
0
D D X X
1
0 B 0 B
0
D D 0 B
1
I/P
(PWM)
(PWM)
PWM0 PWM1
O/P
功能,蜂鸣
BZ
Rev. 1.20 26 2006-04-14
HT49RV5/HT49CV5
+
PWM
HT49RV5/HT49CV5 有 2 个通道(6+2)/(7+1)位的 PWM 输出(由掩膜选项决定),与 PD0/PD1 共用引脚。
每个 PWM 通道都由相应的数据寄存器 PWM0(1AH)、PWM1(1BH)来控制输出。PWM 计数器的时钟来源 为系统时钟(f 出,并且 PD0/PD1 输出模式(PDC.0/PDC.1=“0”),则向 PD0/PD1 数据寄存器写“1”能够产生 PWM 输 出,向 PD0/PD1 寄存器写“0”会使 PD0/PD1 输出保持为“0”。
f
/ 2
S Y S
[ P W M ] = 1 0 0
P W M
[ P W M ] = 1 0 1
P W M
[ P W M ] = 1 0 2
P W M
[ P W M ] = 1 0 3
P W M
P W M m o d u l a t i o n p e r i o d : 6 4 / f
M o d u l a t i o n c y c l e 0
)PWM 2 8 位寄存器。PWM 的输出波形如图所示。一旦 PD0/PD1 选择为 PWM
SYS
2 5 / 6 4
2 6 / 6 4
2 6 / 6 4
2 6 / 6 4
2 5 / 6 4 2 5 / 6 4 2 5 / 6 4
2 5 / 6 4
2 6 / 6 4
2 6 / 6 4
S Y S
M o d u l a t i o n c y c l e 1 M o d u l a t i o n c y c l e 2 M o d u l a t i o n c y c l e 3 M o d u l a t i o n c y c l e 0
P W M c y c l e : 2 5 6 / f
2 5 / 6 4
2 5 / 6 4
2 6 / 6 4 2 5 / 6 4
S Y S
2 5 / 6 4
2 5 / 6 4
2 5 / 6 4
2 6 / 6 4
2 6 / 6 4
2 6 / 6 4
(6+2)位模式 PWM
在(6+2)位 PWM 模式中,一个 PWM 周期被分为四个调制周期(调制周期 0~调制周期 3),每个调制周 期有 64 个 PWM 输入时钟。在(6+2)位 PWM 模式中,PWM 寄存器被分为 2 个部分。第一部分是直流分量, 由 PWM.7~PWM.2 控制;第二部分是交流分量,由 PWM.1~PWM.0 控制。
(6+2)PWM 模式中,每个调制周期的占空比见下表:
参数 AC(0~3) 占空比
1DC
64
DC
64
5 0 / 1 2 8
5 1 / 1 2 8
5 1 / 1 2 8
5 2 / 1 2 8
f
/ 2
S Y S
[ P W M ] = 1 0 0
P W M
[ P W M ] = 1 0 1
P W M
[ P W M ] = 1 0 2
P W M
[ P W M ] = 1 0 3
P W M
调制周期 i
(i=0~3)
5 0 / 1 2 8
5 1 / 1 2 8
5 1 / 1 2 8
5 2 / 1 2 8
P W M m o d u l a t i o n p e r i o d : 1 2 8 / f
i<AC
iAC
5 0 / 1 2 8
5 0 / 1 2 8
5 1 / 1 2 8
5 1 / 1 2 8
S Y S
M o d u l a t i o n c y c l e 0
P W M c y c l e : 2 5 6 / f
S Y S
M o d u l a t i o n c y c l e 1 M o d u l a t i o n c y c l e 0
(7+1)位模式 PWM
Rev. 1.20 27 2006-04-14
HT49RV5/HT49CV5
+
在(7+1)位 PWM 模式中,一个 PWM 周期被分为两个调制周期(调制周期 0~调制周期 1),每个调制周 期有 128 个 PWM 输入时钟。在(7+1)位 PWM 模式中,PWM 寄存器被分为 2 个部分。第一部分是直流分 量,由 PWM.7~PWM.1 控制;第二部分是交流分量,由 PWM.0 控制。
(7+1)PWM 模式中,每个调制周期的占空比见下表:
参数 AC(0~1) 占空比
1DC
调制周期 i
(i=0~1)
i<AC
IAC
PWM 的调制频率、周期频率和占空比的关系总结如下:
PWM 调制频率 PWM 周期频率 PWM 占空比
f
/64(6+2 模式)
SYS
f
/128(7+1 模式)
SYS
/256 [PWM]/256
f
SYS
A/D 转换器
HT49RV5/HT49CV5 4 个通道、8 位解析度的 A/D 转换器,其参考电压为 VDD。与 A/D 转换有关 的寄存器有 4 个,ADR(25H)ADCR(26H)ACSR(27H)ADR A/D 转换结果寄存器,是只读寄存器。 当完成 A/D 转换后,可从 ADR 读取 A/D 转换结果。ADCR A/D 转换控制寄存器,用来定义 A/D 通道 数量、模拟输入通道选择、A/D 转换开始控制和完成标志。如果要进行 A/D 转换,要先定义好 PB 口的设 置,选择转换的模拟通道,然后给 START 控制位一个上升沿信号和一个下降沿信号(0→1→0)。完成 A/D 转换后,EOCB 位会被清除。ACSR A/D 时钟控制寄存器,用来选择 A/D 的时钟来源。
符号 功能
ADCS1ADCS0:选择 A/D 转换时钟源
0 1
ADCS0 ADCS1
00=系统时钟/2 01=系统时钟/8 10=系统时钟/32 11=未定义
2~6
7 TEST
未用,读出为“0”
只做为内部测试用
ACSR27H)寄存器
128
DC
128
符号 功能
0 1
ACS0 ACS1
定义模拟输入通道
25 未用,读出为“0
3 4
PCR0 PCR1
定义 PB 口的设置。如果 PCR0PCR1 都为 0,则 A/D 转换电路被关闭以减小功耗
A/D 转换结束标志(0A/D 转换结束)
6 EOCB
3 和位 4 一旦有变化,产生 START 信号,初始化 A/D 转换器,否则,EOCB 标志情况不确定,请参见“A/D 初始化的要点”
A/D 转换启始控制位
7 START
010:开始; 01A/D 转换复位
ADCR26H)寄存器
Rev. 1.20 28 2006-04-14
HT49RV5/HT49CV5
A/D 转换控制寄存器用来控制 A/D 转换。ADCR 的第 1~0 位用来选择模拟输入通道,总共有 4 个通道 可以选择。ADCR 的第 5~3 位用来设置 PB0~PB3 的工作模式,PB 可以做为模拟输入通道,或是数字输入 /输出口,由这 3 位来决定。如果 PB 选择为模拟输入,则其输入/输出功能和上拉电阻将失效,而 A/D
换电路会被使能。EOCB 位(ADCR 的第 6 位)是 A/D 转换结束标志位。通过检测这个标志位可以知道 A/D 转换是否结束。
ADCR 的 START 位用来开启 A/D 转换,给 START 位一个上升沿信号和一个下降沿信号可以开始 A/D 转换。为了确保 A/D 转换顺利完成,START 位应保持为“0”,直到 EOCB 位变为“0”(A/D 转换完成信 号)。ACSR 的第 7 位是内部测试用的,用户不能使用。ACSR 的第 1 位和第 0 位用来选择 A/D 转换的时钟 来源。A/D 转换结束时,A/D 中断请求标志置位,START 标志由“0”置为“1”时,EOCB 也置为“1”。
A/D 初始化的要点:
PB 口 A/D 通道选择位改变的时候,必须初始化 A/D 转换器。否则,EOCB 标志会处于不确定的状态。
一次 A/D 初始化包括:START 标志置“1”,然后在 10 个指令周期内清“0”,在此期间,PB A/D 通道 选择位被改变。注意,如果 PB 口通道选择位都被清“0”,则不需要 A/D 初始化。
PCR1 PCR0 3 2 1 0
0 0 PB3 PB2 PB1 PB0 0 1 PB3 PB2 PB1 AN0 1 0 PB3 PB2 AN1 AN0 1 1 AN3 AN2 AN1 AN0
PB 口的设置
ACS1 ACS0
0 0 A0 0 1 A1 1 0 A2 1 1 A3
模拟输入通道选择
寄存器 Bit7 Bit6 Bit5 Bit4 Bit3 Bit2 Bit1 Bit0
ADR D7 D6 D5 D4 D3 D2 D1 D0
注:D0~D7 是 A/D 转换结果的低位~高位
M i n i m u m o n e i n s t r u c t i o n c y c l e n e e d e d
S T A R T
E O C B
P C R 2 ~ P C R 0
A C S 2 ~ A C S 0
0 0 0 B
0 0 0 B
P o w e r - o n R e s e t
R e s e t A / D c o n v e r t e r
1 : D e f i n e P B c o n f i g u r a t i o n 2 : S e l e c t a n a l o g c h a n n e l
A / D c l o c k m u s t b e f
N o t e :
A / D s a m p l i n g t i m e 3 2 t
A D
1 0 0 B
0 1 0 B
S t a r t o f A / D c o n v e r s i o n
7 6 t
A / D c o n v e r s i o n t i m e
/ 2 , f
S Y S
/ 8 o r f
S Y S
A D
S Y S
E n d o f A / D c o n v e r s i o n
/ 3 2
模拟通道
R e s e t A / D c o n v e r t e r
A / D s a m p l i n g t i m e 3 2 t
A D
1 0 0 B
0 0 0 B
S t a r t o f A / D c o n v e r s i o n
7 6 t
A / D c o n v e r s i o n t i m e
A D
E n d o f A / D c o n v e r s i o n
0 0 0 B
1 . P B p o r t s e t u p a s I / O s 2 . A / D c o n v e r t e r i s p o w e r e d o f f t o r e d u c e p o w e r c o n s u m p t i o n
d o n ' t c a r e
A/D 转换时序图
Rev. 1.20 29 2006-04-14
HT49RV5/HT49CV5
下面举例说明如何启动和实现 A/D 转换。此例不断扫描 ADCR 寄存器的 EOCB 位来判断 A/D 转换是 否完成,而第二个例子则使用 A/D 中断来判断 A/D 转换是否完成。
例:通过扫描 EOCB 位判断 A/D 转换是否完成。 clr EADI ;禁止 ADC 中断
mov a, 00000001B
mov ACSR,a ; 设置ACSR寄存器,选择f
mov a,00110000B ; 在ADCR寄存器中设置PB0~PB3端口做为A/D输入
mov ADCR,a ; 选择AN0连接到A/D转换器
: ; PB口A/D通道选择位改变时 ;在10个指令周期内,必须实现START信号的0-1-0的变化
:
Start_conversion:
clr START
set START ; A/D转换复位
clr START ; 开始A/D转换
Polling_EOC:
sz EOCB ; 扫描ADCR寄存器的EOCB位判断A/D转换是否完成
jmp polling_EOC ; 继续扫描
mov a,ADR ; ADR寄存器读取A/D转换结果
mov adr_buffer,a ; 将结果放入用户定义的寄存器中
:
:
jmp start_conversion ; 开始下一次A/D转换
/8做为A/D转换时钟
SYS
Rev. 1.20 30 2006-04-14
HT49RV5/HT49CV5
VFD 显示存储器
HT49RV5/HT49CV5 VFD 显示提供一个嵌入式数据存储器区域。这个区域位于第一段数据存储器 (RAM Bank 1)的 40H 到 55H 单元。存储器段指针 Bank Pointer(BP;RAM 的 04H 单元)是通用存储器 VFD
显示存储器之间切换的开关。当 BP 被置“1”,任何数据写入 40H~55H(用 MP1 和 R1 间接寻址访问)将会 影响 VFD 的显示。当 BP 被清“0”, 任何数据写入 40H~55H 意味着访问一般意义上的数据存储器。VFD 显示存储器能被读出和写入,但是只能通过间接寻址模式,并使用 MP1 来进行。当数据被写入显示数据 区域,这些数据自动地被 VFD 驱动器读取来产生相应的 VFD 驱动信号。把“1”或“0”写入显示存储器 的相应位,可以控制显示或不显示。下图为显示存储器和 VFD 显示模块之间的映射关系。
Grid0 41HU 41HL 40HU 40HL Grid1 43HU 43HL 42HU 42HL Grid2 45HU 45HL 44HU 44HL Grid3 47HU 47HL 46HU 46HL Grid4 49HU 49HL 48HU 48HL Grid5 4BHU 4BHL 4AHU 4AHL Grid6 4DHU 4DHL 4CHU 4CHL Grid7 4FHU 4FHL 4EHU 4EHL Grid8 51HU 51HL 50HU 50HL Grid9 53HU 53HL 52HU 52HL Grid10 55HU 55HL 54HU 54HL
SEG15~SEG12 SEG11~SEG8 SEG7~SEG4 SEG3~SEG0
b7 b4 b3 b0
H
H
U
L
高 4 位 低 4 位
显示存储器
Rev. 1.20 31 2006-04-14
VFD 驱动控制寄存器 — VFDC
符号 功能
2~0 VGS2~VGS0
3
4 VFDE
7~5 VDM2~VDM0
HT49RV5/HT49CV5
选择 VFD 显示模式 000=4grids16segments 001=5grids16segments 010=6grids16segments 011=7grids15segments 100=8grids14segments 101=9grids13segments 110=10grids12segments 111=11grids11segments
未用,读出为“0”
控制 VFD 显示 (1=允许;0=禁止) 设置 VFD 亮度
000=脉宽设为 1/16 001=脉宽设为 2/16 010=脉宽设为 4/16 011=脉宽设为 10/16 100=脉宽设为 11/16 101=脉宽设为 12/16 110=脉宽设为 13/16 111=脉宽设为 14/16
VFDC(28H)寄存器
初始上电时,设置为 11-grid11-segment 1/16 脉宽并且 VFD 显示被禁止。
VFD 时钟源可以是 RTC 或系统时钟/4(f
SYS
/4)
VFD 驱动输出
Rev. 1.20 32 2006-04-14
低电压复位/检测功能
系统具有低电压复位(LVR)功能,可由掩膜选项设置为打开或关闭。
如果器件的工作电压在 0.9VV
之间,例如电池电压的变化,那么 LV R 会自动使器件产生内部复
LVR
位。
LVR 功能说明如下:
· 低电压
(0.9V~V
)的状态必须持续 1ms 以上。如果低电压的状态没有持续 1ms 以上,那么 LVR
LVR
忽视它而不去执行复位功能。
· LV R 通过与外部
V
V
DD
之间的关系如下所示:
LVR
信号的“或”的功能来执行系统复位。
RES
V
D DVO P R
5 . 5 V
5 . 5 V
V
3 . 0 V
2 . 2 V
L V R
V
D D
5 . 5 V
注:V 时,使得芯片正常运行的电压值
是在系统时钟为 4MHz
OPR
0 . 9 V
V
L V R
0 . 9 V
0 V
R e s e t S i g n a l
R e s e t
N o r m a l O p e r a t i o n R e s e t
* 1 * 2
低电压复位
HT49RV5/HT49CV5
L V R D e t e c t V o l t a g e
注: *1:要保证系统振荡器起振并稳定运行,在系统进入正常运行以前,SST 提供额外的 1024 个系统时钟周期的延迟。
*2:因为低电压状态必须保持 1ms 以上,因此进入复位模式就要有 1ms 的延迟。
Rev. 1.20 33 2006-04-14
HT49RV5/HT49CV5
掩膜选项
下表列出了所有掩膜选项。所有选项必须正确定义,以保证统正常运行。
掩膜选项 OSC 类型的选项。 这个选项确定是否选择一个 RC 或晶体或 32768Hz 晶体来作为系统时钟。
f
WDT 时钟源选项。
WDT
有三种选择的方式:系统时钟四分频或 RTC OSC WDT OSC fS:VFD、RTC 和蜂鸣器时钟源选项。 有两种选择的方式:系统时钟四分频或 RTC O SC WDT 打开/关闭选项。 由掩膜选项,WDT 打开或关闭。 WDT 溢出周期选项。
有四种选择的方式:WDT 时钟源的 ff
WDT
/215 ~ f
/216分频。
WDT
WDT
/212 ~ f
CLR WDT 次数选项。这个选项定义用指令清除 WDT 的方法。“One time”指用“CLR WDT”指
令功能清除 WDT。“Two times”指的是必须要用 CLR WDT1 CLR WDT2 二条指令来清除 WDT。 时基溢出周期选项。 时基溢出周期范围从 2
12
/fS~215/ fS。“fS ”是由掩膜选项确定的时钟源频率。
蜂鸣器输出频率选项。有八种输出频率供选择:fS /2 ~ fS /28。
”是由掩膜选项确定的时钟源频率。
f
S
Wake -u p 选项。
这个选项用来设置唤醒功能。外部的输入/输出引脚(仅 PA 具有)的下降沿,具有将系统从 HALT 模式唤醒的能力。(按位设置)。 上拉电阻选项。 这个选项用来设置输入/输出口在输入模式时,是否带有内部上拉电阻。PA、PB0~PB3、PC6~PC7、
PD0~PD1 PD4~PD7 可以独立设置(按位设置)。 RMT 上拉电阻选项。这个选项决定在作输入引脚时是否有内部上拉电阻 输入/输出与其它功能共用引脚选项。 PA0 /B ZPA 1/
PA0 PA 1 可以设置为一般输入/输出口或蜂鸣器输出。
BZ
PA3/PFDPA 3 可以设置为一般输入/输出口或 PFD 输出。 VFD 驱动器时钟源选项。 有七种频率信号可选择:fs/2
0
~ fs/27。“fs”是由掩膜选项确定的时钟源频率。
VFD HALT 模式开关选项。只有在 VFD 时钟源选择 RTC OSC 时,VFD HALT 模式开选项 才有效。 LVR 选项。LV R 打开或关闭。 PFD 选项。 如果 PA 3 被选作为 PFD 输出,有二种选择;一种是 PFD0 作为 PFD 输出,另一种是 PFD1 作为 PFD 输出。PFD0PFD1 分别是定时/计数器 0 和定时/计数器 1 的定时器溢出信号。 PWM 选项:(7+1)(6+2)模式 PD0:电平输出或 PWM0 输出 PD1:电平输出或 PWM1 输出
INT0或INT1
触发边沿(上升沿触发,下降沿触发,或两者皆可触发) SIOCLK:串行接口时钟。下降沿、上升沿或者触发沿 CSEN:串行总线选项:允许或禁止 WCOLSBDR 写冲突
WDT
/213、f
WDT
/213 ~ f
WDT
/214、f
WDT
/214 ~ f
WDT
/2
15
Rev. 1.20 34 2006-04-14
应用电路
1 0 0 k
W
0 . 1mF
V
D D
1 0 k
0 . 0 1mF *
W
0 . 1mF *
V D D
R E S
V S S
S E G 0 ~ S E G 1 0
G r i d 0 ~ G r i d 5
S E G 1 1 / G r i d 1 0 ~ S E G 1 5 / G r i d 6
V E E
HT49RV5/HT49CV5
V F D
V F D P o w e r S u p p l y
0 . 1mF
S C S
O S C
C i r c u i t
S e e r i g h t s i d e
3 2 7 6 8 H z
O S C 1
O S C 2
O S C 3
O S C 4
P D 4 / I N T 0
P D 5 / I N T 1
P D 6 / T M R 0
P D 7 / T M R 1
H T 4 9 R V 5 / H T 4 9 C V 5
C L K
S D I
S D O
R M T
P A 0 / B Z P A 1 / B Z
P A 2
P A 3 / P F D
P A 4 ~ P A 7
P B 0 / A N 0
~
P B 3 / A N 3
P C 6 ~ P C 7
P D 0 / P W M 0
~
P D 1 / P W M 1
注: 复位电路的电阻和电容值选取的原则是使 VDD 保持稳定并在
O S C 1
R
O S C
f
/ 4
S Y S
O S C 2
C 1
C 2
RES
O S C 1
O S C 2
O S C 1
O S C 2
置为高以前把工作电压保持在允许的范围内。
R C S y s t e m O s c i l l a t o r
< R
5 6 k
W
C r y s t a l S y s t e m O s c i l l a t o r
3 2 7 6 8 H z C r y s t a l S y s t e m O s c i l l a t o r
O S C 1 a n d O S C 2 l e f t u n c o n n e c t e d
O S C C i r c u i t
< 1 . 5 M
O S C
W
Rev. 1.20 35 2006-04-14
HT49RV5/HT49CV5
指令集摘要
助记符 说明 指令周期 影响标志位
算术运算
ADD A,[m] ADDM A,[m] ADD A,x ADC A,[m] ADCM A,[m] SUB A,x SUB A,[m] SUBM A,[m] SBC A,[m] SBCM A,[m] DAA [m]
ACC 与数据存储器相加,结果放入 ACC ACC 与数据存储器相加,结果放入数据存储器 ACC 与立即数相加,结果放入 ACC ACC 与数据存储器、进位标志相加,结果放入 ACC ACC 与数据存储器、进位标志相加,结果放入数据存储器 ACC 与立即数相减,结果放入 ACC ACC 与数据存储器相减,结果放入 ACC ACC 与数据存储器相减,结果放入数据存储器 ACC 与数据存储器、进位标志相减,结果放入 ACC ACC 与数据存储器、进位标志相减,结果放入数据存储器
将加法运算中放入 ACC 的值调整为十进制数,并将结果放 入数据存储器
逻辑运算
AND A,[m] OR A,[m] XOR A,[m] ANDM A,[m] ORM A,[m] XORM A,[m] AND A,x OR A,x XOR A,x CPL [m] CPLA [m]
ACC 与数据存储器做“与”运算,结果放入 ACC ACC 与数据存储器做“或”运算,结果放入 ACC ACC 与数据存储器做“异或”运算,结果放入 ACC ACC 与数据存储器做“与”运算,结果放入数据存储器 ACC 与数据存储器做“或”运算,结果放入数据存储器 ACC 与数据存储器做“异或”运算,结果放入数据存储器 ACC 与立即数做“与”运算,结果放入 ACC ACC 与立即数做“或”运算,结果放入 ACC ACC 与立即数做“异或”运算,结果放入 ACC
对数据存储器取反,结果放入数据存储器 对数据存储器取反,结果放入 ACC
递增和递减
INCA [m] INC [m] DECA [m] DEC [m]
递增数据存储器,结果放入 ACC 递增数据存储器,结果放入数据存储器 递减数据存储器,结果放入 ACC 递减数据存储器,结果放入数据存储器
移位
RRA [m] RR [m] RRCA [m] RRC [m] RLA [m] RL [m] RLCA [m] RLC [m]
数据存储器右移一位,结果放入 ACC 数据存储器右移一位,结果放入数据存储器 带进位将数据存储器右移一位,结果放入 ACC 带进位将数据存储器右移一位,结果放入数据存储器 数据存储器左移一位,结果放入 ACC 数据存储器左移一位,结果放入数据存储器 带进位将数据存储器左移一位,结果放入 ACC 带进位将数据存储器左移一位,结果放入数据存储器
数据传送
MOV A,[m] MOV [m],A MOV A,x
将数据存储器送至 ACC ACC 送至数据存储器 将立即数送至 ACC
位运算
CLR [m].i SET [m].i
清除数据存储器的位 置位数据存储器的位
1 Z,C,AC,OV
(1)
Z,C,AC,OV
1
1 Z,C,AC,OV 1 Z,C,AC,OV
(1)
Z,C,AC,OV
1
1 Z,C,AC,OV 1 Z,C,AC,OV
(1)
Z,C,AC,OV
1
1 Z,C,AC,OV
(1)
Z,C,AC,OV
1
(1)
1
C
1 Z 1 Z 1 Z
(1)
Z
1
(1)
Z
1
(1)
Z
1
1 Z 1 Z 1 Z
(1)
Z
1
1 Z
1 Z
(1)
Z
1
1 Z
(1)
Z
1
1
(1)
1
无 无
1 C
(1)
C
1
1
(1)
1
无 无
1 C
(1)
C
1
1
(1)
1
1
(1)
1
(1)
1
无 无 无
无 无
Rev. 1.20 36 2006-04-14
HT49RV5/HT49CV5
助记符 说明 指令周期 影响标志位 转移
JMP addr SZ [m] SZA [m] SZ [m].i SNZ [m].i SIZ [m] SDZ [m] SIZA [m]
SDZA [m]
CALL addr RET RET A,x RETI
查表 TABRDC [m] TABRDL [m]
其它指令 NOP CLR [m] SET [m] CLR WDT CLR WDT1 CLR WDT2 SWAP [m] SWAPA [m] HALT
注: x:立即数
m:数据存储器地址
A:累加器
i:第 0~7
addr:程序存储器地址
√:影响标志位
—:不影响标志位
(1)
:如果数据是加载到 PCL 寄存器,则指令执行周期会被延长一个指令周期(四个系统时钟)
(2)
:如果满足跳跃条件,则指令执行周期会被延长一个指令周期(四个系统时钟);否则指令执行周期不会被延长。
(3):(1)和(2)
(4)
:如果执行 CLR WDT1 CLR WDT2 指令后,看门狗定时器被清除,则会影响 TO PDF 标志位;否则不会
影响 TO PDF 标志位。
无条件跳转 如果数据存储器为零,则跳过下一条指令 数据存储器送至 ACC,如果内容为零,则跳过下一条指令 如果数据存储器的第 i 位为零,则跳过下一条指令 如果数据存储器的第 i 位不为零,则跳过下一条指令 递增数据存储器,如果结果为零,则跳过下一条指令 递减数据存储器,如果结果为零,则跳过下一条指令 递增数据存储器,将结果放入 ACC,如果结果为零,则跳 过下一条指令 递减数据存储器,将结果放入 ACC,如果结果为零,则跳 过下一条指令 子程序调用 从子程序返回 从子程序返回,并将立即数放入 ACC 从中断返回
读取当前页的 ROM 内容,并送至数据存储器和 TBLH 读取最后页的 ROM 内容,并送至数据存储器和 TBLH
空指令 清除数据存储器 置位数据存储器 清除看门狗定时器 预清除看门狗定时器 预清除看门狗定时器 交换数据存储器的高低字节,结果放入数据存储器 交换数据存储器的高低字节,结果放入 ACC 进入暂停模式
2
(2)
1
(2)
1
(2)
1
(2)
1
(3)
1
(3)
1
(2)
1
(2)
1
2 2 2 2
(1)
2
(1)
2
1
(1)
1
(1)
1
无 无 无 无 无 无 无
无 无 无 无
无 无
无 无 无
1 TO,PDF
(4)
(4)
1 TO 1 TO
(1)
1
1
(4)
,PDF ,PDF
无 无
(4)
1 TO,PDF
Rev. 1.20 37 2006-04-14
HT49RV5/HT49CV5
ADC A, [m] 累加器与数据存储器、进位标志相加,结果放入累加器 说明: 本指令把累加器、数据存储器值以及进位标志相加,结果存放到累加器。 运算过程: ACCÅACC+[m]+C 影响标志位
TO PDF OV Z AC C
ADCM A, [m] 累加器与数据存储器、进位标志相加,结果放入数据存储器 说明: 本指令把累加器、数据存储器值以及进位标志相加,结果存放到存储器。 运算过程: [m]ÅACC+[m]+C 影响标志位
TO PDF OV Z AC C
ADD A, [m] 累加器与数据存储器相加,结果放入累加器 说明: 本指令把累加器、数据存储器值相加,结果存放到累加器。 运算过程: ACCÅACC+[m] 影响标志位
TO PDF OV Z AC C
ADD A, x 累加器与立即数相加,结果放入累加器 说明: 本指令把累加器值和立即数相加,结果存放到累加器。 运算过程: ACCÅACC+x 影响标志位
TO PDF OV Z AC C
ADDM A, [m] 累加器与数据存储器相加,结果放入数据存储器 说明: 本指令把累加器、数据存储器值相加,结果存放到数据存储器。 运算过程: [m]ÅACC+[m] 影响标志位
TO PDF OV Z AC C
AND A, [m] 累加器与数据存储器做“与”运算,结果放入累加器 说明: 本指令把累加器值、数据存储器值做逻辑与,结果存放到累加器。 运算过程: ACCÅACC “AND” [m] 影响标志位
TO PDF OV Z AC C
Rev. 1.20 38 2006-04-14
HT49RV5/HT49CV5
AND A, x 累加器与立即数做“与”运算,结果放入累加器 说明: 本指令把累加器值、立即数做逻辑与,结果存放到累加器。 运算过程: ACCÅACC “AND” x 影响标志位
TO PDF OV Z AC C
ANDM A, [m] 累加器与数据存储器做“与”运算,结果放入数据存储器 说明: 本指令把累加器值、数据存储器值做逻辑与,结果存放到数据存储器。 运算过程: [m]ÅACC “AND” [m] 影响标志位
TO PDF OV Z AC C
CALL addr 子程序调用 说明: 本指令直接调用地址所在处的子程序,此时程序计数器加一,将此程序计数器值存到堆
栈寄存器中,再将子程序所在处的地址存放到程序计数器中。
运算过程: StackÅProgram Counter+1
Program Counter Å addr 影响标志位
TO PDF OV Z AC C
CLR [m] 清除数据存储器 说明: 本指令将数据存储器内的数值清零。 运算过程: [m] Å00H 影响标志位
TO PDF OV Z AC C
CLR [m] . i 将数据存储器的第 i 位清“0 说明: 本指令将数据存储器内第 i 位值清零。 运算过程: [m].i Å0 影响标志位
TO PDF OV Z AC C
CLR WDT 清除看门狗定时器 说明: 本指令清除 WDT 计数器(从 0 开始重新计数),暂停标志位(PDF)和看门狗溢出标志位(TO)
也被清零。
运算过程: WDT Å 00H
PDF&TO Å 0 影响标志位
TO PDF OV Z AC C
0 0
Rev. 1.20 39 2006-04-14
HT49RV5/HT49CV5
m
m
CLR WDT1 预清除看门狗定时器 说明: 必须搭配 CLR WDT2 一起使用,才可清除 WDT 计时器(从 0 开始重新计数)。当程序只
执行过该指令,没有执行 CLR WDT2 时,系统只会不会将暂停标志位(PDF)和计数溢出 位(TO)清零,PDF TO 保留原状态不变。
运算过程: WDT Å 00H*
PDF&TO Å 0* 影响标志位
TO PDF OV Z AC C
0* 0*
CLR WDT2 预清除看门狗定时器 说明: 必须搭配 CLR WDT1 一起使用,才可清除 WDT 计时器(从 0 开始重新计数)。当程序只
执行过该指令,没有执行 CLR WDT1 时,系统只会不会将暂停标志位(PDF)和计数溢出 位(TO)清零,PDF TO 保留原状态不变。
运算过程: WDT Å 00H*
PDF&TO Å 0* 影响标志位
TO PDF OV Z AC C
0* 0*
CPL [m] 对数据存储器取反,结果放入数据存储器 说明: 本指令是将数据存储器内保存的数值取反。 运算过程: [m] Å [ 影响标志位
CPLA [m] 对数据存储器取反,结果放入累加器 说明: 本指令是将数据存储器内保存的值取反后,结果存放在累加器中。 运算过程: ACC Å [ 影响标志位
]
TO PDF OV Z AC C
]
TO PDF OV Z AC C
Rev. 1.20 40 2006-04-14
HT49RV5/HT49CV5
DAA [m] 将加法运算后放入累加器的值调整为十进制数,并将结果放入数据存储器 说明 本指令将累加器高低四位分别调整为 BCD 码。如果低四位的值大于“9”或 AC=1,那
BCD 调整就执行对原值加“6”,并且内部进位标志 AC1= AC ,即 AC 求反;否则原 值保持不变。如果高四位的值大于“9”或 C=1,那么 BCD 调整就执行对原值加“6” 再加 AC1,并把 C 置位;否则 BCD 调整就执行对原值加 AC1C 的值保持不变。结果 存放到数据存储器中,只有进位标志位(C)受影响。
操作 如果 ACC.3~ACC.0 > 9 AC=1
那么 [m].3~[m].0 Å(ACC.3~ACC.0 )+6,AC1= 否则 [m].3~[m].0 Å(ACC.3~ACC.0 ),AC1=0 并且 如果 ACC.7~ACC.4+AC1 > 9 C=1 那么 [m].7~[m].4 Å(ACC.7~ACC.4 )+6+ AC1,C=1 否则 [m].7~[m].4 Å(ACC.7~ACC.4 )+ AC1,C=C 影响标志位
TO PDF OV Z AC C
DEC [m] 数据存储器的内容减 1,结果放入数据存储器 说明: 本指令将数据存储器内的数值减一再放回数据存储器。 运算过程: [m] Å [m]-1 影响标志位
TO PDF OV Z AC C
DECA [m] 数据存储器的内容减 1,结果放入累加器 说明: 本指令将存储器内的数值减一,再放到累加器。 运算过程: ACC Å [m]-1 影响标志位
TO PDF OV Z AC C
HALT 进入暂停模式 说明: 本指令终止程序执行并关掉系统时钟,RAM 和寄存器内的数值保持原状态,WDT 计数
器清“0”,暂停标志位(PDF)被设为 1 WDT 计数溢出位(TO)被清为 0
运算过程: Program Counter Å Program Counter+1
PDF Å 1
TO Å 0 影响标志位
TO PDF OV Z AC C
0 1
AC
Rev. 1.20 41 2006-04-14
INC [m] 数据存储器的内容加 1,结果放入数据存储器 说明: 本指令将数据存储器内的数值加一,结果放回数据存储器。 运算过程: [m] Å [m]+1 影响标志位
TO PDF OV Z AC C
INCA [m] 数据存储器的内容加 1,结果放入数据存储器 说明: 本指令是将存储器内的数值加一,结果放到累加器。 运算过程: ACC Å [m]+1 影响标志位
TO PDF OV Z AC C
JMP addr 无条件跳转 说明: 本指令是将要跳到的目的地直接放到程序计数器内。 运算过程: Program Counter Å addr 影响标志位
TO PDF OV Z AC C
MOV A, [m] 将数据存储器送至累加器 说明: 本指令是将数据存储器内的数值送到累加器内。 运算过程: ACC Å [m] 影响标志位
TO PDF OV Z AC C
MOV A, x 将立即数送至累加器 说明: 本指令是将立即数送到累加器内。 运算过程: ACC Å x 影响标志位
TO PDF OV Z AC C
MOV [m], A 将累加器送至数据存储器 说明: 本指令是将累加器值送到数据存储器内。 运算过程: [m] Å ACC 影响标志位
TO PDF OV Z AC C
HT49RV5/HT49CV5
Rev. 1.20 42 2006-04-14
HT49RV5/HT49CV5
NOP 空指令 说明: 本指令不作任何运算,而只将程序计数器加一。 运算过程: Program Counter Å Program Counter+1 影响标志位
TO PDF OV Z AC C
OR A, [m] 累加器与数据存储器做“或”运算,结果放入累加器 说明: 本指令是把累加器、数据存储器值做逻辑或,结果放到累加器。 运算过程: ACCÅACC “OR” [m] 影响标志位
TO PDF OV Z AC C
OR A, x 累加器与立即数做“或”运算,结果放入累加器 说明: 本指令是把累加器值、立即数做逻辑或,结果放到累加器。 运算过程: ACCÅACC “OR” x 影响标志位
TO PDF OV Z AC C
ORM A, [m] 累加器与数据存储器做“或”运算,结果放入数据存储器 说明: 本指令是把累加器值、存储器值做逻辑或,结果放到数据存储器。 运算过程: [m]ÅACC “OR” [m] 影响标志位
TO PDF OV Z AC C
RET 从子程序返回 说明: 本指令是将堆栈寄存器中的程序计数器值送回程序计数器。 运算过程: Program Counter Å Stack 影响标志位
TO PDF OV Z AC C
RET A, x 从子程序返回,并将立即数放入累加器 说明: 本指令是将堆栈寄存器中的程序计数器值送回程序计数器,并将立即数送回累加器。 运算过程: Program Counter Å Stack
ACC Å x 影响标志位
TO PDF OV Z AC C
Rev. 1.20 43 2006-04-14
HT49RV5/HT49CV5
RETI 从中断返回 说明: 本指令是将堆栈寄存器中的程序计数器值送回程序计数器,与 RET 不同的是它使用在
中断程序结束返回时,它还会将中断控制寄存器 INTC 0 (EMI)中断允许位置 1,允 许中断服务。
运算过程: Program Counter Å Stack
EMI Å 1 影响标志位
TO PDF OV Z AC C
RL [m] 数据存储器左移一位,结果放入数据存储器 说明: 本指令是将数据存储器内的数值左移一位,第 7 位移到第 0 位,结果送回数据存储器。 运算过程: [m].0 Å[m].7, [m].(i+1) Å[m].i; (i=0~6) 影响标志位
TO PDF OV Z AC C
RLA [m] 数据存储器左移一位,结果放入累加器 说明: 本指令是将存储器内的数值左移一位,第 7 位移到第 0 位,结果送到累加器,而数据存
储器内的数值不变。 运算过程: ACC.0 Å[m].7, ACC.(i+1) Å[m].i; (i=0~6) 影响标志位
TO PDF OV Z AC C
RLC [m] 带进位将数据存储器左移一位,结果放入数据存储器 说明: 本指令是将存储器内的数值与进位标志左移一位,第 7 位取代进位标志,进位标志移到
0 位,结果送回数据存储器。 运算过程: [m].(i+1) Å[m].i (i=0~6)
[m].0 ÅC
C Å [m].7 影响标志位
TO PDF OV Z AC C
RLCA [m] 带进位将数据存储器左移一位,结果放入累加器 说明: 本指令是将存储器内的数值与进位标志左移一位,第七位取代进位标志,进位标志移到
0 位,结果送回累加器。 运算过程: ACC.(i+1) Å[m].i (i=0~6)
ACC.0 ÅC
C Å [m].7 影响标志位
TO PDF OV Z AC C
Rev. 1.20 44 2006-04-14
HT49RV5/HT49CV5
m
RR [m] 数据存储器右移一位,结果放入数据存储器 说明: 本指令是将存储器内的数值循环右移,第 0 位移到第 7 位,结果送回数据存储器。 运算过程: [m].7 Å[m].0, [m].i Å[m].(i+1); (i=0~6) 影响标志位
TO PDF OV Z AC C
RRA [m] 数据存储器右移一位,结果放入累加器 说明: 本指令是将数据存储器内的数值循环右移,第 0 位移到第 7 位,结果送回累加器,而数
据存储器内的数值不变。 运算过程: ACC.7 Å[m].0, ACC.i Å[m].(i+1); (i=0~6) 影响标志位
TO PDF OV Z AC C
RRC [m] 带进位将数据存储器右移一位,结果放入数据存储器 说明: 本指令是将存储器内的数值加进位标志循环右移,第 0 位取代进位标志,进位标志移到
第 7 位,结果送回存储器。 运算过程: [m].i Å[m].(i+1); (i=0~6)
[m]. 7 ÅC
C Å [m].0 影响标志位
TO PDF OV Z AC C
RRCA [m] 带进位将数据存储器右移一位,结果放入累加器 说明: 本指令是将数据存储器内的数值加进位标志循环右移,第 0 位取代进位标志,进位标志
移到第 7 位,结果送回累加器,数据存储器内的数值不变。 运算过程: ACC.i Å[m].(i+1) (i=0~6)
ACC.7 ÅC
C Å [m].0 影响标志位
TO PDF OV Z AC C
SBC A,[m] 累加器与数据存储器、进位标志相减,结果放入累加器 说明: 本指令是把累加器值减去数据存储器值以及进位标志的取反,结果放到累加器。 运算过程: ACCÅACC+[ 影响标志位
]+ C
TO PDF OV Z AC C
Rev. 1.20 45 2006-04-14
HT49RV5/HT49CV5
SBCM A,[m] 累加器与数据存储器、进位标志相减,结果放入数据存储器 说明: 本指令是把累加器值减去数据存储器值以及进位标志取反,结果放到数据存储器。 运算过程: [m]ÅACC+[m]+C 影响标志位
TO PDF OV Z AC C
SDZ [m] 数据存储器减 1,如果结果为“0”,则跳过下一条指令 说明: 本指令是把数据存储器内的数值减 1,判断是否为 0,若为 0 则跳过下一条指令,即如
果结果为零,放弃在目前指令执行期间所取得的下一条指令,并插入一个空周期用以取
得正确的指令(二个指令周期)。否则执行下一条指令(一个指令周期)。 运算过程: 如果[m]-1=0,跳过下一条指令执行再下一条。 影响标志位
TO PDF OV Z AC C
SDZA [m] 数据存储器减 1,将结果放入累加器,如果结果为“0”,则跳过下一条指令 说明: 本指令是把数据存储器内的数值减 1,判断是否为 0,为 0 则跳过下一行指令并将减完
后数据存储器内的数值送到累加器,而数据存储器内的值不变,即若结果为 0,放弃在目
前指令执行期间所取得的下一条指令,并插入一个空周期用以取得正确的指令(二个指令
周期)。否则执行下一条指令(一个指令周期)。 运算过程: 如果[m]-1=0,跳过下一条指令执行再下一条。
ACC Å([m]-1) 影响标志位
TO PDF OV Z AC C
SET [m] 置位数据存储器 说明: 本指令是把存储器内的数值每个位置为 1。 运算过程: [m] Å FFH 影响标志位
TO PDF OV Z AC C
SET [m]. i 将数据存储器的第 i 位置“1 说明: 本指令是把存储器内的数值的第 i 位置为 1。 运算过程: [m].i Å1 影响标志位
TO PDF OV Z AC C
Rev. 1.20 46 2006-04-14
HT49RV5/HT49CV5
m
SIZ [m] 数据存储器加 1,如果结果为“0”,则跳过下一条指令 说明: 本指令是把数据存储器内的数值加 1,判断是否为 0。若 为 0,跳过下一条指令,即放弃
在目前指令执行期间所取得的下一条指令,并插入一个空周期用以取得正确的指令(二个
指令周期)。否则执行下一条指令(一个指令周期)。 运算过程: 如果 ([m]+1=0),跳过下一行指令;[m] Å[m]+1 影响标志位
TO PDF OV Z AC C
SIZA 数据存储器加 1,将结果放入累加器,如果结果为“0”,则跳过下一条指令 说明: 本指令是把数据存储器内的数值加 1,判断是否为 0,若为 0 跳过下一条指令,即放弃
在目前指令执行期间所取得的下一条指令,并插入一个空周期用以取得正确的指令(二
个指令周期),并将加完后存储器内的数值送到累加器,而数据存储器的值保持不变。
否则执行下一条指令(一个指令周期)。 运算过程: 如果[m]+1=0,跳过下一行指令;ACC Å([m]+1) 影响标志位
TO PDF OV Z AC C
SNZ [m]. i 如果数据存储器的第 i 位不为“0”,则跳过下一条指令 说明: 本指令是判断数据存储器内的数值的第 i 位,若不为 0,则程序计数器再加 1,跳过下一
行指令,放弃在目前指令执行期间所取得的下一条指令,并插入一个空周期用以取得正
确的指令(二个指令周期)。否则执行下一条指令(一个指令周期)。 运算过程: 如果 [m].i≠0,跳过下一行指令。 影响标志位
TO PDF OV Z AC C
SUB A, [m] 累加器与数据存储器相减,结果放入累加器 说明: 本指令是把累加器值、数据存储器值相减,结果放到累加器。 运算过程: ACCÅACC+[ 影响标志位
SUB A, x 累加器与立即数相减,结果放入累加器 说明: 本指令是把累加器值、立即数相减,结果放到累加器。 运算过程: ACCÅACC+ 影响标志位
]+1
TO PDF OV Z AC C
x +1
TO PDF OV Z AC C
Rev. 1.20 47 2006-04-14
HT49RV5/HT49CV5
SUBM A, [m] 累加器与数据存储器相减,结果放入数据存储器 说明: 本指令是把累加器值、存储器值相减,结果放到存储器。 运算过程: [m]ÅACC+[m]+1 影响标志位
TO PDF OV Z AC C
SWAP [m] 交换数据存储器的高低字节,结果放入数据存储器 说明: 本指令是将数据存储器的低四位和高四位互换,再将结果送回数据存储器。 运算过程: [m].7~[m].4 影响标志位
SWAPA [m] 交换数据存储器的高低字节,结果放入累加器 说明: 本指令是将数据存储器的低四位和高四位互换,再将结果送回累加器。 运算过程: ACC.3~ACC.0Å [m].7~[m].4
ACC.7~ACC.4Å [m].3~[m].0 影响标志位
SZ [m] 如果数据存储器为“0”,则跳过下一条指令 说明: 本指令是判断数据存储器内的数值是否为 0,为 0 则跳过下一行指令,即放弃在目前指
令执行期间所取得的下一条指令,并插入一个空周期用以得正确的指令(二个指令周期)。
否则执行下一条指令(一个指令周期)。 运算过程: 如果 [m] = 0, 跳过下一行指令。 影响标志位
SZA [m] 数据存储器送至累加器,如果内容为“0”,则跳过下一条指令 说明: 本指令是判断存储器内的数值是否为 0,若为 0 则跳过下一行指令,即放弃在目前指令
执行期间所取得的下一条指令,并插入一个空周期用以得正确的指令(二个指令周期)。
并把存储器内值送到累加器,而存储器的值保持不变。否则执行下一条指令(一个指令周
期)。 运算过程: 如果[m] = 0,跳过下一行指令,并 ACCÅ [m]。 影响标志位
[m].3~[m].0
TO PDF OV Z AC C
TO PDF OV Z AC C
TO PDF OV Z AC C
TO PDF OV Z AC C
Rev. 1.20 48 2006-04-14
HT49RV5/HT49CV5
SZ [m]. i 如果数据存储器的第 i 位为“0”,则跳过下一条指令 说明: 本指令是判断存储器内第 i 位值是否为 0,若为 0 则跳过下一行指令,即放弃在目前指
令执行期间所取得的下一条指令,并插入一个空周期用以得正确的指令(二个指令周期)。
否则执行下一条指令(一个指令周期)。 运算过程: 如果 [m].i = 0,跳过下一行指令。
影响标志位
TO PDF OV Z AC C
TABRDC [m] 读取 ROM 当前页的内容,并送至数据存储器和 TBLH 说明: 本指令是将表格指针指向程序寄存器当前页,将低字节送到存储器,高字节直接送到
TBLH 寄存器内。 运算过程: [m] Å程序存储器低字节 TBLHÅ程序存储器高字节 影响标志位
TO PDF OV Z AC C
TABRDL [m] 读取 ROM 最后一页的内容,并送至数据存储器和 TBLH 说明: 本指令是将 TABL E 指针指向程序寄存器最后页,将低字节送到存储器,高字节直接送
到 TBLH 寄存器内。 运算过程: [m] Å程序存储器低字节 TBLHÅ程序存储器高字节 影响标志位
TO PDF OV Z AC C
XOR A, [m] 累加器与立即数做“异或”运算,结果放入累加器 说明: 本指令是把累加器值、 数据存储器值做逻辑异或,结果放到累加器。 运算过程: ACCÅACC “XOR” [m] 影响标志位
TO PDF OV Z AC C
XORM A, [m] 累加器与数据存储器做“异或”运算,结果放入数据存储器 说明: 本指令是把累加器值、数据存储器值做逻辑异或,结果放到数据存储器。 运算过程: [m]ÅACC “XOR” [m] 影响标志位
TO PDF OV Z AC C
XOR A, x 累加器与数据存储器做“异或”运算,结果放入累加器 说明: 本指令是把累加器值与立即数做逻辑异或,结果放到累加器。 运算过程: ACCÅACC “XOR” x 影响标志位
TO PDF OV Z AC C
Rev. 1.20 49 2006-04-14
封装信息
56-pin SSOP (300mil) 外形尺寸
HT49RV5/HT49CV5
5 6
A
1
C
C '
D
E
2 9
B
2 8
G
F
a
H
符号
尺寸(单位:mil)
最小 正常 最大
A 395 B 291 C 8
C’ 720
D 89 E
F 4 G 25 H 4
— — — — —
25
— — —
420 299
730
α 0° 8°
12
99 10 35 12
Rev. 1.20 50 2006-04-14
51
盛群半导体股份有限公司(总公司) 新竹市科学工业园区研新二路 3 号 电话: 886-3-563-1999 传真: 886-3-563-1189 网站: www.holtek.com.tw
HT49RV5/HT49CV5
盛群半导体股份有限公司(台北业务处) 台北市南港区园区街 3 2 4 楼之 2 电话: 886-2-2655-7070 传真: 886-2-2655-7373 传真: 886-2-2655-7383 (International sales hotline)
盛扬半导体有限公司(上海业务处) 上海宜山路 889 2 号楼 7 200233 电话: 021-6485-5560 传真: 021-6485-0313 网站: www.holtek.com.cn
盛扬半导体有限公司(深圳业务处) 深圳市南山区科技园科技中三路与高新中二道交汇处生产力大楼 A 单元五楼 518057 电话: 0755-8616-9908,8616-9308 传真: 0755-8616-9533
ISDN: 0755-8615-6181
盛扬半导体有限公司(北京业务处) 北京市西城区宣武门西大街甲 129 号金隅大厦 1721 100031 电话: 010-6641-0030, 6641-7751, 6641-7752 传真: 010-6641-0125
盛扬半导体有限公司(成都业务处) 成都市东大街 97 号香槟广场 C 709 610016 电话: 028-6653-6590 传真: 028-6653-6591
Holmate Semiconductor, Inc.(北美业务处)
46712 Fremont Blvd., Fremont, CA 94538
电话: 510-252-9880 传真: 510-252-9885 网站: www.holmate.com
Copyright 2006 by HOLTEK SEMICONDUCTOR INC.
使用指南中所出现的信息在出版当时相信是正确的,然而盛群对于说明书的使用不负任何责任。文中提 到的应用目的仅仅是用来做说明,盛群不保证或表示这些没有进一步修改的应用将是适当的,也不推荐 它的产品使用在会由于故障或其它原因可能会对人身造成危害的地方。盛群产品不授权使用于救生、维 生器件或系统中做为关键器件。盛群拥有不事先通知而修改产品的权利,对于最新的信息,请参考我们 的网址 http://www.holtek.com.tw
Rev.1.20 2006-04-14
Loading...