Datasheet MC14099BDWR2, MC14099BF, MC14099BFEL, MC14099BFL1, MC14099BCP Datasheet (MOTOROLA)

...
Page 1
Semiconductor Components Industries, LLC, 2000
March, 2000 – Rev. 3
1 Publication Order Number:
MC14099B/D
MC14099B
8-Bit Addressable Latches
The MC14099B is an 8–bit addressable latch. Data is entered in serial form when the appropriate latch is addressed (via address pins A0, A1, A2) and write disable is in the low state. For the MC14099B the input is a unidirectional write only port.
The data is presented in parallel at the output of the eight latches independently of the state of Write Disable, Write/Read
or Chip
Enable.
A Master Reset capability is available on both parts.
Serial Data Input
Parallel Output
Master Reset
Supply Voltage Range = 3.0 Vdc to 18 Vdc
Capable of Driving Two Low–power TTL Loads or One Low–Power
Schottky TTL Load over the Rated Temperature Range
MC14099B pin for pin compatible with CD4099B
MAXIMUM RATINGS (Voltages Referenced to V
SS
) (Note 2.)
Symbol Parameter Value Unit
V
DD
DC Supply Voltage Range –0.5 to +18.0 V
Vin, V
out
Input or Output Voltage Range
(DC or Transient)
–0.5 to VDD + 0.5 V
Iin, I
out
Input or Output Current
(DC or Transient) per Pin
±10 mA
P
D
Power Dissipation,
per Package (Note 3.)
500 mW
T
A
Ambient Temperature Range –55 to +125 °C
T
stg
Storage Temperature Range –65 to +150 °C
T
L
Lead Temperature
(8–Second Soldering)
260 °C
2. Maximum Ratings are those values beyond which damage to the device
may occur.
3. Temperature Derating:
Plastic “P and D/DW” Packages: – 7.0 mW/_C From 65_C T o 125_C
This device contains protection circuitry to guard against damage due to high static voltages or electric fields. However, precautions must be taken to avoid applications of any voltage higher than maximum rated voltages to this high–impedance circuit. For proper operation, V
in
and V
out
should be constrained
to the range V
SS
v (Vin or V
out
) v VDD.
Unused inputs must always be tied to an appropriate logic voltage level (e.g., either V
SS
or VDD). Unused outputs must be left open.
Device Package Shipping
ORDERING INFORMATION
MC14099BCP PDIP–16 2000/Box MC14099BDW SOIC–16
http://onsemi.com
2350/Box MC14099BDWR2 SOIC–16 1000/Tape & Reel MC14099BF SOEIAJ–16 See Note 1. MC14099BFEL SOEIAJ–16
See Note 1.
MARKING
DIAGRAMS
1
16
PDIP–16
P SUFFIX
CASE 648
MC14099BCP
AWLYYWW
A = Assembly Location WL or L = Wafer Lot YY or Y = Year WW or W = Work Week
SOEIAJ–16
F SUFFIX
CASE 966
1
16
MC14099B
AWLYWW
1. For ordering information on the EIAJ version of
the SOIC packages, please contact your local ON Semiconductor representative.
SOIC–16 DW SUFFIX CASE 751G
1
16
14099B
AWLYYWW
Page 2
MC14099B
http://onsemi.com
2
MC14099B
13
14
15
16
9
10
11
125
4
3
2
1
8
7
6
Q3
Q4
Q5
Q6
V
DD
Q0
Q1
Q2
WRITE
DISABLE
DATA
RESET
Q7
V
SS
A2
A1
A0
PIN ASSIGNMENT
Q7
Q6
Q5
Q4
Q3
Q2
Q1
Q0
8
LATCHES
DECODER
5 6 7
WRITE DISABLE
DATA
A0 A1 A2
RESET
4 3
2
8
V
DD
= 16
V
SS
= 8
9 10 11 12 13 14 15
1
ELECTRICAL CHARACTERISTICS (Voltages Referenced to V
SS
)
V
– 55_C
25_C
125_C
Characteristic
Symbol
V
DD
Vdc
Min
Max
Min
Typ
(4.)
Max
Min
Max
Unit
ОООООООО
Î
ОООООООО
Î
Output Voltage “0” Level
V
in
= VDD or 0
ÎÎ
Î
ÎÎ
Î
V
OL
Î
Î
Î
Î
5.0 10 15
Î
Î
Î
Î
— — —
Î
Î
Î
Î
0.05
0.05
0.05
ÎÎ
Î
ÎÎ
Î
— — —
Î
Î
Î
Î
0 0 0
ÎÎ
Î
ÎÎ
Î
0.05
0.05
0.05
Î
Î
Î
Î
— — —
Î
Î
Î
Î
0.05
0.05
0.05
Î
Î
Î
Î
Vdc
ОООООООО
Î
“1” Level
V
in
= 0 or V
DD
ÎÎ
Î
V
OH
Î
Î
5.0 10 15
Î
Î
4.95
9.95
14.95
Î
Î
— — —
ÎÎ
Î
4.95
9.95
14.95
Î
Î
5.0 10 15
ÎÎ
Î
— — —
Î
Î
4.95
9.95
14.95
Î
Î
— — —
Î
Î
Vdc
ОООООООО
Î
ОООООООО
Î
Input Voltage “0” Level
(V
O
= 4.5 or 0.5 Vdc)
(V
O
= 9.0 or 1.0 Vdc)
(V
O
= 13.5 or 1.5 Vdc)
ÎÎ
Î
ÎÎ
Î
V
IL
Î
Î
Î
Î
5.0 10 15
Î
Î
Î
Î
— — —
Î
Î
Î
Î
1.5
3.0
4.0
ÎÎ
Î
ÎÎ
Î
— — —
Î
Î
Î
Î
2.25
4.50
6.75
ÎÎ
Î
ÎÎ
Î
1.5
3.0
4.0
Î
Î
Î
Î
— — —
Î
Î
Î
Î
1.5
3.0
4.0
Î
Î
Î
Î
Vdc
ОООООООО
Î
ОООООООО
Î
“1” Level
(V
O
= 0.5 or 4.5 Vdc)
(V
O
= 1.0 or 9.0 Vdc)
(V
O
= 1.5 or 13.5 Vdc)
ÎÎ
Î
ÎÎ
Î
V
IH
Î
Î
Î
Î
5.0 10 15
Î
Î
Î
Î
3.5
7.0 11
Î
Î
Î
Î
— — —
ÎÎ
Î
ÎÎ
Î
3.5
7.0 11
Î
Î
Î
Î
2.75
5.50
8.25
ÎÎ
Î
ÎÎ
Î
— — —
Î
Î
Î
Î
3.5
7.0 11
Î
Î
Î
Î
— — —
Î
Î
Î
Î
Vdc
ОООООООО
Î
ОООООООО
Î
Output Drive Current
(V
OH
= 2.5 Vdc) Source
(V
OH
= 4.6 Vdc)
(V
OH
= 9.5 Vdc)
(V
OH
= 13.5 Vdc)
ÎÎ
Î
ÎÎ
Î
I
OH
Î
Î
Î
Î
5.0
5.0 10 15
Î
Î
Î
Î
– 3.0
– 0.64
– 1.6 – 4.2
Î
Î
Î
Î
— — — —
ÎÎ
Î
ÎÎ
Î
– 2.4
– 0.51
– 1.3 – 3.4
Î
Î
Î
Î
– 4.2
– 0.88
– 2.25
– 8.8
ÎÎ
Î
ÎÎ
Î
— — — —
Î
Î
Î
Î
– 1.7
– 0.36
– 0.9 – 2.4
Î
Î
Î
Î
— — — —
Î
Î
Î
Î
mAdc
ОООООООО
Î
ОООООООО
Î
(VOL = 0.4 Vdc) Sink (V
OL
= 0.5 Vdc)
(V
OL
= 1.5 Vdc)
ÎÎ
Î
ÎÎ
Î
I
OL
Î
Î
Î
Î
5.0 10 15
Î
Î
Î
Î
0.64
1.6
4.2
Î
Î
Î
Î
— — —
ÎÎ
Î
ÎÎ
Î
0.51
1.3
3.4
Î
Î
Î
Î
0.88
2.25
8.8
ÎÎ
Î
ÎÎ
Î
— — —
Î
Î
Î
Î
0.36
0.9
2.4
Î
Î
Î
Î
— — —
Î
Î
Î
Î
mAdc
Input Current
I
in
15
± 0.1
±0.00001
± 0.1
± 1.0
µAdc
Input Capacitance (Vin = 0)
C
in
5.0
7.5
pF
ОООООООО
Î
Input Capacitance
MC14599B — Data (pin 3) (V
in
= 0)
ÎÎ
Î
C
in
Î
Î
Î
Î
Î
Î
ÎÎ
Î
Î
Î
15
ÎÎ
Î
22.5
Î
Î
Î
Î
Î
Î
pF
ОООООООО
Î
Quiescent Current
(Per Package)
ÎÎ
Î
I
DD
Î
Î
5.0 10 15
Î
Î
— — —
Î
Î
5.0 10 20
ÎÎ
Î
— — —
Î
Î
0.005
0.010
0.015
ÎÎ
Î
5.0 10 20
Î
Î
— — —
Î
Î
150 300 600
Î
Î
µAdc
ОООООООО
Î
ОООООООО
Î
ОООООООО
Î
Total Supply Current
(5.) (6.)
(Dynamic plus Quiescent, Per Package) (C
L
= 50 pF on all outputs, all
buffers switching)
ÎÎ
Î
ÎÎ
Î
ÎÎ
Î
I
T
Î
Î
Î
Î
Î
Î
5.0 10 15
ООООООООООООООО
Î
ООООООООООООООО
Î
ООООООООООООООО
Î
IT = (1.5 µA/kHz) f + I
DD
IT = (3.0 µA/kHz) f + I
DD
IT = (4.5 µA/kHz) f + I
DD
Î
Î
Î
Î
Î
Î
µAdc
4. Data labelled “Typ” is not to be used for design purposes but is intended as an indication of the IC’s potential performance.
5. The formulas given are for the typical characteristics only at 25_C.
6. To calculate total supply current at loads other than 50 pF: I
T(CL
) = IT(50 pF) + (CL – 50) Vfk
where: I
T
is in µA (per package), CL in pF, V = (VDD – VSS) in volts, f in kHz is input frequency, and k = 0.004.
Page 3
MC14099B
http://onsemi.com
3
SWITCHING CHARACTERISTICS
(7.)
(C
L
= 50 pF, T
A
= 25_C)
ООООООООООООО
Î
Characteristic
ÎÎÎ
Î
Symbol
ÎÎ
Î
V
DD
Vdc
ÎÎ
Î
Min
ÎÎ
Î
Typ
(8.)
ÎÎ
Î
Max
Î
Î
Unit
ООООООООООООО
Î
Output Rise and Fall Time
t
TLH
, t
THL
= (1.35 ns/pF) CL + 32 ns
t
TLH
, t
THL
= (0.6 ns/pF) CL + 20 ns
t
TLH
, t
THL
= (0.4 ns/pF) CL + 20 ns
ÎÎÎ
Î
t
TLH
,
t
THL
ÎÎ
Î
5.0 10 15
ÎÎ
Î
— — —
ÎÎ
Î
100
50 40
ÎÎ
Î
200 100
80
Î
Î
ns
ООООООООООООО
Î
ООООООООООООО
Î
Propagation Delay Time
Data to Output Q
ÎÎÎ
Î
ÎÎÎ
Î
t
PHL
,
t
PLH
ÎÎ
Î
ÎÎ
Î
5.0 10 15
ÎÎ
Î
ÎÎ
Î
— — —
ÎÎ
Î
ÎÎ
Î
200
75 50
ÎÎ
Î
ÎÎ
Î
400 150 100
Î
Î
Î
Î
ns
ООООООООООООО
Î
ООООООООООООО
Î
Write Disable to Output Q
ÎÎÎ
Î
ÎÎÎ
Î
ÎÎ
Î
ÎÎ
Î
5.0 10 15
ÎÎ
Î
ÎÎ
Î
— — —
ÎÎ
Î
ÎÎ
Î
200
80 60
ÎÎ
Î
ÎÎ
Î
400 160 120
Î
Î
Î
Î
ns
ООООООООООООО
Î
Reset to Output Q
ÎÎÎÎÎÎ
Î
5.0 10 15
ÎÎ
Î
— — —
ÎÎ
Î
175
80 65
ÎÎ
Î
350 160 130
Î
Î
ns
ООООООООООООО
Î
CE to Output Q (MC14599B only)
ÎÎÎÎÎÎ
Î
5.0 10 15
ÎÎ
Î
— — —
ÎÎ
Î
225 100
75
ÎÎ
Î
450 200 150
Î
Î
ns
ООООООООООООО
Î
ООООООООООООО
Î
Propagation Delay Time, MC14599B only
Chip Enable, Write/Read
to Data
ÎÎÎ
Î
ÎÎÎ
Î
t
PHL
,
t
PLH
ÎÎ
Î
ÎÎ
Î
5.0 10 15
ÎÎ
Î
ÎÎ
Î
— — —
ÎÎ
Î
ÎÎ
Î
200
80 65
ÎÎ
Î
ÎÎ
Î
400 160 130
Î
Î
Î
Î
ns
ООООООООООООО
Î
ООООООООООООО
Î
Address to Data
ÎÎÎ
Î
ÎÎÎ
Î
ÎÎ
Î
ÎÎ
Î
5.0 10 15
ÎÎ
Î
ÎÎ
Î
— — —
ÎÎ
Î
ÎÎ
Î
200
90 75
ÎÎ
Î
ÎÎ
Î
400 180 150
Î
Î
Î
Î
ns
ООООООООООООО
Î
ООООООООООООО
Î
Pulse Widths
Reset
ÎÎÎ
Î
ÎÎÎ
Î
t
w(H)
t
w(L)
ÎÎ
Î
ÎÎ
Î
5.0 10 15
ÎÎ
Î
ÎÎ
Î
150
75 50
ÎÎ
Î
ÎÎ
Î
75 40 25
ÎÎ
Î
ÎÎ
Î
— — —
Î
Î
Î
Î
ns
ООООООООООООО
Î
Write Disable
ÎÎÎÎÎÎ
Î
5.0 10 15
ÎÎ
Î
320 160 120
ÎÎ
Î
160
80 60
ÎÎ
Î
— — —
Î
Î
ns
ООООООООООООО
Î
ООООООООООООО
Î
Set Up Time
Data to Write Disable
ÎÎÎ
Î
ÎÎÎ
Î
t
su
ÎÎ
Î
ÎÎ
Î
5.0 10 15
ÎÎ
Î
ÎÎ
Î
100
50 35
ÎÎ
Î
ÎÎ
Î
50 25 20
ÎÎ
Î
ÎÎ
Î
— — —
Î
Î
Î
Î
ns
ООООООООООООО
Î
ООООООООООООО
Î
Hold Time
Write Disable to Data
ÎÎÎ
Î
ÎÎÎ
Î
t
h
ÎÎ
Î
ÎÎ
Î
5.0 10 15
ÎÎ
Î
ÎÎ
Î
150
75 50
ÎÎ
Î
ÎÎ
Î
75 40 25
ÎÎ
Î
ÎÎ
Î
— — —
Î
Î
Î
Î
ns
ООООООООООООО
Î
Set Up Time
Address to Write Disable
ÎÎÎ
Î
t
su
ÎÎ
Î
5.0 10 15
ÎÎ
Î
100
80 40
ÎÎ
Î
45 30 10
ÎÎ
Î
— — —
Î
Î
ns
ООООООООООООО
Î
Removal Time
Write Disable to Address
ÎÎÎ
Î
t
rem
ÎÎ
Î
5.0 10 15
ÎÎ
Î
0 0 0
ÎÎ
Î
– 80 – 40 – 40
ÎÎ
Î
— — —
Î
Î
ns
7. The formulas given are for the typical characteristics only at 25_C.
8. Data labelled “Typ” is not to be used for design purposes but is intended as an indication of the IC’s potential performance.
Page 4
MC14099B
http://onsemi.com
4
RESET
DATA
WRITE
DISABLE
A0
A1
A2
(M.S.B.)
7
6
5
4
3
2
ADDRESS DECODER
TO OTHER LATCHES
ZERO SELECT
OTHER LATCHES
EACH LATCH
14 Q5
1Q7
15 Q6
13 Q4
12 Q3
11 Q2
10 Q1
9Q0
MC14099B
FUNCTION DIAGRAM
TRUTH TABLE
Write
Disable
Reset
Addressed
Latch
Unaddressed
Latches
0 0 Data Qn* 0 1 Data
Reset
{
1 0 Qn* Qn* 1 1 Reset Reset
*Qn is previous state of latch. †Reset to zero state.
CAUTION: To avoid unintentional data changes in the latches, W rite
Disable must be active (high) during transitions on the address inputs A0, A1, and A2.
Page 5
MC14099B
http://onsemi.com
5
SWITCHING WAVEFORMS
DATA OR
WRITE DISABLE
OUTPUT Q
RESET
OUTPUT Q
V
DD
V
SS
V
DD
V
SS
t
PHL
50%
t
TLH
t
THL
90%
50%
10%
50%
t
PLH
t
PHL
ADDRESS
WRITE
DISABLE
DATA
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
50%
50%
50%
t
su
t
w(L)
t
rem
t
su
t
h
t
w(H)
Page 6
MC14099B
http://onsemi.com
6
P ACKAGE DIMENSIONS
PDIP–16
P SUFFIX
PLASTIC DIP PACKAGE
CASE 648–08
ISSUE R
NOTES:
1. DIMENSIONING AND TOLERANCING PER ANSI Y14.5M, 1982.
2. CONTROLLING DIMENSION: INCH.
3. DIMENSION L TO CENTER OF LEADS WHEN FORMED PARALLEL.
4. DIMENSION B DOES NOT INCLUDE MOLD FLASH.
5. ROUNDED CORNERS OPTIONAL.
–A–
B
F
C
S
H
G
D
J
L
M
16 PL
SEATING
18
916
K
PLANE
–T–
M
A
M
0.25 (0.010) T
DIM MIN MAX MIN MAX
MILLIMETERSINCHES
A 0.740 0.770 18.80 19.55 B 0.250 0.270 6.35 6.85 C 0.145 0.175 3.69 4.44 D 0.015 0.021 0.39 0.53 F 0.040 0.70 1.02 1.77 G 0.100 BSC 2.54 BSC H 0.050 BSC 1.27 BSC J 0.008 0.015 0.21 0.38 K 0.110 0.130 2.80 3.30 L 0.295 0.305 7.50 7.74 M 0 10 0 10 S 0.020 0.040 0.51 1.01
____
SOIC–16
DW SUFFIX
PLASTIC SOIC PACKAGE
CASE 751G–03
ISSUE B
D
14X
B16X
SEATING PLANE
S
A
M
0.25 B
S
T
16 9
81
h X 45
_
M
B
M
0.25
H8X
E
B
A
e
T
A1
A
L
C
q
NOTES:
1. DIMENSIONS ARE IN MILLIMETERS.
2. INTERPRET DIMENSIONS AND TOLERANCES PER ASME Y14.5M, 1994.
3. DIMENSIONS D AND E DO NOT INLCUDE MOLD PROTRUSION.
4. MAXIMUM MOLD PROTRUSION 0.15 PER SIDE.
5. DIMENSION B DOES NOT INCLUDE DAMBAR PROTRUSION. ALLOWABLE DAMBAR PROTRUSION SHALL BE 0.13 TOTAL IN EXCESS OF THE B DIMENSION AT MAXIMUM MATERIAL CONDITION.
DIM MIN MAX
MILLIMETERS
A 2.35 2.65
A1 0.10 0.25
B 0.35 0.49 C 0.23 0.32 D 10.15 10.45 E 7.40 7.60 e 1.27 BSC H 10.05 10.55 h 0.25 0.75 L 0.50 0.90
q
0 7
__
Page 7
MC14099B
http://onsemi.com
7
P ACKAGE DIMENSIONS
H
E
A
1
DIM MIN MAX MIN MAX
INCHES
––– 2.05 ––– 0.081
MILLIMETERS
0.05 0.20 0.002 0.008
0.35 0.50 0.014 0.020
0.18 0.27 0.007 0.011
9.90 10.50 0.390 0.413
5.10 5.45 0.201 0.215
1.27 BSC 0.050 BSC
7.40 8.20 0.291 0.323
0.50 0.85 0.020 0.033
1.10 1.50 0.043 0.059 0
0.70 0.90 0.028 0.035
––– 0.78 ––– 0.031
A
1
H
E
Q
1
L
E
_
10
_
0
_
10
_
L
E
Q
1
_
NOTES:
1. DIMENSIONING AND TOLERANCING PER ANSI Y14.5M, 1982.
2. CONTROLLING DIMENSION: MILLIMETER.
3. DIMENSIONS D AND E DO NOT INCLUDE MOLD FLASH OR PROTRUSIONS AND ARE MEASURED AT THE PARTING LINE. MOLD FLASH OR PROTRUSIONS SHALL NOT EXCEED 0.15 (0.006) PER SIDE.
4. TERMINAL NUMBERS ARE SHOWN FOR REFERENCE ONLY.
5. THE LEAD WIDTH DIMENSION (b) DOES NOT INCLUDE DAMBAR PROTRUSION. ALLOWABLE DAMBAR PROTRUSION SHALL BE 0.08 (0.003) TOTAL IN EXCESS OF THE LEAD WIDTH DIMENSION AT MAXIMUM MATERIAL CONDITION. DAMBAR CANNOT BE LOCATED ON THE LOWER RADIUS OR THE FOOT. MINIMUM SPACE BETWEEN PROTRUSIONS AND ADJACENT LEAD TO BE 0.46 ( 0.018).
M
L
DETAIL P
VIEW P
c
A
b
e
M
0.13 (0.005)
0.10 (0.004)
1
16 9
8
D
Z
E
A
b c D E e
L
M
Z
SOEIAJ–16
F SUFFIX
PLASTIC EIAJ SOIC PACKAGE
CASE 966–01
ISSUE O
Page 8
MC14099B
http://onsemi.com
8
ON Semiconductor and are trademarks of Semiconductor Components Industries, LLC (SCILLC). SCILLC reserves the right to make changes
without further notice to any products herein. SCILLC makes no warranty , representation or guarantee regarding the suitability of its products for any particular purpose, nor does SCILLC assume any liability arising out of the application or use of any product or circuit, and specifically disclaims any and all liability , including without limitation special, consequential or incidental damages. “Typical” parameters which may be provided in SCILLC data sheets and/or specifications can and do vary in different applications and actual performance may vary over time. All operating parameters, including “Typicals” must be validated for each customer application by customer’s technical experts. SCILLC does not convey any license under its patent rights nor the rights of others. SCILLC products are not designed, intended, or authorized for use as components in systems intended for surgical implant into the body, or other applications intended to support or sustain life, or for any other application in which the failure of the SCILLC product could create a situation where personal injury or death may occur. Should Buyer purchase or use SCILLC products for any such unintended or unauthorized application, Buyer shall indemnify and hold SCILLC and its officers, employees, subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and expenses, and reasonable attorney fees arising out of, directly or indirectly , any claim of personal injury or death associated with such unintended or unauthorized use, even if such claim alleges that SCILLC was negligent regarding the design or manufacture of the part. SCILLC is an Equal Opportunity/Affirmative Action Employer .
PUBLICATION ORDERING INFORMATION
CENTRAL/SOUTH AMERICA:
Spanish Phone: 303–308–7143 (Mon–Fri 8:00am to 5:00pm MST)
Email: ONlit–spanish@hibbertco.com
ASIA/PACIFIC : LDC for ON Semiconductor – Asia Support
Phone: 303–675–2121 (Tue–Fri 9:00am to 1:00pm, Hong Kong Time)
T oll Free from Hong Kong & Singapore:
001–800–4422–3781
Email: ONlit–asia@hibbertco.com
JAPAN: ON Semiconductor, Japan Customer Focus Center
4–32–1 Nishi–Gotanda, Shinagawa–ku, T okyo, Japan 141–8549
Phone: 81–3–5740–2745 Email: r14525@onsemi.com
ON Semiconductor Website: http://onsemi.com
For additional information, please contact your local Sales Representative.
MC14099B/D
NORTH AMERICA Literature Fulfillment:
Literature Distribution Center for ON Semiconductor P.O. Box 5163, Denver, Colorado 80217 USA
Phone: 303–675–2175 or 800–344–3860 T oll Free USA/Canada Fax: 303–675–2176 or 800–344–3867 Toll Free USA/Canada Email: ONlit@hibbertco.com
Fax Response Line: 303–675–2167 or 800–344–3810 T oll Free USA/Canada
N. American Technical Support: 800–282–9855 Toll Free USA/Canada EUROPE: LDC for ON Semiconductor – European Support
German Phone: (+1) 303–308–7140 (M–F 1:00pm to 5:00pm Munich Time)
Email: ONlit–german@hibbertco.com
French Phone: (+1) 303–308–7141 (M–F 1:00pm to 5:00pm Toulouse T ime)
Email: ONlit–french@hibbertco.com
English Phone: (+1) 303–308–7142 (M–F 12:00pm to 5:00pm UK Time)
Email: ONlit@hibbertco.com
EUROPEAN TOLL–FREE ACCESS*: 00–800–4422–3781
*Available from Germany, France, Italy , England, Ireland
Loading...