MCNIX MX23C4100 Datasheet

Loading...
MCNIX MX23C4100 Datasheet

MX23C4100

4M-BIT [512K x 8/256K x 16] MASK ROM

FEATURES

Switchable organization

-512K x 8 (byte mode)

-256K x 16 (word mode)

Single +5V power supply

Fast access time:100/120/150ns

GENERAL DESCRIPTION

Totally static operation

Completely TTL compatible

Operating current: 60mA

Standby current: 100uA

Package

-40 pin DIP (600 mil)

-40 pin SOP

The MX23C4100 is a 5V only, 4M-bit, Read Only Memory. It is organized as 512Kx8 bits (byte mode) or as 256Kx16 bit (word mode) depending on BYTE (pin 31) voltage level. MX23C4100 has a static standby mode, and has an access time of 100/120/150/200ns. It is designed to be compatible with all microprocessors and similar applications in which high performance, large bit storage and simple interfacing are important design considerations.

PIN CONFIGURATION

40 PDIP/SOP

A17

1

 

40

A8

 

A7

2

 

39

A9

 

A6

3

 

38

A10

 

A5

4

 

37

A11

 

A4

5

 

36

A12

 

A3

6

 

35

A13

 

A2

7

 

34

A14

 

A1

8

MX23C4100

33

A15

 

Q0

13

28

Q7

 

A0

9

 

32

A16

 

CE

10

 

31

BYTE

 

VSS

11

 

30

VSS

 

 

12

 

29

Q15/A-1

 

OE

 

 

Q8

14

 

27

Q14

 

Q1

15

 

26

Q6

 

Q9

16

 

25

Q13

 

Q2

17

 

24

Q5

Q10

18

 

23

Q12

 

Q3

19

 

22

Q4

Q11

20

 

21

VCC

P/N:PM0136

1

MX23C4100 offers automatic power-down, with power- down controlled by the chip enable (CE) input. When CE is not selected, the device automatically powers down and remains in a low-power standby mode as long as CE stays in the unselected mode.

The OE input as well as OE input may be programmed active Low.

BLOCK DIAGRAM

 

 

 

 

 

CE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

OE

 

 

 

 

 

 

 

 

 

CONTROL

 

 

OUTPUT

 

 

 

 

Q0~Q14

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BYTE

 

 

 

 

 

 

 

LOGIC

 

 

BUFFERS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Q15/A-1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

.

 

 

 

 

Y-DECODER

.

 

Y-DECODER

 

 

 

 

 

 

 

 

 

 

 

 

.

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A0~A17

 

 

.

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

ADDRESS

 

 

.

 

 

 

 

 

 

 

4M BIT

 

 

 

 

 

 

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

INPUTS

 

 

 

 

X-DECODER

 

ROM ARRAY

 

 

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

.

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

 

 

 

.

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VCC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VSS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PIN DESCRIPTION

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Symbol

Pin Function

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A0~A17

Address Input

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Q0~Q14

Data Output

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Chip Enable Input

 

 

 

 

 

CE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Output Enable Input

 

 

 

 

 

 

OE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Word/Byte Selection

 

 

 

 

 

 

BYTE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Q15/A-1

Q15(Word mode)/LSB address(Byte

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

mode)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VCC

Power Supply Pin (+5V)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VSS

Ground Pin

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

REV. 3.6, JUL. 16, 2001

MX23C4100

TRUTH TABLE OF BYTE FUNCTION

BYTE MODE (BYTE=VSS)

 

CE

 

OE

 

D15/A-1

MODE

D0-D7

SUPPLY CURRENT

NOTE

 

 

 

 

 

 

 

 

 

 

 

 

H

 

X

 

X

Non selected

High Z

Standby (ICC2)

1

 

 

 

 

 

 

 

 

 

 

 

 

L

 

H

 

X

Non selected

High Z

Operating (ICC1)

1

 

 

 

 

 

 

 

 

 

 

 

 

L

 

L

 

A-1 input

Selected

DOUT

Operating (ICC1)

1

 

 

 

 

 

 

 

 

 

 

WORD MODE

 

 

 

 

 

 

(BYTE=VCC)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D15/A-1

MODE

D0-D7

SUPPLY CURRENT

NOTE

 

CE

 

OE

 

 

 

 

 

 

 

 

 

 

 

 

H

 

X

 

High Z

Non selected

High Z

Standby (ICC2)

1

 

 

 

 

 

 

 

 

 

 

 

L

 

H

 

High Z

Non selected

High Z

Operating (ICC1)

1

 

 

 

 

 

 

 

 

 

 

 

L

 

L

 

DOUT

Selected

DOUT

Operating (ICC1)

1

 

 

 

 

 

 

 

 

 

 

 

NOTE1:X=H or L

ABSOLUTE MAXIMUM RATINGS*

RATING

VALUE

Ambient Operating Temperature

0°C to 70°C

 

 

Storage Temperature

-65°C to 125°C

 

 

Applied Input Voltage

-0.5V to 7.0V

 

 

Applied Output Voltage

-0.5V to 7.0V

 

 

VCC to Ground Potential

-0.5V to 7.0V

 

 

Power Dissipation

1.0W

 

 

*Note:

Stress greater than those listed under ABSOLUTE MAXIMUM RATINGS may cause permanent damage to the device. This is a stress rating only and functional operation of the device at these or any other conditions above those indicated in the operational sections of this specification is not implied. Exposure to absolute maximum rating conditions for extended period may affect reliability.

DC CHARACTERISTICS (Ta = 0°C ~ 70°C, VCC = 5V±10%)

Item

Symbol

MIN.

MAX.

Conditions

Output High Voltage

VOH

2.4V

-

IOH = -1.0mA

 

 

 

 

 

 

 

 

Output Low Voltage

VOL

-

0.4V

IOL = 2.1mA

 

 

 

 

 

 

 

 

Input High Voltage

VIH

2.2V

VCC+0.3V

 

 

 

 

 

 

 

 

 

 

 

 

Input Low Voltage

VIL

-0.3V

0.8V

 

 

 

 

 

 

 

 

 

 

 

 

Input Leakage Current

ILI

-

10uA

VIN=0 to 5.5V

 

 

 

 

 

 

 

 

Output Leakage Current

ILO

-

10uA

VOUT=0 to 5.5V

 

 

 

 

 

 

 

 

Power-Down Supply Current

ICC3

-

100uA

 

 

 

CE>VCC-0.2V

Standby Supply Current

ICC2

-

1.0mA

 

 

 

= VIH

CE

 

 

 

 

 

 

 

 

Operating Supply Current

ICC1

-

60mA

Note 1

 

 

 

 

 

 

 

 

P/N:PM0136

REV. 3.6, JUL. 16, 2001

2

MX23C4100

CAPACITANCE (Ta = 25°C, f=1.0MHz (Note 2))

Item

Symbol

MIN.

MAX.

UNIT

Conditions

Input Capacitance

CIN

-

10

pF

VIN=0V

 

 

 

 

 

 

Output Capacitance

COUT

-

10

pF

VOUT=0V

 

 

 

 

 

 

AC CHARACTERISTICS (Ta = 0°C ~ 70°C, VCC = 5V±10%)

Item

Symbol

 

23C4100-10

23C4100-12

23C4100-15

 

 

 

 

 

 

 

 

 

 

 

 

MIN.

MAX.

MIN.

MAX.

MIN.

MAX.

 

 

 

 

 

 

 

 

 

 

 

 

Cycle Time

tCYC

100ns

-

 

120ns

-

 

150ns

-

 

 

 

 

 

 

 

 

 

 

 

 

 

Address Access Time

tAA

-

100ns

-

120ns

-

150ns

 

 

 

 

 

 

 

 

 

 

 

 

Output Hold Time After

tOH

0ns

-

 

0ns

-

 

0ns

-

 

Address Change

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Chip Enable Access Time

tACE

-

100ns

-

120ns

-

150ns

 

 

 

 

 

 

 

 

 

 

 

 

Output Enable Select

tAOE

-

50ns

-

70ns

-

80ns

Access Time

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Output High Z Delay

tHZ

-

20ns

-

20ns

-

20ns

 

 

 

 

 

 

 

 

 

 

 

 

Note:

1.Measured with device selected at f=5 MHz and output unloaded.

2.This parameter is periodically sampled and is not 100% teseted.

AC Test Conditions

Input Pulse Levels

0.4V to 2.4V

Input Rise and Fall Times

10ns

 

 

Input Timing Level

1.5V

 

 

Output Timing Level

0.8V and 2.0V

 

 

Output Load

1TLL+100pF

 

 

P/N:PM0136

REV. 3.6, JUL. 16, 2001

3

+ 5 hidden pages